AD9510/11/12:超低抖動時鐘IC(圖)
發(fā)布時間:2007/9/4 0:00:00 訪問次數(shù):1381
ADI公司推出新型超低抖動時鐘IC系列AD9510,AD9511和AD9512,滿足高性能電子應(yīng)用如無線基礎(chǔ)設(shè)備收發(fā)器,儀表和寬帶基礎(chǔ)設(shè)備的最嚴(yán)格信號處理的要求.在這些應(yīng)用中,信號處理方案的速度達(dá)到了令人驚駭?shù)某潭?而抖動或其它時鐘邊沿的不確定性,能造成傳輸誤差,對整個系統(tǒng)性能有不利的影響.ADI新的時鐘IC具有超低抖動性能(小于微微秒),能使系統(tǒng)提供極為干凈的系統(tǒng)時鐘,大大地降低系統(tǒng)嚴(yán)格的信號鏈中的噪音.
除了低抖動,ADI的時鐘IC集成了幾個關(guān)鍵的功能而改善了系統(tǒng)性能,不需要多種分立元件,從而降低板的空間和最終降低材料清單(BOM)成本.這些特性包括低相位噪音PLL頻率合成器核,可編程的分頻器以及可調(diào)延遲區(qū)塊.和亞微微秒抖動性能一起,這些特性使ADI的時鐘IC成為最大化信號通路性能如ADC,DAC,直接數(shù)字合成器(DDS)和混合信號前端器件(MxFE)中業(yè)界最好的元件.
ADI的時鐘IC包括時鐘分配和產(chǎn)生兩種器件.時鐘分配器件包括AD9610,AD9511和AD9512.這些器件在整個頻率范圍內(nèi)具有亞微微秒的性能,比其它解決方案有更高的集成度和更好的可編程性.
低相位噪音和低抖動是降低信號通路整體噪音的關(guān)鍵.ADI的時鐘分配IC具有LVPECL輸出以及用戶可選擇的LVDS和CMOS.LVPECL輸出工作在800MHz,附加的抖動小于250毫微微秒(0.25ps)rms. LVDS和CMOS輸出分別工作在800MHz和250MHz.在LVDS和CMOS兩種模式,附加的抖動小于0.3ps.LVPECL和LVDS時鐘輸出的電壓電平是可編程的,是系統(tǒng)設(shè)計者能確定已知應(yīng)用的最佳電壓擺幅.AD9510提供最好的靈活性,總數(shù)8個單獨的時鐘輸出中能混合LVPECL,LVDS和CMOS邏輯.對于需要不多輸出的設(shè)計者,AD9511和AD9512把5個獨立輸出封裝在更小的封裝內(nèi),以降低功耗.
ADI的時鐘分配IC不需要產(chǎn)生門延遲和相移的外接元件,采用分頻器極大地增加了功能性.每個時鐘分頻器能在1-32間的整數(shù)比內(nèi)編程,以靈活處理PCB上多個頻率.分頻器功能還包括用戶可選擇的失調(diào),用來控制通路-通路的相位.因為器件在分頻器區(qū)塊內(nèi)進(jìn)行相位控制器,能得到比用等效分立元件實現(xiàn)的更低的抖動.
ADI的時鐘分配IC具有片內(nèi)可編程延遲特性,使用戶能調(diào)整數(shù)據(jù)轉(zhuǎn)換器與數(shù)字ASIC,FPGA以及數(shù)字上/下變換器間的建立和保持時間,不用再增加額外的時鐘硬件.所有三種AD951x器件包括至少一路時延精細(xì)調(diào)整,可編程的滿刻度從1ns到10ns.6比特的延遲字提供了64種延遲設(shè)定,每步大小低到16ps.
AD9510和AD9511集成了低相位噪音1.5GHz PLL頻率合成器核.PLL是最適合用在時鐘應(yīng)用上,由可編程分頻器,低噪音相位頻率檢測器,精密的電荷泵和可編程反饋分頻器組成.對于不需要片內(nèi)PLL的應(yīng)用,AD9512提供兩個1.5GHz 時鐘輸入和5個單獨的時鐘輸出.
現(xiàn)在可提供AD9510的樣品,批量生產(chǎn)在2005年二月.AD9511和AD9512的樣品在2004年12月提供,批量生產(chǎn)在2003年3月.AD9510是64引腳LFCSP封裝.1K量的單價為$11.95.所有這三種器件的工作溫度從-40度到85度C.
ADI公司推出新型超低抖動時鐘IC系列AD9510,AD9511和AD9512,滿足高性能電子應(yīng)用如無線基礎(chǔ)設(shè)備收發(fā)器,儀表和寬帶基礎(chǔ)設(shè)備的最嚴(yán)格信號處理的要求.在這些應(yīng)用中,信號處理方案的速度達(dá)到了令人驚駭?shù)某潭?而抖動或其它時鐘邊沿的不確定性,能造成傳輸誤差,對整個系統(tǒng)性能有不利的影響.ADI新的時鐘IC具有超低抖動性能(小于微微秒),能使系統(tǒng)提供極為干凈的系統(tǒng)時鐘,大大地降低系統(tǒng)嚴(yán)格的信號鏈中的噪音.
除了低抖動,ADI的時鐘IC集成了幾個關(guān)鍵的功能而改善了系統(tǒng)性能,不需要多種分立元件,從而降低板的空間和最終降低材料清單(BOM)成本.這些特性包括低相位噪音PLL頻率合成器核,可編程的分頻器以及可調(diào)延遲區(qū)塊.和亞微微秒抖動性能一起,這些特性使ADI的時鐘IC成為最大化信號通路性能如ADC,DAC,直接數(shù)字合成器(DDS)和混合信號前端器件(MxFE)中業(yè)界最好的元件.
ADI的時鐘IC包括時鐘分配和產(chǎn)生兩種器件.時鐘分配器件包括AD9610,AD9511和AD9512.這些器件在整個頻率范圍內(nèi)具有亞微微秒的性能,比其它解決方案有更高的集成度和更好的可編程性.
低相位噪音和低抖動是降低信號通路整體噪音的關(guān)鍵.ADI的時鐘分配IC具有LVPECL輸出以及用戶可選擇的LVDS和CMOS.LVPECL輸出工作在800MHz,附加的抖動小于250毫微微秒(0.25ps)rms. LVDS和CMOS輸出分別工作在800MHz和250MHz.在LVDS和CMOS兩種模式,附加的抖動小于0.3ps.LVPECL和LVDS時鐘輸出的電壓電平是可編程的,是系統(tǒng)設(shè)計者能確定已知應(yīng)用的最佳電壓擺幅.AD9510提供最好的靈活性,總數(shù)8個單獨的時鐘輸出中能混合LVPECL,LVDS和CMOS邏輯.對于需要不多輸出的設(shè)計者,AD9511和AD9512把5個獨立輸出封裝在更小的封裝內(nèi),以降低功耗.
ADI的時鐘分配IC不需要產(chǎn)生門延遲和相移的外接元件,采用分頻器極大地增加了功能性.每個時鐘分頻器能在1-32間的整數(shù)比內(nèi)編程,以靈活處理PCB上多個頻率.分頻器功能還包括用戶可選擇的失調(diào),用來控制通路-通路的相位.因為器件在分頻器區(qū)塊內(nèi)進(jìn)行相位控制器,能得到比用等效分立元件實現(xiàn)的更低的抖動.
ADI的時鐘分配IC具有片內(nèi)可編程延遲特性,使用戶能調(diào)整數(shù)據(jù)轉(zhuǎn)換器與數(shù)字ASIC,FPGA以及數(shù)字上/下變換器間的建立和保持時間,不用再增加額外的時鐘硬件.所有三種AD951x器件包括至少一路時延精細(xì)調(diào)整,可編程的滿刻度從1ns到10ns.6比特的延遲字提供了64種延遲設(shè)定,每步大小低到16ps.
AD9510和AD9511集成了低相位噪音1.5GHz PLL頻率合成器核.PLL是最適合用在時鐘應(yīng)用上,由可編程分頻器,低噪音相位頻率檢測器,精密的電荷泵和可編程反饋分頻器組成.對于不需要片內(nèi)PLL的應(yīng)用,AD9512提供兩個1.5GHz 時鐘輸入和5個單獨的時鐘輸出.
現(xiàn)在可提供AD9510的樣品,批量生產(chǎn)在2005年二月.AD9511和AD9512的樣品在2004年12月提供,批量生產(chǎn)在2003年3月.AD9510是64引腳LFCSP封裝.1K量的單價為$11.95.所有這三種器件的工作溫度從-40度到85度C.
熱門點擊
- 日本東芝公司明年將開始為Xilinx生產(chǎn)芯片
- TAA2008:平板TV市場1比特數(shù)字放大器
- BCM4318E/5352E:新型54g W
- AD9510/11/12:超低抖動時鐘IC(
- Torex 以超薄型USP封裝技術(shù)進(jìn)軍手機(jī)、
- ZL40539/18:高速光驅(qū)用激光二極管驅(qū)
- Xilinx小封裝低成本CPLD具有32與6
- 業(yè)內(nèi)最小的快速紅外收發(fā)器
- 凌特6A柵極驅(qū)動器可驅(qū)動多個并聯(lián)MOSFET
- CC2420+78K0/KF1+:ZigBe
推薦技術(shù)資料
- 自制智能型ICL7135
- 表頭使ff11CL7135作為ADC,ICL7135是... [詳細(xì)]