多輸出DC/DC電源模塊使系統(tǒng)設(shè)計與操作更加簡單
發(fā)布時間:2007/4/23 0:00:00 訪問次數(shù):470
多輸出 DC/DC 電源模塊使系統(tǒng)設(shè)計與操作更加簡單
設(shè)計工程人員面臨許多挑戰(zhàn),其中之一就是為不斷發(fā)展的中等功率(每板<100W)桌面、數(shù)據(jù)通訊及電信系統(tǒng)提供低電壓配電架構(gòu)。最新硅產(chǎn)品的工作電壓正逐漸步入1.0V~2.5V的范圍。在計算機與電信系統(tǒng)中,每個電路板上都必須實現(xiàn) dc 電源總線隔離,而其中的典型電源解決方案主要由昂貴的多種系列單輸出隔離式 dc/dc 電源模塊組成。
跨多種應(yīng)用領(lǐng)域的系統(tǒng)設(shè)計人員具有類似的需求以及對傾向于采用 dc/dc 電源模塊的要求。最經(jīng)常提到是對更薄厚度、更小面積、更高效率及更大功率密度 [1] 等特性的需求。新一代 dc/dc 電源模塊應(yīng)運而生,正開始步入市場以滿足上述要求。這些雙輸出和三輸出隔離式模塊運行于標(biāo)準(zhǔn)的 -48V 局端電源中,可提供 3W~100W 的功率。它們包括輸出電壓最低達 1.0V 的模塊及最高輸出電流達 30A 的模塊。
尺寸
系統(tǒng)設(shè)計人員為在更小空間中實現(xiàn)更高性能的信號處理電路,所面臨的競爭挑戰(zhàn)日益激烈。先進的 DSP 與 ASIC 有助于提供此功能,但需要更多電壓較低的電源軌,并需具備高精度排序與調(diào)節(jié)。通過減少實施電力系統(tǒng)所需的整體模塊數(shù),最新的多輸出電源模塊滿足了這一要求。
多輸出電源模塊提供了可節(jié)省板級空間的獨特設(shè)計選擇。分布式電源架構(gòu)正逐漸滲透電信與數(shù)據(jù)通信市場。就需要超過三種不同電壓的應(yīng)用而言,設(shè)計人員可使用多輸出模塊提供電源總線隔離,并可為各種負(fù)載點模塊供電。這種配置使設(shè)計人員不必再擔(dān)心使用所有單輸出模塊所需的板級空間。
電氣性能
排序
最新的 DSP、ASIC、FPGA 及微處理器需要多個低電壓,并可能要求復(fù)雜多變的加電/斷電排序。由于產(chǎn)品上市時間的限制,眾多更高級產(chǎn)品(其中電源模塊僅是該產(chǎn)品的一個組件)的設(shè)計沒有時間或板級空間來構(gòu)建外置排序電路。而且,即便不受時間與板級空間的限制,他們也必須考慮組件成本的增加。比較簡單的解決方案就是選擇采用可利用新型內(nèi)部排序多輸出電源模塊的系統(tǒng)電源架構(gòu)。
例如,諸如德州儀器 (TI) PT4850 系列的三輸出模塊的加電特性就能夠滿足微處理器及 DSP 芯片組的要求。該模塊運行于標(biāo)準(zhǔn)的 -48V 輸入電壓下,其額定組合輸出電流可達 25A。輸出電壓選項包括一個用于 DSP 或 ASIC 內(nèi)核的低電壓輸出,以及兩個用于I/O和其他功能的額外電源電壓。
PT4850提供了最佳的加電順序,可監(jiān)視輸出電壓,并可在短路等錯誤情況出現(xiàn)時提供所有電壓軌道的有序關(guān)閉。所有三個輸出均在內(nèi)部進行排序以便同時加電啟動。
在加電啟動時,Vo1起初升至約0.8V,隨后Vo2 與 Vo3 快速增加至與 Vo1 相同的電壓數(shù)。所有三個輸出而后一起增加,直至每個均達到其各自電壓為止。該模塊一般在 150ms 內(nèi)產(chǎn)生完全自動調(diào)整的輸出。在關(guān)閉時,由于整流器活動開關(guān)的放電效果,所有輸出快速下降。放電時間一般為100μs,但根據(jù)外部負(fù)載電容而有所差異。
效率
在低功率應(yīng)用中,即便最小的 dc/dc 電源模塊可能也會有數(shù)百毫瓦的靜態(tài)損失。這解些損失主要由耗費功率的組件造成的,如整流器、交換晶體管及變壓器。如果使用一個部件來提供原本需要二至三個獨立分組部件所做的工作,那么就可以減少耗費功率的組件總數(shù)量。如表1所示,這提高了 9.4% 的效率。
一些最新的多輸出模塊可在全額定負(fù)載電流中以 90% 的效率運行。這樣的高效率恰恰是由那些使用 MOSFET 同步整流器的拓?fù)鋵崿F(xiàn)的。該整流器消耗的電量比上一代 dc/dc 電源模塊中使用的肖特基二極管耗電要少。
互穩(wěn)壓
最新的多輸出電源模塊采用先進的電路,消滅了互穩(wěn)壓問題,提高了輸出電壓的波紋和瞬態(tài)相應(yīng)。根據(jù)以前的經(jīng)驗,在模塊的任何一個輸出上增加輸出電流均會導(dǎo)致其他輸出上的電壓改變。TI 的 PT4850 與 PT4820 系列三輸出模塊則解決了這一問題。新一代電源模塊在隔離阻障的輸出端上就每個輸出都采用穩(wěn)壓控制電路。通過專有磁耦合設(shè)計,控制信號可在模塊初級端與二級端之間進行傳遞。圖5顯示了輸出一 (≤5mV) 在輸出二負(fù)載增加情況下的變化。
瞬態(tài)與波紋
PT4820 與 PT4850 系列具有出色的瞬態(tài)響應(yīng)和輸出電壓波紋性能等特點。該模塊的三邏輯電壓輸出是獨立調(diào)節(jié)的,這有助于可與單輸出電源模塊相媲美的瞬態(tài)響應(yīng) (≤200μSec) 和輸出電壓波紋 (≤20mV)。
成本
多輸出電源組件不再需要兩個或更多單輸出器件,這就減少了成本。表1顯示了電源相同的一個25A三輸出模塊與三個單輸出模塊的對比。
在分布式電源應(yīng)用中,設(shè)計人員通過利用單個多輸出模塊和非隔離式負(fù)載點模塊(圖2)替代了高成本的單輸出磚,從而實現(xiàn)了成本節(jié)約。也可以實現(xiàn),由于多輸出模塊在更少組件情況下也可得以實施,因此進一步節(jié)約了成本(和板級空間)。例如,在某些應(yīng)用中,多輸出模塊
多輸出 DC/DC 電源模塊使系統(tǒng)設(shè)計與操作更加簡單
設(shè)計工程人員面臨許多挑戰(zhàn),其中之一就是為不斷發(fā)展的中等功率(每板<100W)桌面、數(shù)據(jù)通訊及電信系統(tǒng)提供低電壓配電架構(gòu)。最新硅產(chǎn)品的工作電壓正逐漸步入1.0V~2.5V的范圍。在計算機與電信系統(tǒng)中,每個電路板上都必須實現(xiàn) dc 電源總線隔離,而其中的典型電源解決方案主要由昂貴的多種系列單輸出隔離式 dc/dc 電源模塊組成。
跨多種應(yīng)用領(lǐng)域的系統(tǒng)設(shè)計人員具有類似的需求以及對傾向于采用 dc/dc 電源模塊的要求。最經(jīng)常提到是對更薄厚度、更小面積、更高效率及更大功率密度 [1] 等特性的需求。新一代 dc/dc 電源模塊應(yīng)運而生,正開始步入市場以滿足上述要求。這些雙輸出和三輸出隔離式模塊運行于標(biāo)準(zhǔn)的 -48V 局端電源中,可提供 3W~100W 的功率。它們包括輸出電壓最低達 1.0V 的模塊及最高輸出電流達 30A 的模塊。
尺寸
系統(tǒng)設(shè)計人員為在更小空間中實現(xiàn)更高性能的信號處理電路,所面臨的競爭挑戰(zhàn)日益激烈。先進的 DSP 與 ASIC 有助于提供此功能,但需要更多電壓較低的電源軌,并需具備高精度排序與調(diào)節(jié)。通過減少實施電力系統(tǒng)所需的整體模塊數(shù),最新的多輸出電源模塊滿足了這一要求。
多輸出電源模塊提供了可節(jié)省板級空間的獨特設(shè)計選擇。分布式電源架構(gòu)正逐漸滲透電信與數(shù)據(jù)通信市場。就需要超過三種不同電壓的應(yīng)用而言,設(shè)計人員可使用多輸出模塊提供電源總線隔離,并可為各種負(fù)載點模塊供電。這種配置使設(shè)計人員不必再擔(dān)心使用所有單輸出模塊所需的板級空間。
電氣性能
排序
最新的 DSP、ASIC、FPGA 及微處理器需要多個低電壓,并可能要求復(fù)雜多變的加電/斷電排序。由于產(chǎn)品上市時間的限制,眾多更高級產(chǎn)品(其中電源模塊僅是該產(chǎn)品的一個組件)的設(shè)計沒有時間或板級空間來構(gòu)建外置排序電路。而且,即便不受時間與板級空間的限制,他們也必須考慮組件成本的增加。比較簡單的解決方案就是選擇采用可利用新型內(nèi)部排序多輸出電源模塊的系統(tǒng)電源架構(gòu)。
例如,諸如德州儀器 (TI) PT4850 系列的三輸出模塊的加電特性就能夠滿足微處理器及 DSP 芯片組的要求。該模塊運行于標(biāo)準(zhǔn)的 -48V 輸入電壓下,其額定組合輸出電流可達 25A。輸出電壓選項包括一個用于 DSP 或 ASIC 內(nèi)核的低電壓輸出,以及兩個用于I/O和其他功能的額外電源電壓。
PT4850提供了最佳的加電順序,可監(jiān)視輸出電壓,并可在短路等錯誤情況出現(xiàn)時提供所有電壓軌道的有序關(guān)閉。所有三個輸出均在內(nèi)部進行排序以便同時加電啟動。
在加電啟動時,Vo1起初升至約0.8V,隨后Vo2 與 Vo3 快速增加至與 Vo1 相同的電壓數(shù)。所有三個輸出而后一起增加,直至每個均達到其各自電壓為止。該模塊一般在 150ms 內(nèi)產(chǎn)生完全自動調(diào)整的輸出。在關(guān)閉時,由于整流器活動開關(guān)的放電效果,所有輸出快速下降。放電時間一般為100μs,但根據(jù)外部負(fù)載電容而有所差異。
效率
在低功率應(yīng)用中,即便最小的 dc/dc 電源模塊可能也會有數(shù)百毫瓦的靜態(tài)損失。這解些損失主要由耗費功率的組件造成的,如整流器、交換晶體管及變壓器。如果使用一個部件來提供原本需要二至三個獨立分組部件所做的工作,那么就可以減少耗費功率的組件總數(shù)量。如表1所示,這提高了 9.4% 的效率。
一些最新的多輸出模塊可在全額定負(fù)載電流中以 90% 的效率運行。這樣的高效率恰恰是由那些使用 MOSFET 同步整流器的拓?fù)鋵崿F(xiàn)的。該整流器消耗的電量比上一代 dc/dc 電源模塊中使用的肖特基二極管耗電要少。
互穩(wěn)壓
最新的多輸出電源模塊采用先進的電路,消滅了互穩(wěn)壓問題,提高了輸出電壓的波紋和瞬態(tài)相應(yīng)。根據(jù)以前的經(jīng)驗,在模塊的任何一個輸出上增加輸出電流均會導(dǎo)致其他輸出上的電壓改變。TI 的 PT4850 與 PT4820 系列三輸出模塊則解決了這一問題。新一代電源模塊在隔離阻障的輸出端上就每個輸出都采用穩(wěn)壓控制電路。通過專有磁耦合設(shè)計,控制信號可在模塊初級端與二級端之間進行傳遞。圖5顯示了輸出一 (≤5mV) 在輸出二負(fù)載增加情況下的變化。
瞬態(tài)與波紋
PT4820 與 PT4850 系列具有出色的瞬態(tài)響應(yīng)和輸出電壓波紋性能等特點。該模塊的三邏輯電壓輸出是獨立調(diào)節(jié)的,這有助于可與單輸出電源模塊相媲美的瞬態(tài)響應(yīng) (≤200μSec) 和輸出電壓波紋 (≤20mV)。
成本
多輸出電源組件不再需要兩個或更多單輸出器件,這就減少了成本。表1顯示了電源相同的一個25A三輸出模塊與三個單輸出模塊的對比。
在分布式電源應(yīng)用中,設(shè)計人員通過利用單個多輸出模塊和非隔離式負(fù)載點模塊(圖2)替代了高成本的單輸出磚,從而實現(xiàn)了成本節(jié)約。也可以實現(xiàn),由于多輸出模塊在更少組件情況下也可得以實施,因此進一步節(jié)約了成本(和板級空間)。例如,在某些應(yīng)用中,多輸出模塊
深圳服務(wù)熱線:13751165337 13692101218
粵ICP備09112631號-6(miitbeian.gov.cn)

深圳市碧威特網(wǎng)絡(luò)技術(shù)有限公司
付款方式