NS4215 3線編碼器的應用
發(fā)布時間:2019/10/12 23:04:05 訪問次數:2715
NS4215Cs的功能是,當EJ為1,且至少有一個輸人端有高電平信號輸人時,Cs為1,表明編碼器處于工作狀態(tài),否則Cs為0,由此可以區(qū)分當電路所有輸人端均無高電平輸入,或者只有幾輸入端有高電平時,蠔yl‰均為000的情況。
功能表中用1和0分別表示高、低電平,推導出各輸出端的邏輯表達式。
y2=EII7I6I5I4 (4.4.1)
y1=EII7I6(I5+I4+I3)(I5+I4+I2)
yl=EII7(I6+I5)(I6+I4+I3)(I6+I4+I2+Il)
EO=EI(I7I6I5I4I3I2I1IO)
EO=EI+I7+I6+I5+I4+I3+I2+I1+Io
Gs=EI+EI(I7I6I5I4I3I2I1I0)
Gs=EI.I7I6I5I4I3I2I1I0 (4・4・5)
由式(4.4,1)~式(4.4,5)畫出邏輯圖,如圖4.4.4(a)所示,CD4532的邏輯符號和引腳圖分別如圖4.4.4(b)和圖4.4.4(c)所示。集成芯片引腳的這種排列方式稱為雙列直插式封裝。下面通過舉例說明8線一3線編碼器的應用。
例4.4.2 用兩片CD4532組成16線一4線優(yōu)先編碼器,其邏輯圖如圖4.4.5所示,試分析其工作原理。
解:根據CD4532的功能表,對邏輯圖進行分析得出:
①當刀1=0時,片(1)禁止編碼,其輸出端蠔yl yO為000,而且Cs1、E91均為0。同時E91使E凡=0,片(0)也禁止編碼,其輸出端及CsO、Eo0均為0。由電路圖可知Cs=Cs。+Csl=0,表示此時整個電路的代碼輸出端Z3L2L1乙。=0000是非編碼輸出。
②當Er1=1時,片(1)允許編碼,若A15~A:均無有效電平輸人,則EO1=1,使Er。=1,從而允許片(0)編碼,因此片(1)的優(yōu)先級高于片(0)。
此時由于A15≈A:沒有有效電平輸入時,片(1)的輸出均為0~使4個或門
功能表中用高、低電平表示.敘述時采用正邏牡體制,HI和0分別表示高、低電平。
NS4215Cs的功能是,當EJ為1,且至少有一個輸人端有高電平信號輸人時,Cs為1,表明編碼器處于工作狀態(tài),否則Cs為0,由此可以區(qū)分當電路所有輸人端均無高電平輸入,或者只有幾輸入端有高電平時,蠔yl‰均為000的情況。
功能表中用1和0分別表示高、低電平,推導出各輸出端的邏輯表達式。
y2=EII7I6I5I4 (4.4.1)
y1=EII7I6(I5+I4+I3)(I5+I4+I2)
yl=EII7(I6+I5)(I6+I4+I3)(I6+I4+I2+Il)
EO=EI(I7I6I5I4I3I2I1IO)
EO=EI+I7+I6+I5+I4+I3+I2+I1+Io
Gs=EI+EI(I7I6I5I4I3I2I1I0)
Gs=EI.I7I6I5I4I3I2I1I0 (4・4・5)
由式(4.4,1)~式(4.4,5)畫出邏輯圖,如圖4.4.4(a)所示,CD4532的邏輯符號和引腳圖分別如圖4.4.4(b)和圖4.4.4(c)所示。集成芯片引腳的這種排列方式稱為雙列直插式封裝。下面通過舉例說明8線一3線編碼器的應用。
例4.4.2 用兩片CD4532組成16線一4線優(yōu)先編碼器,其邏輯圖如圖4.4.5所示,試分析其工作原理。
解:根據CD4532的功能表,對邏輯圖進行分析得出:
①當刀1=0時,片(1)禁止編碼,其輸出端蠔yl yO為000,而且Cs1、E91均為0。同時E91使E凡=0,片(0)也禁止編碼,其輸出端及CsO、Eo0均為0。由電路圖可知Cs=Cs。+Csl=0,表示此時整個電路的代碼輸出端Z3L2L1乙。=0000是非編碼輸出。
②當Er1=1時,片(1)允許編碼,若A15~A:均無有效電平輸人,則EO1=1,使Er。=1,從而允許片(0)編碼,因此片(1)的優(yōu)先級高于片(0)。
此時由于A15≈A:沒有有效電平輸入時,片(1)的輸出均為0~使4個或門
功能表中用高、低電平表示.敘述時采用正邏牡體制,HI和0分別表示高、低電平。