浓毛老太交欧美老妇热爱乱,蜜臀性色av免费,妺妺窝人体色www看美女,久久久久久久久久久大尺度免费视频,麻豆人妻无码性色av专区

位置:51電子網(wǎng) » 技術(shù)資料 » 消費(fèi)類電子

JPEG2000編解碼芯片ADV202的原理及應(yīng)用

發(fā)布時(shí)間:2007/9/11 0:00:00 訪問次數(shù):2549

摘要:ADV202是AD公司推出的JPEG2000編解碼芯片。該芯片采用專利空間超效率回歸濾波(SURF)技術(shù),具有較低的功耗和成本。文中介紹了ADV202的主要特點(diǎn)及工作原理,并給出了ADV202的幾種典型應(yīng)用電路。
關(guān)鍵詞:JPEG2000 ADV202 SURF 編解碼器
ADV202是AD公司最新推出的一款單片JPEG2000(ISO/IEC15444-1圖像壓縮標(biāo)準(zhǔn))編解碼芯片,是當(dāng)今市場上少有的具有實(shí)時(shí)壓縮和解壓縮標(biāo)準(zhǔn)(SD)視頻信號和高清晰度(HDTV)視頻信號功能的芯片。該芯片帶有一個(gè)靈活接口,適用于多種視頻和靜止圖像格式。



1 主要特點(diǎn)
·視頻和靜止圖像的完全單片JPEG2000壓縮和解壓解決方案;
·專利的空間超效率回歸濾波(SURF)技術(shù)使之具有低功耗和低成本的小波壓縮;
·支持最高6級的9/7和5/3小波變換;
·可編程圖塊/圖像尺寸,在3分量4:2:2隔行掃描中的寬度可達(dá)2048像素,單分量模式中的寬度可達(dá)4096像素;
·最大圖塊/圖像高度:4096像素;
·視頻接口可直接支持ITU.R-BT656、SMPTE125M PAL/NTSC、SMPTE274M、SMPTE293M(525p)、ITU.R-BT1358(625p),以及不可逆模式最大輸入速度為65Msps、可逆模式最大輸入速度為40Msps的任何視頻格式;
·兩個(gè)或多個(gè)ADV202能組合滿幀SMPTE274M HDTV(1080i)或SMPTE296M(720p);
·靈活異步SRAM類型主機(jī)接口能無縫連接到大多數(shù)16/32位微控制器和ASIC;
·速率為115MHz的產(chǎn)品采用12mm×12mm121引腳CSPBGA封裝,速率為150MHz產(chǎn)品采用13mm×13mm 144引腳CSPBGA封裝。
根據(jù)特殊的應(yīng)用需求,ADV202可提供JPEG2000壓縮所支持的不同標(biāo)準(zhǔn),可提供原始的編碼模塊和特征數(shù)據(jù)輸出,而JPEG2000編碼流的產(chǎn)生和其它諸如位速率控制等的壓縮過程則完全由主機(jī)軟件來控制。另外,它也可以制作完整的、完全兼容的JPEG2000碼流(j2c)以及jp2、jpx和mj2(運(yùn)動(dòng)JPEG2000)增強(qiáng)型格式的文件。



2 工作原理
ADV202的內(nèi)部功能框圖如圖所示,該芯片主要由像素接口、小波變換引擎、熵編解碼器、嵌入式處理器、存儲器系統(tǒng)和內(nèi)部DMA引擎等組成。輸入圖像和像素?cái)?shù)據(jù)輸入像素接口,采樣值則經(jīng)過隔行掃描傳輸?shù)叫〔ㄗ儞Q引擎中。在小波引擎中,每個(gè)圖塊或幀將通過5/3或9/7濾波器分解成許多子帶。生成的小波系數(shù)寫入內(nèi)部寄存器中。熵編解碼器將圖像數(shù)據(jù)編碼為符合JPEG2000標(biāo)準(zhǔn)的數(shù)據(jù)。內(nèi)部DMA引擎提供存儲器之間的高帶寬傳輸及各模塊和存儲器之間的高性能傳輸。
2.1 小波變換引擎
由于ADV202內(nèi)含基于AD專利SURF技術(shù)的專用小波變換處理器。因此,它可以對一個(gè)圖塊進(jìn)行高達(dá)6級的小波分解。在編碼方式中,小波變換處理器將對未壓縮的采樣值進(jìn)行小波變換和量化,然后將所有頻率子帶的小波系數(shù)寫到內(nèi)部存儲器中。這些子帶進(jìn)一步分解成大小由用戶定義的編碼塊,在將小波系數(shù)寫入內(nèi)部存儲器時(shí),通常由小波變換處理器來組織小波系數(shù)。在解碼方式中,小波系數(shù)從內(nèi)部存儲器中讀出,以用來重新生成未壓縮時(shí)的采樣值。
2.2 熵編解碼器
熵編解碼器用來對小波系數(shù)的編碼塊進(jìn)行背景建模和算術(shù)編碼,同時(shí)可在壓縮過程中計(jì)算最佳速率和失真性能所必需的失真度。由于熵編碼過程在JPEG2000壓縮工程中對計(jì)算要求最高,因此,ADV202內(nèi)部提供了三個(gè)專用的硬件熵編解碼器。
2.3 嵌入式處理器
ADV202內(nèi)嵌入了一個(gè)32位的RISC處理器,可用來配置、控制和管理其它專用硬件模塊以及分解和產(chǎn)生JPEG2000視頻流。RISC處理器具有每一個(gè)程序和數(shù)據(jù)存儲器、中斷控制器、標(biāo)準(zhǔn)總線接口及定時(shí)器計(jì)數(shù)器所對應(yīng)的ROM和RAM。
2.4 存儲器系統(tǒng)
存儲器系統(tǒng)的主要功能是管理小波變換的系數(shù)數(shù)據(jù)、暫時(shí)存放編碼塊的特征數(shù)據(jù)以及給JPEG2000碼流提供臨時(shí)的存儲空間。另外還可用作嵌入式處理器的程序和數(shù)據(jù)存儲器。


圖3


2.5 內(nèi)部DMA引擎
內(nèi)部DMA引擎可提供存儲器之間的高帶寬傳輸及各模塊和存儲器之間的高性能傳輸。這對于碼流的分解和高速率數(shù)據(jù)的產(chǎn)生萬為重要。
2.6 可配置FIFO模塊
內(nèi)部FIFO用來給像素?cái)?shù)據(jù)、編碼流、特征數(shù)據(jù)或者其他輔助數(shù)據(jù)提供存儲空間。它可以由主機(jī)接口在通常地址的讀寫周期中直接訪問,也可以由外部主機(jī)DMA利用DREQ/DACK協(xié)議或?qū)S糜布奈帐謾C(jī)制來訪問。每個(gè)FIFO都有一個(gè)可編程的門限值用來產(chǎn)生中斷。
2.7 視頻和主機(jī)接口
有多種模式可以用來配置ADV202的接口。設(shè)計(jì)人員可以同時(shí)使用VDATA總線和HDATA總線,也可以單獨(dú)使用HDATA總線。
(1)視頻接口(VDATA總線)
視頻接口主要應(yīng)用于未壓縮像素?cái)?shù)據(jù)和壓縮數(shù)據(jù)分離的場合。例如用VDATA總線輸入未壓縮的數(shù)據(jù),而通過HDATA總線輸出壓縮后的數(shù)據(jù)等。
視頻接口支持8、10、12位單一或多元格式,也支持雙通道8、10、12位格式的

摘要:ADV202是AD公司推出的JPEG2000編解碼芯片。該芯片采用專利空間超效率回歸濾波(SURF)技術(shù),具有較低的功耗和成本。文中介紹了ADV202的主要特點(diǎn)及工作原理,并給出了ADV202的幾種典型應(yīng)用電路。
關(guān)鍵詞:JPEG2000 ADV202 SURF 編解碼器
ADV202是AD公司最新推出的一款單片JPEG2000(ISO/IEC15444-1圖像壓縮標(biāo)準(zhǔn))編解碼芯片,是當(dāng)今市場上少有的具有實(shí)時(shí)壓縮和解壓縮標(biāo)準(zhǔn)(SD)視頻信號和高清晰度(HDTV)視頻信號功能的芯片。該芯片帶有一個(gè)靈活接口,適用于多種視頻和靜止圖像格式。



1 主要特點(diǎn)
·視頻和靜止圖像的完全單片JPEG2000壓縮和解壓解決方案;
·專利的空間超效率回歸濾波(SURF)技術(shù)使之具有低功耗和低成本的小波壓縮;
·支持最高6級的9/7和5/3小波變換;
·可編程圖塊/圖像尺寸,在3分量4:2:2隔行掃描中的寬度可達(dá)2048像素,單分量模式中的寬度可達(dá)4096像素;
·最大圖塊/圖像高度:4096像素;
·視頻接口可直接支持ITU.R-BT656、SMPTE125M PAL/NTSC、SMPTE274M、SMPTE293M(525p)、ITU.R-BT1358(625p),以及不可逆模式最大輸入速度為65Msps、可逆模式最大輸入速度為40Msps的任何視頻格式;
·兩個(gè)或多個(gè)ADV202能組合滿幀SMPTE274M HDTV(1080i)或SMPTE296M(720p);
·靈活異步SRAM類型主機(jī)接口能無縫連接到大多數(shù)16/32位微控制器和ASIC;
·速率為115MHz的產(chǎn)品采用12mm×12mm121引腳CSPBGA封裝,速率為150MHz產(chǎn)品采用13mm×13mm 144引腳CSPBGA封裝。
根據(jù)特殊的應(yīng)用需求,ADV202可提供JPEG2000壓縮所支持的不同標(biāo)準(zhǔn),可提供原始的編碼模塊和特征數(shù)據(jù)輸出,而JPEG2000編碼流的產(chǎn)生和其它諸如位速率控制等的壓縮過程則完全由主機(jī)軟件來控制。另外,它也可以制作完整的、完全兼容的JPEG2000碼流(j2c)以及jp2、j和mj2(運(yùn)動(dòng)JPEG2000)增強(qiáng)型格式的文件。



2 工作原理
ADV202的內(nèi)部功能框圖如圖所示,該芯片主要由像素接口、小波變換引擎、熵編解碼器、嵌入式處理器、存儲器系統(tǒng)和內(nèi)部DMA引擎等組成。輸入圖像和像素?cái)?shù)據(jù)輸入像素接口,采樣值則經(jīng)過隔行掃描傳輸?shù)叫〔ㄗ儞Q引擎中。在小波引擎中,每個(gè)圖塊或幀將通過5/3或9/7濾波器分解成許多子帶。生成的小波系數(shù)寫入內(nèi)部寄存器中。熵編解碼器將圖像數(shù)據(jù)編碼為符合JPEG2000標(biāo)準(zhǔn)的數(shù)據(jù)。內(nèi)部DMA引擎提供存儲器之間的高帶寬傳輸及各模塊和存儲器之間的高性能傳輸。
2.1 小波變換引擎
由于ADV202內(nèi)含基于AD專利SURF技術(shù)的專用小波變換處理器。因此,它可以對一個(gè)圖塊進(jìn)行高達(dá)6級的小波分解。在編碼方式中,小波變換處理器將對未壓縮的采樣值進(jìn)行小波變換和量化,然后將所有頻率子帶的小波系數(shù)寫到內(nèi)部存儲器中。這些子帶進(jìn)一步分解成大小由用戶定義的編碼塊,在將小波系數(shù)寫入內(nèi)部存儲器時(shí),通常由小波變換處理器來組織小波系數(shù)。在解碼方式中,小波系數(shù)從內(nèi)部存儲器中讀出,以用來重新生成未壓縮時(shí)的采樣值。
2.2 熵編解碼器
熵編解碼器用來對小波系數(shù)的編碼塊進(jìn)行背景建模和算術(shù)編碼,同時(shí)可在壓縮過程中計(jì)算最佳速率和失真性能所必需的失真度。由于熵編碼過程在JPEG2000壓縮工程中對計(jì)算要求最高,因此,ADV202內(nèi)部提供了三個(gè)專用的硬件熵編解碼器。
2.3 嵌入式處理器
ADV202內(nèi)嵌入了一個(gè)32位的RISC處理器,可用來配置、控制和管理其它專用硬件模塊以及分解和產(chǎn)生JPEG2000視頻流。RISC處理器具有每一個(gè)程序和數(shù)據(jù)存儲器、中斷控制器、標(biāo)準(zhǔn)總線接口及定時(shí)器計(jì)數(shù)器所對應(yīng)的ROM和RAM。
2.4 存儲器系統(tǒng)
存儲器系統(tǒng)的主要功能是管理小波變換的系數(shù)數(shù)據(jù)、暫時(shí)存放編碼塊的特征數(shù)據(jù)以及給JPEG2000碼流提供臨時(shí)的存儲空間。另外還可用作嵌入式處理器的程序和數(shù)據(jù)存儲器。


圖3


2.5 內(nèi)部DMA引擎
內(nèi)部DMA引擎可提供存儲器之間的高帶寬傳輸及各模塊和存儲器之間的高性能傳輸。這對于碼流的分解和高速率數(shù)據(jù)的產(chǎn)生萬為重要。
2.6 可配置FIFO模塊
內(nèi)部FIFO用來給像素?cái)?shù)據(jù)、編碼流、特征數(shù)據(jù)或者其他輔助數(shù)據(jù)提供存儲空間。它可以由主機(jī)接口在通常地址的讀寫周期中直接訪問,也可以由外部主機(jī)DMA利用DREQ/DACK協(xié)議或?qū)S糜布奈帐謾C(jī)制來訪問。每個(gè)FIFO都有一個(gè)可編程的門限值用來產(chǎn)生中斷。
2.7 視頻和主機(jī)接口
有多種模式可以用來配置ADV202的接口。設(shè)計(jì)人員可以同時(shí)使用VDATA總線和HDATA總線,也可以單獨(dú)使用HDATA總線。
(1)視頻接口(VDATA總線)
視頻接口主要應(yīng)用于未壓縮像素?cái)?shù)據(jù)和壓縮數(shù)據(jù)分離的場合。例如用VDATA總線輸入未壓縮的數(shù)據(jù),而通過HDATA總線輸出壓縮后的數(shù)據(jù)等。
視頻接口支持8、10、12位單一或多元格式,也支持雙通道8、10、12位格式的

相關(guān)IC型號

熱門點(diǎn)擊

 

推薦技術(shù)資料

中國傳媒大學(xué)傳媒博物館開
    傳媒博物館開館儀式隆童舉行。教育都i國家廣電總局等部門... [詳細(xì)]
版權(quán)所有:51dzw.COM
深圳服務(wù)熱線:13751165337  13692101218
粵ICP備09112631號-6(miitbeian.gov.cn)
公網(wǎng)安備44030402000607
深圳市碧威特網(wǎng)絡(luò)技術(shù)有限公司
付款方式


 復(fù)制成功!