美國國家半導(dǎo)體推出首款采用連續(xù)時間 sigma-delta(1) (CTSD) 技術(shù)的高速模擬/數(shù)字轉(zhuǎn)換器
發(fā)布時間:2008/5/28 0:00:00 訪問次數(shù):588
15年來,ctsd技術(shù)一直是高校與業(yè)內(nèi)的熱門研究課題。adc12eu050芯片的推出意味著美國國家半導(dǎo)體成為首家成功將ctsd技術(shù)從實驗室轉(zhuǎn)移到實際生產(chǎn)應(yīng)用領(lǐng)域的芯片廠商。美國國家半導(dǎo)體還計劃推出更多采用ctsd技術(shù)的模擬/數(shù)字轉(zhuǎn)換器產(chǎn)品,讓成像系統(tǒng)、通信設(shè)備以及測試和測量儀表等電子產(chǎn)品能夠以極低的功率發(fā)揮卓越的動態(tài)性能。連續(xù)時間架構(gòu)的優(yōu)點在于不但可以添加信號調(diào)節(jié)等信號路徑功能,而且可為模擬/數(shù)字轉(zhuǎn)換器增添濾除混疊信號的濾波功能,大幅精簡系統(tǒng)設(shè)計。
adc12eu050芯片的創(chuàng)新ctsd架構(gòu)相比于傳統(tǒng)的流水線架構(gòu)有如下的優(yōu)勢:
更低功耗。
集成濾除混疊信號的低通、磚墻式濾波器,可將頻帶外的信號濾除。
易于驅(qū)動,采用純電阻式輸入級,無需外加采樣及保持放大器。
集成鎖相環(huán)路(pll)和壓控振蕩器(vco),可以執(zhí)行時鐘調(diào)節(jié)功能,讓系統(tǒng)設(shè)計工程師可以采用成本經(jīng)濟的時鐘電路。
芯片內(nèi)置實時超載恢復(fù)(ior)電路。即使輸入信號超過預(yù)設(shè)極限,也可在一個時鐘周期內(nèi)從飽和狀態(tài)下恢復(fù)過來。
15年來,ctsd技術(shù)一直是高校與業(yè)內(nèi)的熱門研究課題。adc12eu050芯片的推出意味著美國國家半導(dǎo)體成為首家成功將ctsd技術(shù)從實驗室轉(zhuǎn)移到實際生產(chǎn)應(yīng)用領(lǐng)域的芯片廠商。美國國家半導(dǎo)體還計劃推出更多采用ctsd技術(shù)的模擬/數(shù)字轉(zhuǎn)換器產(chǎn)品,讓成像系統(tǒng)、通信設(shè)備以及測試和測量儀表等電子產(chǎn)品能夠以極低的功率發(fā)揮卓越的動態(tài)性能。連續(xù)時間架構(gòu)的優(yōu)點在于不但可以添加信號調(diào)節(jié)等信號路徑功能,而且可為模擬/數(shù)字轉(zhuǎn)換器增添濾除混疊信號的濾波功能,大幅精簡系統(tǒng)設(shè)計。
adc12eu050芯片的創(chuàng)新ctsd架構(gòu)相比于傳統(tǒng)的流水線架構(gòu)有如下的優(yōu)勢:
更低功耗。
集成濾除混疊信號的低通、磚墻式濾波器,可將頻帶外的信號濾除。
易于驅(qū)動,采用純電阻式輸入級,無需外加采樣及保持放大器。
集成鎖相環(huán)路(pll)和壓控振蕩器(vco),可以執(zhí)行時鐘調(diào)節(jié)功能,讓系統(tǒng)設(shè)計工程師可以采用成本經(jīng)濟的時鐘電路。
芯片內(nèi)置實時超載恢復(fù)(ior)電路。即使輸入信號超過預(yù)設(shè)極限,也可在一個時鐘周期內(nèi)從飽和狀態(tài)下恢復(fù)過來。
熱門點擊
- 可編程脈沖發(fā)生器實現(xiàn)PWM和DAC功能
- 德州儀器高度可配置的編解碼器支持獨立時鐘控制
- TI推出40/80MSPS單通道16位數(shù)據(jù)轉(zhuǎn)
- 高速數(shù)據(jù)轉(zhuǎn)換器接口
- 艾默生網(wǎng)絡(luò)能源第2代四分之一磚與八分之一磚I
- Linear推出汽車用16 位/12 位AD
- ADI數(shù)字頻率合成器AD9910和AD995
- 新型多ADC系統(tǒng)基準電壓的設(shè)計
- 18位高精密Δ-ΣA/D轉(zhuǎn)換器MCP3421
- 芯海新款高精度A/D轉(zhuǎn)換芯片具有低功耗抗干擾
推薦技術(shù)資料
- DS2202型示波器試用
- 說起數(shù)字示波器,普源算是國內(nèi)的老牌子了,F(xiàn)QP8N60... [詳細]