Tensilica新款Xtensa 6處理器降低30%耗電
發(fā)布時間:2008/5/28 0:00:00 訪問次數(shù):635
tensilica日前發(fā)表新版xtensa6可設定化與可延伸處理器核心。xtensa6用以取代tensilica的xtenderv處理器,主要改善項目有三點,包括運用tensilica的xpres編譯器自動最佳化c/c++演算程序,于一小時內(nèi)自動編寫出rtl硬件模塊;較xtensav降低30%的耗電量;以及透過mmu組態(tài)中的「noexecute」位技術提升安全防護能力。
tensilica的xpres編譯器可迅速開發(fā)最佳化soc組件模塊,而不必運用vhdl與verilog等語言耗時數(shù)月自行撰寫硬件程序代碼,研發(fā)業(yè)者僅須輸入希望進行最佳化的原始算法,再輸入以ansic/c++撰寫的演算程序代碼以及xpres編譯器,搭配tensilica的自動處理器產(chǎn)生技術,即可自動編寫出rtl的硬件描述文件與相關工具鏈。
xpres編譯器會自動分辨哪些功能會在硬件中加速,并針對這些功能產(chǎn)生完善的軟硬件解決方案,并自動產(chǎn)生必要且經(jīng)過預先測試的rtl程序代碼,整個產(chǎn)生硬件模塊的作業(yè)時間僅需要一小時。
tensilica表示,xpres編譯程序能讓研發(fā)業(yè)者迅速評測不同組態(tài),在空間/速度/耗電之間找出最佳平衡點,亦能維持c程序代碼可移植性,所產(chǎn)生的xtensa6處理器能在各種類似的應用軟件程序代碼上重復使用;由于系統(tǒng)會針對特定組態(tài)自動產(chǎn)生c/c++編譯器,因此類似的程序代碼不必進行任何修改就能發(fā)揮加速效果。此外,xpres編譯器亦能搭配tensilica旗艦級xtensalx處理器,讓用戶能迅速找到其它的硬件替代方案。
在節(jié)省耗電方面,tensilica運用了多種技術來降低25%至30%的功耗,包括透過微調(diào)頻率閘,在沒有運作時關閉小部份處理器區(qū)域,同時也運用粗調(diào)式頻率閘,針對較大的芯片區(qū)域節(jié)省其耗電率,例如寫入快取時便可啟動此機制省電。
xtensa6亦運用xtensammu(內(nèi)存管理單元)組態(tài)選項的安全技術。tensilica表示,這項技術類似amd的evp(enhancedvirusprotection)或是intel的xd(executedisable),但一般業(yè)者人士都稱之為nx(noexecute);nx能保護部份內(nèi)存,讓處理器的指令無法在這些區(qū)域中執(zhí)行。
xtensa6組態(tài)運用xtensammu完整的虛擬內(nèi)存功能,提供可區(qū)隔許多內(nèi)存區(qū)域的安全功能,協(xié)助防止蠕蟲與其它種類的惡意程序代碼在系統(tǒng)內(nèi)執(zhí)行。這項安全功能未來也將整合在新版的linux操作系統(tǒng)中。
xtensa6處理器現(xiàn)已問市。單處理器組態(tài)的授權費為35萬美元起,包含永久使用權。
tensilica日前發(fā)表新版xtensa6可設定化與可延伸處理器核心。xtensa6用以取代tensilica的xtenderv處理器,主要改善項目有三點,包括運用tensilica的xpres編譯器自動最佳化c/c++演算程序,于一小時內(nèi)自動編寫出rtl硬件模塊;較xtensav降低30%的耗電量;以及透過mmu組態(tài)中的「noexecute」位技術提升安全防護能力。
tensilica的xpres編譯器可迅速開發(fā)最佳化soc組件模塊,而不必運用vhdl與verilog等語言耗時數(shù)月自行撰寫硬件程序代碼,研發(fā)業(yè)者僅須輸入希望進行最佳化的原始算法,再輸入以ansic/c++撰寫的演算程序代碼以及xpres編譯器,搭配tensilica的自動處理器產(chǎn)生技術,即可自動編寫出rtl的硬件描述文件與相關工具鏈。
xpres編譯器會自動分辨哪些功能會在硬件中加速,并針對這些功能產(chǎn)生完善的軟硬件解決方案,并自動產(chǎn)生必要且經(jīng)過預先測試的rtl程序代碼,整個產(chǎn)生硬件模塊的作業(yè)時間僅需要一小時。
tensilica表示,xpres編譯程序能讓研發(fā)業(yè)者迅速評測不同組態(tài),在空間/速度/耗電之間找出最佳平衡點,亦能維持c程序代碼可移植性,所產(chǎn)生的xtensa6處理器能在各種類似的應用軟件程序代碼上重復使用;由于系統(tǒng)會針對特定組態(tài)自動產(chǎn)生c/c++編譯器,因此類似的程序代碼不必進行任何修改就能發(fā)揮加速效果。此外,xpres編譯器亦能搭配tensilica旗艦級xtensalx處理器,讓用戶能迅速找到其它的硬件替代方案。
在節(jié)省耗電方面,tensilica運用了多種技術來降低25%至30%的功耗,包括透過微調(diào)頻率閘,在沒有運作時關閉小部份處理器區(qū)域,同時也運用粗調(diào)式頻率閘,針對較大的芯片區(qū)域節(jié)省其耗電率,例如寫入快取時便可啟動此機制省電。
xtensa6亦運用xtensammu(內(nèi)存管理單元)組態(tài)選項的安全技術。tensilica表示,這項技術類似amd的evp(enhancedvirusprotection)或是intel的xd(executedisable),但一般業(yè)者人士都稱之為nx(noexecute);nx能保護部份內(nèi)存,讓處理器的指令無法在這些區(qū)域中執(zhí)行。
xtensa6組態(tài)運用xtensammu完整的虛擬內(nèi)存功能,提供可區(qū)隔許多內(nèi)存區(qū)域的安全功能,協(xié)助防止蠕蟲與其它種類的惡意程序代碼在系統(tǒng)內(nèi)執(zhí)行。這項安全功能未來也將整合在新版的linux操作系統(tǒng)中。
xtensa6處理器現(xiàn)已問市。單處理器組態(tài)的授權費為35萬美元起,包含永久使用權。
熱門點擊
- 可編程脈沖發(fā)生器實現(xiàn)PWM和DAC功能
- NS推出三款全新信號調(diào)節(jié)緩沖器DS25BR1
- 德州儀器高度可配置的編解碼器支持獨立時鐘控制
- TI推出40/80MSPS單通道16位數(shù)據(jù)轉
- 高速數(shù)據(jù)轉換器接口
- 電平移位熱插拔緩沖器改善了I2C 和SMBu
- 艾默生網(wǎng)絡能源第2代四分之一磚與八分之一磚I
- Cirrus Logic新款音頻DAC提供2
- Linear推出汽車用16 位/12 位AD
- ADI數(shù)字頻率合成器AD9910和AD995
推薦技術資料
- DS2202型示波器試用
- 說起數(shù)字示波器,普源算是國內(nèi)的老牌子了,F(xiàn)QP8N60... [詳細]