浓毛老太交欧美老妇热爱乱,蜜臀性色av免费,妺妺窝人体色www看美女,久久久久久久久久久大尺度免费视频,麻豆人妻无码性色av专区

位置:51電子網(wǎng) » 技術(shù)資料 » 控制技術(shù)

控制DS26528和DS26524的發(fā)送脈沖

發(fā)布時間:2008/6/3 0:00:00 訪問次數(shù):424

當(dāng)需要增加網(wǎng)絡(luò)保護元件,或需要通過連接器和其它pc板路由信號時,常常需要調(diào)整發(fā)送信號波形。ds26528和ds26524能夠?qū)敵雒}沖進行細小的或重要的調(diào)整。本應(yīng)用筆記介紹了訪問工廠測試寄存器、調(diào)整發(fā)送信號波形的方法,以滿足多種應(yīng)用需求。


t1和e1發(fā)送波形的可編程段
通過ds26528和ds26524的內(nèi)部寄存器,可以對發(fā)送脈沖的兩個主要屬性進行控制:幅度和定時。t1和e1發(fā)送脈沖分為幾段,每段都可以單獨控制,以提供所要求的信號波形。圖1顯示了t1脈沖的分段,以及控制每一段的寄存器。圖2為e1脈沖的類似信息。
t1和e發(fā)送波形的幅度控制
控制ds26528和ds26524發(fā)送脈沖幅度的方式有以下兩種:

調(diào)整dac增益
利用l1txlae寄存器的dac[3:0]位可同時對t1或e1電平進行正向和負向調(diào)整。
局部波形電平調(diào)整
通過level adjustment寄存器中的wla[3:0]位,可對波形的特定段進行微調(diào)。電平調(diào)整的步長與設(shè)置的dac增益成比例。如果dac增益提高10%,則步長也相應(yīng)增加10%。
t1和e1發(fā)送波形計定時控制
ds26528和ds26524發(fā)送脈沖的定時由level adjustment寄存器的cea[2:0]位控制,可以正向或負向調(diào)整各個邊沿,增量為tclk的1/32。

一般性建議
調(diào)整dac增益是控制發(fā)送脈沖幅度的最簡單方法,因為只修改一個寄存器便可以控制整個波形。在進行波形調(diào)整時首先調(diào)整dac增益,然后再調(diào)整各個獨立的level adjustment寄存器(如果需要的話),以獲得滿足要求的波形,這樣可以使總的調(diào)整步驟最少。
dac的最大輸出將受vdd的影響,vdd較低時,也許很難達到最大dac增益設(shè)置。改變vdd也會影響線驅(qū)動器輸出級的最大電壓。

負值不用帶符號的整數(shù)表示,msb是標(biāo)志位,lsb代表幅度,與符號無關(guān)。例如,-3在wla[3:0]寄存器中表示為1011b (第3位為1代表負數(shù),接下來三位011是數(shù)值大。3),而不是1101b (4位帶符號整數(shù))。

t1脈沖分段控制

過沖(1) -- 寄存器l1txlaa wla[4:0]
時鐘沿(1ce) -- 寄存器l1txlaa cea[2:0]

(1ce) = 從過沖至平臺的時鐘沿跳變
平臺(2) -- 寄存器l1txlab wla[4:0]
時鐘沿(2ce) -- 寄存器l1txlab cea[2:0]

(2ce) = 從平臺至下降沿時鐘沿跳變
下沖(3) -- 寄存器l1txlac wla[4:0]
時鐘沿(3ce) -- 寄存器l1txlac cea[2:0]]

(3ce) = 下降沿至下沖(3)結(jié)束的時鐘沿
下沖(4) -- 寄存器l1txlad wla[4:0]
時鐘沿(4ce) -- 寄存器l1txlad cea[2:0]

(4ce) = 下沖結(jié)束(3)至下沖恢復(fù)(4)的時鐘沿
下沖(5) -- 寄存器l1txlac wla[4:0]

e1脈沖分段控制

過沖(1) -- 寄存器l1txlaa wla[4:0]
時鐘沿(1ce) -- 寄存器l1txlaa cea[2:0]

(1ce) = 過沖至平臺的時鐘沿
平臺(2) -- 寄存器l1txlab wla[4:0]
時鐘沿(2ce) -- 寄存器l1txlab cea[2:0]

(2ce) = 平臺至下降沿的時鐘沿跳變
注意:
ei模式中未用到寄存器l1txac、l1txad和l1txae。

ds26528和ds26524的liu測試寄存器
表1提供了liu 1的寄存器地址和說明,這些寄存器被復(fù)制為liu 2至8;
表2提供所有l(wèi)iu測試寄存器的地址。ds26524不包含liu 5至8

liu測試寄存器文件說明
下文給出了liu 1的寄存器地址和說明。這些寄存器被復(fù)制為liu 2 至8。所有l(wèi)iu測試寄存器的地址參見表2。

第7位至第3位: 發(fā)送波形輸出電平1調(diào)整(wla[4:0]),幅度從默認值±360mv開始調(diào)整。


第7位 = 符號位('1' 表示負)
第6位至第3位 = 數(shù)值(無符號)
例如: lsb步長為24mv
第2位至第0位: 時鐘沿調(diào)整(cea[2:0]),時鐘沿從默認值移動±32x-clk。


<2> = 符號位('1' 表示負)
<1:0> = 時鐘沿移動32x-clk (無符號)

當(dāng)需要增加網(wǎng)絡(luò)保護元件,或需要通過連接器和其它pc板路由信號時,常常需要調(diào)整發(fā)送信號波形。ds26528和ds26524能夠?qū)敵雒}沖進行細小的或重要的調(diào)整。本應(yīng)用筆記介紹了訪問工廠測試寄存器、調(diào)整發(fā)送信號波形的方法,以滿足多種應(yīng)用需求。


t1和e1發(fā)送波形的可編程段
通過ds26528和ds26524的內(nèi)部寄存器,可以對發(fā)送脈沖的兩個主要屬性進行控制:幅度和定時。t1和e1發(fā)送脈沖分為幾段,每段都可以單獨控制,以提供所要求的信號波形。圖1顯示了t1脈沖的分段,以及控制每一段的寄存器。圖2為e1脈沖的類似信息。
t1和e發(fā)送波形的幅度控制
控制ds26528和ds26524發(fā)送脈沖幅度的方式有以下兩種:

調(diào)整dac增益
利用l1txlae寄存器的dac[3:0]位可同時對t1或e1電平進行正向和負向調(diào)整。
局部波形電平調(diào)整
通過level adjustment寄存器中的wla[3:0]位,可對波形的特定段進行微調(diào)。電平調(diào)整的步長與設(shè)置的dac增益成比例。如果dac增益提高10%,則步長也相應(yīng)增加10%。
t1和e1發(fā)送波形計定時控制
ds26528和ds26524發(fā)送脈沖的定時由level adjustment寄存器的cea[2:0]位控制,可以正向或負向調(diào)整各個邊沿,增量為tclk的1/32。

一般性建議
調(diào)整dac增益是控制發(fā)送脈沖幅度的最簡單方法,因為只修改一個寄存器便可以控制整個波形。在進行波形調(diào)整時首先調(diào)整dac增益,然后再調(diào)整各個獨立的level adjustment寄存器(如果需要的話),以獲得滿足要求的波形,這樣可以使總的調(diào)整步驟最少。
dac的最大輸出將受vdd的影響,vdd較低時,也許很難達到最大dac增益設(shè)置。改變vdd也會影響線驅(qū)動器輸出級的最大電壓。

負值不用帶符號的整數(shù)表示,msb是標(biāo)志位,lsb代表幅度,與符號無關(guān)。例如,-3在wla[3:0]寄存器中表示為1011b (第3位為1代表負數(shù),接下來三位011是數(shù)值大。3),而不是1101b (4位帶符號整數(shù))。

t1脈沖分段控制

過沖(1) -- 寄存器l1txlaa wla[4:0]
時鐘沿(1ce) -- 寄存器l1txlaa cea[2:0]

(1ce) = 從過沖至平臺的時鐘沿跳變
平臺(2) -- 寄存器l1txlab wla[4:0]
時鐘沿(2ce) -- 寄存器l1txlab cea[2:0]

(2ce) = 從平臺至下降沿時鐘沿跳變
下沖(3) -- 寄存器l1txlac wla[4:0]
時鐘沿(3ce) -- 寄存器l1txlac cea[2:0]]

(3ce) = 下降沿至下沖(3)結(jié)束的時鐘沿
下沖(4) -- 寄存器l1txlad wla[4:0]
時鐘沿(4ce) -- 寄存器l1txlad cea[2:0]

(4ce) = 下沖結(jié)束(3)至下沖恢復(fù)(4)的時鐘沿
下沖(5) -- 寄存器l1txlac wla[4:0]

e1脈沖分段控制

過沖(1) -- 寄存器l1txlaa wla[4:0]
時鐘沿(1ce) -- 寄存器l1txlaa cea[2:0]

(1ce) = 過沖至平臺的時鐘沿
平臺(2) -- 寄存器l1txlab wla[4:0]
時鐘沿(2ce) -- 寄存器l1txlab cea[2:0]

(2ce) = 平臺至下降沿的時鐘沿跳變
注意:
ei模式中未用到寄存器l1txac、l1txad和l1txae。

ds26528和ds26524的liu測試寄存器
表1提供了liu 1的寄存器地址和說明,這些寄存器被復(fù)制為liu 2至8;
表2提供所有l(wèi)iu測試寄存器的地址。ds26524不包含liu 5至8

liu測試寄存器文件說明
下文給出了liu 1的寄存器地址和說明。這些寄存器被復(fù)制為liu 2 至8。所有l(wèi)iu測試寄存器的地址參見表2。

第7位至第3位: 發(fā)送波形輸出電平1調(diào)整(wla[4:0]),幅度從默認值±360mv開始調(diào)整。


第7位 = 符號位('1' 表示負)
第6位至第3位 = 數(shù)值(無符號)
例如: lsb步長為24mv
第2位至第0位: 時鐘沿調(diào)整(cea[2:0]),時鐘沿從默認值移動±32x-clk。


<2> = 符號位('1' 表示負)
<1:0> = 時鐘沿移動32x-clk (無符號)

相關(guān)IC型號
版權(quán)所有:51dzw.COM
深圳服務(wù)熱線:13751165337  13692101218
粵ICP備09112631號-6(miitbeian.gov.cn)
公網(wǎng)安備44030402000607
深圳市碧威特網(wǎng)絡(luò)技術(shù)有限公司
付款方式


 復(fù)制成功!