數(shù)字集成電路使用注意事項(xiàng)
發(fā)布時(shí)間:2008/6/3 0:00:00 訪問次數(shù):541
數(shù)字集成電路在電子產(chǎn)品中使用得十分廣泛,但因其功能及結(jié)構(gòu)的特殊性,如果使用不當(dāng),極易損壞。下面介紹一下cmos電路和ttl電路在使用中應(yīng)注意的事項(xiàng)。cmos集成電路使用注意事項(xiàng)
(1)cmos電路的柵極與基極之間有一層絕緣的二氧化硅薄層,厚度僅為0.1~0.2μm。由于cmos電路的輸入阻抗很高,而輸人電容又很小,當(dāng)不太強(qiáng)的靜電加在柵極上時(shí),其電場(chǎng)強(qiáng)度將超過1o5v/cm]。這樣強(qiáng)的電場(chǎng)極易造成柵極擊穿,導(dǎo)致永久性損壞。因此防止靜電對(duì)保護(hù)cmos集成電路是很重要的,要求在使用時(shí)注意以下兒點(diǎn):
、偃梭w能感應(yīng)出幾十伏的交流電壓,人衣服的摩擦也會(huì)產(chǎn)生上千伏的靜電,故盡量不要用手接觸cmos電路的引腳。
、诤附訒r(shí)宜使用20w內(nèi)熱式電烙鐵,電烙鐵外殼應(yīng)接地。為安全起見,也可先拔下電烙鐵插頭,利用電烙鐵余熱進(jìn)行焊接。焊接的時(shí)間不要超過5秒。
③長(zhǎng)期不便用的cmos集成電路,應(yīng)用錫紙將全部引腳短路后包裝存放,待使用時(shí)再拆除包裝。
、芨鼡Q集成電路時(shí)應(yīng)先切斷電源。
、菟胁皇褂玫妮敶蠖瞬荒軕铱,應(yīng)按工作性能的要求接電源或接地。
、奘褂玫膬x器及工具應(yīng)良好地接地。
(2)電源極性不得接反,否則將會(huì)導(dǎo)致cmos集成電路損壞。使用ic插座時(shí),集成電路引腳的順序不得插反。
(3)cmos集成電路輸出端不允許短路,包括不允許對(duì)電源和對(duì)地短接。
(4)在cmos集成電路尚末接通電源時(shí),不允許將輸入信號(hào)加到電路的輸入端,必須在加電源的情況下再接通外信號(hào)電源,斷開時(shí)應(yīng)先關(guān)斷外信號(hào)電源。
(5)接線時(shí),外圍元件應(yīng)盡量靠近所連引腳,引線應(yīng)盡量短捷。避免使用平行的長(zhǎng)引線,以防引人較大的分布電容形成振蕩。若輸入端有長(zhǎng)引線和大電容,應(yīng)在靠近c(diǎn)mos集成電路輸大端接人一個(gè)1okω限流電阻。
(6)cmos集成電路中的vdd表示漏極電源電壓極性,一般接電源的正極。vss表示源極電源電壓,一般接電源的負(fù)極。
2.使用ttl電路時(shí)應(yīng)注意的事項(xiàng)
①ttl集成電路不像cmos集成電路那樣有較寬的電源電壓范圍,它的電壓范圍很窄,一般為4.5~5.5v。典型值vcc=5v,使用時(shí)vcc不得超出范圍。
②輸入信號(hào)不得高于vcc,也不得低于地(gnd)電位。
數(shù)字集成電路在電子產(chǎn)品中使用得十分廣泛,但因其功能及結(jié)構(gòu)的特殊性,如果使用不當(dāng),極易損壞。下面介紹一下cmos電路和ttl電路在使用中應(yīng)注意的事項(xiàng)。cmos集成電路使用注意事項(xiàng)
(1)cmos電路的柵極與基極之間有一層絕緣的二氧化硅薄層,厚度僅為0.1~0.2μm。由于cmos電路的輸入阻抗很高,而輸人電容又很小,當(dāng)不太強(qiáng)的靜電加在柵極上時(shí),其電場(chǎng)強(qiáng)度將超過1o5v/cm]。這樣強(qiáng)的電場(chǎng)極易造成柵極擊穿,導(dǎo)致永久性損壞。因此防止靜電對(duì)保護(hù)cmos集成電路是很重要的,要求在使用時(shí)注意以下兒點(diǎn):
、偃梭w能感應(yīng)出幾十伏的交流電壓,人衣服的摩擦也會(huì)產(chǎn)生上千伏的靜電,故盡量不要用手接觸cmos電路的引腳。
、诤附訒r(shí)宜使用20w內(nèi)熱式電烙鐵,電烙鐵外殼應(yīng)接地。為安全起見,也可先拔下電烙鐵插頭,利用電烙鐵余熱進(jìn)行焊接。焊接的時(shí)間不要超過5秒。
、坶L(zhǎng)期不便用的cmos集成電路,應(yīng)用錫紙將全部引腳短路后包裝存放,待使用時(shí)再拆除包裝。
、芨鼡Q集成電路時(shí)應(yīng)先切斷電源。
、菟胁皇褂玫妮敶蠖瞬荒軕铱眨瑧(yīng)按工作性能的要求接電源或接地。
、奘褂玫膬x器及工具應(yīng)良好地接地。
(2)電源極性不得接反,否則將會(huì)導(dǎo)致cmos集成電路損壞。使用ic插座時(shí),集成電路引腳的順序不得插反。
(3)cmos集成電路輸出端不允許短路,包括不允許對(duì)電源和對(duì)地短接。
(4)在cmos集成電路尚末接通電源時(shí),不允許將輸入信號(hào)加到電路的輸入端,必須在加電源的情況下再接通外信號(hào)電源,斷開時(shí)應(yīng)先關(guān)斷外信號(hào)電源。
(5)接線時(shí),外圍元件應(yīng)盡量靠近所連引腳,引線應(yīng)盡量短捷。避免使用平行的長(zhǎng)引線,以防引人較大的分布電容形成振蕩。若輸入端有長(zhǎng)引線和大電容,應(yīng)在靠近c(diǎn)mos集成電路輸大端接人一個(gè)1okω限流電阻。
(6)cmos集成電路中的vdd表示漏極電源電壓極性,一般接電源的正極。vss表示源極電源電壓,一般接電源的負(fù)極。
2.使用ttl電路時(shí)應(yīng)注意的事項(xiàng)
、賢tl集成電路不像cmos集成電路那樣有較寬的電源電壓范圍,它的電壓范圍很窄,一般為4.5~5.5v。典型值vcc=5v,使用時(shí)vcc不得超出范圍。
②輸入信號(hào)不得高于vcc,也不得低于地(gnd)電位。
上一篇:集成電路的檢測(cè)
上一篇:集成電路引腳的識(shí)別
熱門點(diǎn)擊
- KA3843集成電路的引腳功能及數(shù)據(jù)介紹
- KA78R12集成電路的引腳功能及數(shù)據(jù)介紹
- 固態(tài)繼電器典型應(yīng)用電路的介紹
- KA7552集成電路的引腳功能及數(shù)據(jù)介紹
- LA1140集成電路的引腳功能及數(shù)據(jù)介紹
- 熱敏CTP和光敏CTP的比較
- HA174--精密基準(zhǔn)穩(wěn)壓集成電路功能及數(shù)據(jù)
- KA2281集成電路的引腳功能及數(shù)據(jù)介紹
- KA8309B集成電路的引腳功能及數(shù)據(jù)介紹
- 熱敏電阻器的基本類型介紹
推薦技術(shù)資料
- FU-19推挽功放制作
- FU-19是國(guó)產(chǎn)大功率發(fā)射雙四極功率電二管,EPL20... [詳細(xì)]
- AI加速器(NPU)圖像處理(
- 智能電池壽命增強(qiáng)器IC應(yīng)用解釋
- SUSE Enterpris
- 微軟Azure Marketplace應(yīng)用探
- 驅(qū)動(dòng)程序CUDAKMD和CUD
- NV-RISCV64(RV64
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究