PathTracin9是某條路徑的設(shè)置窗口
發(fā)布時(shí)間:2008/9/17 0:00:00 訪問次數(shù):444
圖1 選擇扣開或關(guān)閉分析某條路徑
圖標(biāo)(analyze against user specified paths by clock and io timeing)是讓時(shí)序分析器對用戶指定的路徑做詳細(xì)分析,用戶指定的路徑是通過指定時(shí)鐘和i/o時(shí)序要求的方式來定義的,時(shí)序分析器會根據(jù)用戶設(shè)定的時(shí)鐘和i/o時(shí)序要求對用戶指定的時(shí)鐘域和i/o路徑做出分析。點(diǎn)擊圖標(biāo)后彈出的時(shí)序分析設(shè)置窗口如圖2所示,第1頁clock/io是設(shè)置時(shí)鐘和io時(shí)序約束的窗口.后面幾頁的設(shè)置和前面講過的一樣,這里不再贅述。
圖2 通過指定時(shí)鐘和i/o的時(shí)序要求定義要分析的路徑
歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)
圖1 選擇扣開或關(guān)閉分析某條路徑
圖標(biāo)(analyze against user specified paths by clock and io timeing)是讓時(shí)序分析器對用戶指定的路徑做詳細(xì)分析,用戶指定的路徑是通過指定時(shí)鐘和i/o時(shí)序要求的方式來定義的,時(shí)序分析器會根據(jù)用戶設(shè)定的時(shí)鐘和i/o時(shí)序要求對用戶指定的時(shí)鐘域和i/o路徑做出分析。點(diǎn)擊圖標(biāo)后彈出的時(shí)序分析設(shè)置窗口如圖2所示,第1頁clock/io是設(shè)置時(shí)鐘和io時(shí)序約束的窗口.后面幾頁的設(shè)置和前面講過的一樣,這里不再贅述。
圖2 通過指定時(shí)鐘和i/o的時(shí)序要求定義要分析的路徑
歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)
熱門點(diǎn)擊
- FPGA中增加SPI和BPI配置模式
- 基于FPGA內(nèi)部的FIFO設(shè)計(jì)
- 可編程邏輯器件PLA乘積項(xiàng)陣列
- SmartXplorer技術(shù)
- FPGA器件配置電平和接口標(biāo)準(zhǔn)
- XMD軟件的調(diào)試設(shè)計(jì)
- 特定約束FROM TO
- 什么是C語言中的寬字符與多字節(jié)字符
- 周期約束分析
- 新款高性能硬件仿真器——Wind River
推薦技術(shù)資料
- 聲道前級設(shè)計(jì)特點(diǎn)
- 與通常的Hi-Fi前級不同,EP9307-CRZ這臺分... [詳細(xì)]
- 完整模擬前端 (AFE) 監(jiān)控
- 2 通道至 4 通道數(shù)字隔離
- 集成雙通道柵極驅(qū)動器̴
- 隔離式半橋 (HB) 柵極驅(qū)動器解決方案
- 高效率降壓 DC/DC 變換器 IC
- 2.3V 至 5.5V 輸入、0.6A、PS
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究