Xilinx FPGA器件的去耦網(wǎng)絡(luò)設(shè)計(jì)范例
發(fā)布時(shí)間:2008/9/17 0:00:00 訪(fǎng)問(wèn)次數(shù):753
在設(shè)計(jì)xilinx fpga器件去耦網(wǎng)絡(luò)時(shí),首先需要用ise 1o的設(shè)計(jì)工具規(guī)劃器件的每個(gè)輸入/輸出塊(bank)的sso(simultaneously switching output,同步轉(zhuǎn)換輸出)個(gè)數(shù),因?yàn)閟so是造成地線(xiàn)反彈和交調(diào)干擾的根源,每個(gè)bank的sso個(gè)數(shù)不允許超過(guò)最多數(shù)量的限制。
在大多數(shù)fpga器件的應(yīng)用環(huán)境中,需要重點(diǎn)考慮500 khz-500 mhz范圍內(nèi)可能出現(xiàn)的干擾信號(hào)。為了保證整個(gè)去耦網(wǎng)絡(luò)的阻抗曲線(xiàn)平滑和有效,電容器較為理想的選擇是按照10倍的規(guī)則,從0.001μf到4.7 μf范圍內(nèi)等間隔的選擇。同時(shí)容值越小,電容需要的數(shù)量越多,通常是以低一擋的電容個(gè)數(shù)比高一擋多一倍為原則。其電容的數(shù)量與器件的電源引腳之間的比例如下。
(1).470μ~1000μf之間:3%。
(2).1.0μ~4.7μf之間:6%。
(3).0.1μ~0.47μf之間: 16%。
(4).0.01μ~0.047μf之間:25%。
(5).0.001μ~0.0001μf之間:50%。
對(duì)于每個(gè)bank的參考電源rref建議放置0.1μf和0.01μf電容各一個(gè)。
根據(jù)電容器的頻率響應(yīng)特性,建議旁路電容與器件的電源輸入引腳之間的距離不要超過(guò)以下所給出的參數(shù)(以x7r的陶瓷貼片電容為例)。
(1) 0.001μf: ≤0.8 in。
(2) 0.01μf: ≤2.5 in。
(3) 0.1μf: ≤10 in。
例如,一個(gè)器件的vccint(1.5v)電源引腳共有48個(gè),那么去耦網(wǎng)絡(luò)的電容器數(shù)量分別如下。
。
(1) 680μf:48×3%=0.44,需要1個(gè)。
(2) 2.2μf:48×6%=2.88,需要3個(gè)。
(3) 0.47μf:48×15%=7.68,需要8個(gè)。
(4) 0.047μf:48×25%=12,需要12個(gè)。
(5) 0.0047μf:48×50%=24,需要24個(gè)。
一些高端的vitex器件因?yàn)閮?nèi)部封裝中有電容,所以在對(duì)應(yīng)的用戶(hù)手冊(cè)中會(huì)給出詳細(xì)的電容設(shè)計(jì)指南。其中包括每種電源電容的容值、數(shù)量及特性要求等,實(shí)際設(shè)計(jì)時(shí)請(qǐng)參考器件的用戶(hù)手冊(cè)。
歡迎轉(zhuǎn)載,信息來(lái)自維庫(kù)電子市場(chǎng)網(wǎng)(www.dzsc.com)
在設(shè)計(jì)xilinx fpga器件去耦網(wǎng)絡(luò)時(shí),首先需要用ise 1o的設(shè)計(jì)工具規(guī)劃器件的每個(gè)輸入/輸出塊(bank)的sso(simultaneously switching output,同步轉(zhuǎn)換輸出)個(gè)數(shù),因?yàn)閟so是造成地線(xiàn)反彈和交調(diào)干擾的根源,每個(gè)bank的sso個(gè)數(shù)不允許超過(guò)最多數(shù)量的限制。
在大多數(shù)fpga器件的應(yīng)用環(huán)境中,需要重點(diǎn)考慮500 khz-500 mhz范圍內(nèi)可能出現(xiàn)的干擾信號(hào)。為了保證整個(gè)去耦網(wǎng)絡(luò)的阻抗曲線(xiàn)平滑和有效,電容器較為理想的選擇是按照10倍的規(guī)則,從0.001μf到4.7 μf范圍內(nèi)等間隔的選擇。同時(shí)容值越小,電容需要的數(shù)量越多,通常是以低一擋的電容個(gè)數(shù)比高一擋多一倍為原則。其電容的數(shù)量與器件的電源引腳之間的比例如下。
(1).470μ~1000μf之間:3%。
(2).1.0μ~4.7μf之間:6%。
(3).0.1μ~0.47μf之間: 16%。
(4).0.01μ~0.047μf之間:25%。
(5).0.001μ~0.0001μf之間:50%。
對(duì)于每個(gè)bank的參考電源rref建議放置0.1μf和0.01μf電容各一個(gè)。
根據(jù)電容器的頻率響應(yīng)特性,建議旁路電容與器件的電源輸入引腳之間的距離不要超過(guò)以下所給出的參數(shù)(以x7r的陶瓷貼片電容為例)。
(1) 0.001μf: ≤0.8 in。
(2) 0.01μf: ≤2.5 in。
(3) 0.1μf: ≤10 in。
例如,一個(gè)器件的vccint(1.5v)電源引腳共有48個(gè),那么去耦網(wǎng)絡(luò)的電容器數(shù)量分別如下。
。
(1) 680μf:48×3%=0.44,需要1個(gè)。
(2) 2.2μf:48×6%=2.88,需要3個(gè)。
(3) 0.47μf:48×15%=7.68,需要8個(gè)。
(4) 0.047μf:48×25%=12,需要12個(gè)。
(5) 0.0047μf:48×50%=24,需要24個(gè)。
一些高端的vitex器件因?yàn)閮?nèi)部封裝中有電容,所以在對(duì)應(yīng)的用戶(hù)手冊(cè)中會(huì)給出詳細(xì)的電容設(shè)計(jì)指南。其中包括每種電源電容的容值、數(shù)量及特性要求等,實(shí)際設(shè)計(jì)時(shí)請(qǐng)參考器件的用戶(hù)手冊(cè)。
歡迎轉(zhuǎn)載,信息來(lái)自維庫(kù)電子市場(chǎng)網(wǎng)(www.dzsc.com)
上一篇:特定約束FROM TO
上一篇:輸出偏移約束
熱門(mén)點(diǎn)擊
- FPGA中增加SPI和BPI配置模式
- 基于FPGA內(nèi)部的FIFO設(shè)計(jì)
- 可編程邏輯器件PLA乘積項(xiàng)陣列
- SmartXplorer技術(shù)
- FPGA器件配置電平和接口標(biāo)準(zhǔn)
- XMD軟件的調(diào)試設(shè)計(jì)
- 特定約束FROM TO
- 什么是C語(yǔ)言中的寬字符與多字節(jié)字符
- 周期約束分析
- 新款高性能硬件仿真器——Wind River
推薦技術(shù)資料
- 聲道前級(jí)設(shè)計(jì)特點(diǎn)
- 與通常的Hi-Fi前級(jí)不同,EP9307-CRZ這臺(tái)分... [詳細(xì)]
- 電源管理 IC (PMIC)&
- I2C 接口和 PmBUS 以及 OTP/M
- MOSFET 和柵極驅(qū)動(dòng)器單
- 數(shù)字恒定導(dǎo)通時(shí)間控制模式(CO
- Power Management Buck/
- 反激變換器傳導(dǎo)和輻射電磁干擾分析和抑制技術(shù)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究