系統(tǒng)的有關(guān)仿真/FIFO的仿真
發(fā)布時間:2008/10/13 0:00:00 訪問次數(shù):658
本次設(shè)計使用了altera lpm庫中的csfifo,即cycle_shared_fifo。fifo用于與主處理器,如單片機或dsp進行數(shù)據(jù)接口。為了便于觀察系統(tǒng)輸出,調(diào)試過程中使用的fifo深度值只設(shè)置為4。
。1)仿真激勵源:同步時鐘clk,寫使能we,八位數(shù)據(jù)輸入端口data;
。2)仿真期望結(jié)果:當(dāng)主處理器向fifo寫完一幀像素點數(shù)據(jù)后,ready信號輸出值為零,同時,fifo封鎖輸入通道,外部數(shù)據(jù)不能再寫入fifo。此時,process en信號輸出為1,通知sobel濾波處理模塊從fifo中讀像素點數(shù)據(jù),當(dāng)πfo的數(shù)據(jù)全部輸出后,fifo重新變?yōu)榭,ready信號恢復(fù)為有效高電平,主處理器查詢到這個信號后,啟動下一幀圖形數(shù)據(jù)的傳輸。
(3)仿真結(jié)果及分析:fifo的仿真結(jié)果如圖1 所示。從圖中可以看出,主處理器寫完四個像素點數(shù)據(jù)后,q[8..1]按照先入先出的順序,逐個輸出獲取的像素數(shù)據(jù)12、13、14。在此期間,ready信號為無效電平(低),所以外部輸入的數(shù)據(jù)16、17、18不能存入fifo。當(dāng)所有的像素點數(shù)據(jù)全部輸出后,ready信號重新有效,同時process en有效。綜上所述,fifo的設(shè)計是合理的。
圖1 fifo的仿真結(jié)果
歡迎轉(zhuǎn)載,信息來源維庫電子市場網(wǎng)(www.dzsc.com)
本次設(shè)計使用了altera lpm庫中的csfifo,即cycle_shared_fifo。fifo用于與主處理器,如單片機或dsp進行數(shù)據(jù)接口。為了便于觀察系統(tǒng)輸出,調(diào)試過程中使用的fifo深度值只設(shè)置為4。
。1)仿真激勵源:同步時鐘clk,寫使能we,八位數(shù)據(jù)輸入端口data;
。2)仿真期望結(jié)果:當(dāng)主處理器向fifo寫完一幀像素點數(shù)據(jù)后,ready信號輸出值為零,同時,fifo封鎖輸入通道,外部數(shù)據(jù)不能再寫入fifo。此時,process en信號輸出為1,通知sobel濾波處理模塊從fifo中讀像素點數(shù)據(jù),當(dāng)πfo的數(shù)據(jù)全部輸出后,fifo重新變?yōu)榭,ready信號恢復(fù)為有效高電平,主處理器查詢到這個信號后,啟動下一幀圖形數(shù)據(jù)的傳輸。
(3)仿真結(jié)果及分析:fifo的仿真結(jié)果如圖1 所示。從圖中可以看出,主處理器寫完四個像素點數(shù)據(jù)后,q[8..1]按照先入先出的順序,逐個輸出獲取的像素數(shù)據(jù)12、13、14。在此期間,ready信號為無效電平(低),所以外部輸入的數(shù)據(jù)16、17、18不能存入fifo。當(dāng)所有的像素點數(shù)據(jù)全部輸出后,ready信號重新有效,同時process en有效。綜上所述,fifo的設(shè)計是合理的。
圖1 fifo的仿真結(jié)果
歡迎轉(zhuǎn)載,信息來源維庫電子市場網(wǎng)(www.dzsc.com)
熱門點擊
- LabVIEW的寫入電子表格文件
- LabVIEW的組合框
- LabVIEW的讀取電子表格文件
- LabVIEW的寫入測量文件
- LabVIEW的文件I/O
- LabVIEW的字符串輸入控件
- LabVIEW的讀取測量文件
- LabVIEW的字符串操作函數(shù)
- LabVIEW的列表
- LabVIEW的讀取文本文件
推薦技術(shù)資料
- 聲道前級設(shè)計特點
- 與通常的Hi-Fi前級不同,EP9307-CRZ這臺分... [詳細]
- 電源管理 IC (PMIC)&
- I2C 接口和 PmBUS 以及 OTP/M
- MOSFET 和柵極驅(qū)動器單
- 數(shù)字恒定導(dǎo)通時間控制模式(CO
- Power Management Buck/
- 反激變換器傳導(dǎo)和輻射電磁干擾分析和抑制技術(shù)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究