浓毛老太交欧美老妇热爱乱,蜜臀性色av免费,妺妺窝人体色www看美女,久久久久久久久久久大尺度免费视频,麻豆人妻无码性色av专区

位置:51電子網(wǎng) » 技術(shù)資料 » 消費(fèi)類電子

S2C S4 TAI Verification Module

發(fā)布時(shí)間:2011/6/8 9:28:16 訪問次數(shù):1346

S2C公司

S2C公司總部設(shè)在美國(guó)加州硅谷,是全球領(lǐng)先的提供系統(tǒng)到芯片整體解決方案的供應(yīng)商。S2C自2003年成立以來一直專注于提供快速SoC原型驗(yàn)證解決方案,S2C提供:

基于FPGA的高速SoC原型驗(yàn)證硬件及自動(dòng)化軟件和調(diào)試工具

原型驗(yàn)證就緒的IP (Prototype Ready™ IP),平臺(tái)和附件

系統(tǒng)級(jí)設(shè)計(jì)驗(yàn)證和加速方案

S2C的價(jià)值體現(xiàn)在SoC/ASIC開發(fā),我們的高素質(zhì)的工程師團(tuán)隊(duì)和以客戶為導(dǎo)向的銷售隊(duì)伍,能夠很好的理解客戶SoC設(shè)計(jì)開發(fā)的需求。S2C獨(dú)特的基于FPGA的電子系統(tǒng)級(jí)設(shè)計(jì)方案,采用了我們的TAI IP 技術(shù)的專利,使得設(shè)計(jì)工程師可以快速而安全地使用所需的IP (FPGA格式) 在FPGA平臺(tái) 上整合成SoC設(shè)計(jì)原型。這使得用戶可以提早進(jìn)行軟件開發(fā),以縮短項(xiàng)目開發(fā)的進(jìn)度。通過把高效的原型驗(yàn)證方法學(xué)與大量的原型驗(yàn)證就緒的IP(Prototype Ready IP)和先進(jìn)的SoC驗(yàn)證和加速?zèng)Q方案結(jié)合起來,S2C解決方案能夠顯著縮短SoC設(shè)計(jì)周期。

除了位于美國(guó)加州圣何塞市的總部,S2C目前在上海設(shè)有研發(fā)與運(yùn)營(yíng)中心,并在北京,深圳與臺(tái)灣新竹設(shè)有直接銷售與技術(shù)支持中心。S2C是SoCIP研討展覽會(huì)的主辦者,為亞太地區(qū)的SoC專業(yè)設(shè)計(jì)人員與國(guó)際上領(lǐng)先的IP和SoC解決方案供應(yīng)商建立相互溝通的平臺(tái)。S2C S4 TAI Verification Module提供了三種使用方式:Verification Mode(驗(yàn)證模式)、Debug Mode(調(diào)試模式)及Logic Mode(邏輯模式)。驗(yàn)證模式使用SCE-MI或定制的C-API通過一條 x4-lane PCIe Gen2通道實(shí)現(xiàn)海量數(shù)據(jù)和PC之間的傳輸。在調(diào)試模式中,S4 TAI Verification Module通過使用Altera SignalTap且同時(shí)保持用戶的RTL名從而實(shí)現(xiàn)了多個(gè)FPGA的同步調(diào)試。在邏輯模式中,用戶能原型化一個(gè)設(shè)計(jì),其容量能達(dá)到3.6M門。 Verification Module中所有的調(diào)試和驗(yàn)證設(shè)置都在TAI Player Pro™中完成。



驗(yàn)證模式利用TAI Verification Module的高速PCIe Gen2接口將大量驗(yàn)證數(shù)據(jù)在PC和TAI Logic Module之間進(jìn)行雙向快速地傳輸。該模式能將原型系統(tǒng)和仿真器直接連接進(jìn)行同步仿真。C-API/SCE-MI(標(biāo)準(zhǔn)協(xié)同仿真建模接口)    Pcle Gen2 

TAI Verification Module   

Transactors    執(zhí)行端

TAI Logic Module  



調(diào)試模式則利用了用戶現(xiàn)有的Altera SignalTap調(diào)試環(huán)境。TAI Verification Module從TAI Logic Module中的多個(gè)FPGA獲取用戶定義的信號(hào)通過JTAG接口與SignalTap連接。Quad S4 Logic Module中每個(gè)FPGA的120信號(hào)都接到了Verification Module的FPGA中。用戶能在Quad S4 Logic Module的每個(gè)FPGA中進(jìn)行120 x N信號(hào)的路徑選擇。在最初的軟件發(fā)布版本,N固定在4上,但是在今后的版本中這將由用戶來定義。所有的用戶必須在設(shè)計(jì)綜合前在RTL級(jí)選擇Probes并且將它們按照每個(gè)FPGA120個(gè)probe來進(jìn)行分組。TAI Player Pro自動(dòng)采用的多路復(fù)用技術(shù)將來自多個(gè)FPGA的調(diào)試信號(hào)發(fā)送至Verification Module的單個(gè)AlteraSignalTap,并保留RTL的名字。在使用Altera的SignalTap調(diào)試過程中的調(diào)試數(shù)據(jù)存儲(chǔ)在Verification Module FPGA的存儲(chǔ)器中只到預(yù)先設(shè)置的觸發(fā)條滿足。S4 TAI Verification Module能作為小規(guī)模的SoC或ASIC設(shè)計(jì)高達(dá)3.6M門容量的單個(gè)原型使用。S4 TAI Verification Module能配置在AlteraStratix IV 180或360 GX FPGA上,并且在4個(gè) LM連接器上共有480個(gè)外部I/O,x4 PCIe Gen2接口和2對(duì)SMA接口的千兆比特收發(fā)器。


TAI Verification Module硬件現(xiàn)在已供使用。SoC/ASIC原型解決方案供應(yīng)商,S2C日前宣布他們已經(jīng)開發(fā)了一種原型驗(yàn)證產(chǎn)品,即TAI Verification Module(專利申請(qǐng)中)。它允許使用者通過一條x4 PCIe Gen2通道到連接FPGA原型中的用戶設(shè)計(jì)和用戶的電腦,使得用戶能夠使用大量數(shù)據(jù)和測(cè)試向量對(duì)FPGA原型中的用戶設(shè)計(jì)進(jìn)行快速驗(yàn)證;贏ltera Stratix-4 GX FPGA的TAI Verification Module將Altera 的SignalTap Logic Analyzer集成到了S2C的TAI Player軟件中,它能支持在多個(gè)FPGA進(jìn)行RTL 級(jí)別調(diào)試。這項(xiàng)創(chuàng)新的技術(shù)在設(shè)計(jì)編譯過程中建立了多組,每組480個(gè)probe,從而使用戶能在不需要進(jìn)行冗長(zhǎng)的FPGA重新編譯的情形下在多個(gè)FPGA中查看數(shù)以千計(jì)的RTL級(jí)probe。





S2C公司

S2C公司總部設(shè)在美國(guó)加州硅谷,是全球領(lǐng)先的提供系統(tǒng)到芯片整體解決方案的供應(yīng)商。S2C自2003年成立以來一直專注于提供快速SoC原型驗(yàn)證解決方案,S2C提供:

基于FPGA的高速SoC原型驗(yàn)證硬件及自動(dòng)化軟件和調(diào)試工具

原型驗(yàn)證就緒的IP (Prototype Ready™ IP),平臺(tái)和附件

系統(tǒng)級(jí)設(shè)計(jì)驗(yàn)證和加速方案

S2C的價(jià)值體現(xiàn)在SoC/ASIC開發(fā),我們的高素質(zhì)的工程師團(tuán)隊(duì)和以客戶為導(dǎo)向的銷售隊(duì)伍,能夠很好的理解客戶SoC設(shè)計(jì)開發(fā)的需求。S2C獨(dú)特的基于FPGA的電子系統(tǒng)級(jí)設(shè)計(jì)方案,采用了我們的TAI IP 技術(shù)的專利,使得設(shè)計(jì)工程師可以快速而安全地使用所需的IP (FPGA格式) 在FPGA平臺(tái) 上整合成SoC設(shè)計(jì)原型。這使得用戶可以提早進(jìn)行軟件開發(fā),以縮短項(xiàng)目開發(fā)的進(jìn)度。通過把高效的原型驗(yàn)證方法學(xué)與大量的原型驗(yàn)證就緒的IP(Prototype Ready IP)和先進(jìn)的SoC驗(yàn)證和加速?zèng)Q方案結(jié)合起來,S2C解決方案能夠顯著縮短SoC設(shè)計(jì)周期。

除了位于美國(guó)加州圣何塞市的總部,S2C目前在上海設(shè)有研發(fā)與運(yùn)營(yíng)中心,并在北京,深圳與臺(tái)灣新竹設(shè)有直接銷售與技術(shù)支持中心。S2C是SoCIP研討展覽會(huì)的主辦者,為亞太地區(qū)的SoC專業(yè)設(shè)計(jì)人員與國(guó)際上領(lǐng)先的IP和SoC解決方案供應(yīng)商建立相互溝通的平臺(tái)。S2C S4 TAI Verification Module提供了三種使用方式:Verification Mode(驗(yàn)證模式)、Debug Mode(調(diào)試模式)及Logic Mode(邏輯模式)。驗(yàn)證模式使用SCE-MI或定制的C-API通過一條 x4-lane PCIe Gen2通道實(shí)現(xiàn)海量數(shù)據(jù)和PC之間的傳輸。在調(diào)試模式中,S4 TAI Verification Module通過使用Altera SignalTap且同時(shí)保持用戶的RTL名從而實(shí)現(xiàn)了多個(gè)FPGA的同步調(diào)試。在邏輯模式中,用戶能原型化一個(gè)設(shè)計(jì),其容量能達(dá)到3.6M門。 Verification Module中所有的調(diào)試和驗(yàn)證設(shè)置都在TAI Player Pro™中完成。



驗(yàn)證模式利用TAI Verification Module的高速PCIe Gen2接口將大量驗(yàn)證數(shù)據(jù)在PC和TAI Logic Module之間進(jìn)行雙向快速地傳輸。該模式能將原型系統(tǒng)和仿真器直接連接進(jìn)行同步仿真。C-API/SCE-MI(標(biāo)準(zhǔn)協(xié)同仿真建模接口)    Pcle Gen2 

TAI Verification Module   

Transactors    執(zhí)行端

TAI Logic Module  



調(diào)試模式則利用了用戶現(xiàn)有的Altera SignalTap調(diào)試環(huán)境。TAI Verification Module從TAI Logic Module中的多個(gè)FPGA獲取用戶定義的信號(hào)通過JTAG接口與SignalTap連接。Quad S4 Logic Module中每個(gè)FPGA的120信號(hào)都接到了Verification Module的FPGA中。用戶能在Quad S4 Logic Module的每個(gè)FPGA中進(jìn)行120 x N信號(hào)的路徑選擇。在最初的軟件發(fā)布版本,N固定在4上,但是在今后的版本中這將由用戶來定義。所有的用戶必須在設(shè)計(jì)綜合前在RTL級(jí)選擇Probes并且將它們按照每個(gè)FPGA120個(gè)probe來進(jìn)行分組。TAI Player Pro自動(dòng)采用的多路復(fù)用技術(shù)將來自多個(gè)FPGA的調(diào)試信號(hào)發(fā)送至Verification Module的單個(gè)AlteraSignalTap,并保留RTL的名字。在使用Altera的SignalTap調(diào)試過程中的調(diào)試數(shù)據(jù)存儲(chǔ)在Verification Module FPGA的存儲(chǔ)器中只到預(yù)先設(shè)置的觸發(fā)條滿足。S4 TAI Verification Module能作為小規(guī)模的SoC或ASIC設(shè)計(jì)高達(dá)3.6M門容量的單個(gè)原型使用。S4 TAI Verification Module能配置在AlteraStratix IV 180或360 GX FPGA上,并且在4個(gè) LM連接器上共有480個(gè)外部I/O,x4 PCIe Gen2接口和2對(duì)SMA接口的千兆比特收發(fā)器。


TAI Verification Module硬件現(xiàn)在已供使用。SoC/ASIC原型解決方案供應(yīng)商,S2C日前宣布他們已經(jīng)開發(fā)了一種原型驗(yàn)證產(chǎn)品,即TAI Verification Module(專利申請(qǐng)中)。它允許使用者通過一條x4 PCIe Gen2通道到連接FPGA原型中的用戶設(shè)計(jì)和用戶的電腦,使得用戶能夠使用大量數(shù)據(jù)和測(cè)試向量對(duì)FPGA原型中的用戶設(shè)計(jì)進(jìn)行快速驗(yàn)證;贏ltera Stratix-4 GX FPGA的TAI Verification Module將Altera 的SignalTap Logic Analyzer集成到了S2C的TAI Player軟件中,它能支持在多個(gè)FPGA進(jìn)行RTL 級(jí)別調(diào)試。這項(xiàng)創(chuàng)新的技術(shù)在設(shè)計(jì)編譯過程中建立了多組,每組480個(gè)probe,從而使用戶能在不需要進(jìn)行冗長(zhǎng)的FPGA重新編譯的情形下在多個(gè)FPGA中查看數(shù)以千計(jì)的RTL級(jí)probe。





相關(guān)IC型號(hào)

熱門點(diǎn)擊

 

推薦技術(shù)資料

中國(guó)傳媒大學(xué)傳媒博物館開
    傳媒博物館開館儀式隆童舉行。教育都i國(guó)家廣電總局等部門... [詳細(xì)]
版權(quán)所有:51dzw.COM
深圳服務(wù)熱線:13751165337  13692101218
粵ICP備09112631號(hào)-6(miitbeian.gov.cn)
公網(wǎng)安備44030402000607
深圳市碧威特網(wǎng)絡(luò)技術(shù)有限公司
付款方式


 復(fù)制成功!