浓毛老太交欧美老妇热爱乱,蜜臀性色av免费,妺妺窝人体色www看美女,久久久久久久久久久大尺度免费视频,麻豆人妻无码性色av专区

位置:51電子網(wǎng) » 技術(shù)資料 » 模擬技術(shù)

SPI總線接口器件TLC5615

發(fā)布時間:2011/10/10 11:38:02 訪問次數(shù):3628

     TLC5615為美國德州儀器公司生產(chǎn)的串行總線接口10位電壓輸出數(shù)/模轉(zhuǎn)換器,它既可與單片機的SPI總線接口相連接,又可與單片機的Microware總線(另外一種3線制總線)接口相連接。  AD1583CRTZ
    (1) TLC5615性能
    TLC5615性能特點如下。
    ①10位CMOS電壓輸出;
    ②5V單電源工作;
    ③與微處理器串行接口(SPI);
    ④最大輸出電壓是基準(zhǔn)電壓的2倍;
    ⑤輸出電壓具有和基準(zhǔn)電壓相同的極性;
    ⑥建立時間12.5μs;
    ⑦內(nèi)部上電復(fù)位;
    ⑧低功耗,最高為1.75mW。
    TLC5615有小型和塑料DIP封裝,引腳功能說明如下。
    ①1腳DIN:串行數(shù)據(jù)輸入端;
    ②2腳SCLK:串行時鐘輸入端;
    ③3腳CS:芯片選用通端,低電平有效;
    ④4腳DOUT:用于級聯(lián)時的串行數(shù)據(jù)輸出端;
    ⑤5腳AGND:模擬地:
    ⑥6腳REFIN:基準(zhǔn)電壓輸入端;
    ⑦7腳OUT:模擬電壓輸出;
    ⑧8腳VDD:正電源端。
    (2) TLC5615時序分析
    TLC5615工作時序圖如圖7.53所示。

               
    由時序圖可以看出,當(dāng)片選CS為低電平時,輸入數(shù)據(jù)DIN由時鐘SCLK同步輸入或輸出,而且最高有效位在前,低有效位在后。輸入時SCLK的上升沿把串行輸入數(shù)據(jù)DIN移入內(nèi)部的l6位移位寄存器,SCLK的下降沿輸出串行數(shù)據(jù)DOUT,片選CS的上升沿把數(shù)據(jù)傳送至D/A寄存器。
    當(dāng)片選CS為高電平時,串行輸入數(shù)據(jù)DIN不能由時鐘同步送入移位寄存器;輸出數(shù)據(jù)DOUT保持最近的數(shù)值不變而不進入高阻狀態(tài)。由此要想串行輸入數(shù)據(jù)和輸出數(shù)據(jù)必須滿足兩個條件:第一,時鐘SCLK的有效跳變;第二,片選CS為低電平。這里,為了使時鐘的內(nèi)部饋通最小,當(dāng)片選CS為高電平時,輸入時鐘SCLK應(yīng)當(dāng)為低電平。
    串行數(shù)/模轉(zhuǎn)換器TLC5615的使用有兩種方式,即級聯(lián)方式和非級聯(lián)方式。如不使用級聯(lián)方式,DIN只需輸入12位教據(jù)。DIN輸入的12位數(shù)據(jù)中,前10位為TLC5615輸入的D/A轉(zhuǎn)換數(shù)據(jù),且輸入時高位在前,低位在后,后兩位必須寫入數(shù)值為零的低于LSB的位,因為TLC5615的D/A輸入鎖存器為12位寬。如果使用TL5615的級聯(lián)功能,來自DOUT的數(shù)據(jù)需要輸入16位時鐘下降沿,因此完成一次數(shù)據(jù)輸入需要16個時鐘周期,輸入的數(shù)據(jù)也應(yīng)為16位。輸入的數(shù)據(jù)中,前4位為高位,中間10位為D/A轉(zhuǎn)換數(shù)據(jù),最后2位為低于LSB的位,即零。
    TLC5615通過固定增益為2的運放緩沖電阻網(wǎng)絡(luò),把10位數(shù)字?jǐn)?shù)據(jù)轉(zhuǎn)換為模擬電壓。在TLC5615芯片上電時,內(nèi)部電路把D/A寄存器復(fù)位為0。其輸出具有與基準(zhǔn)輸入相同的極性,表達式為:Vo=2×VREF×CODE/1024。其中,CODE是通過串行總線接口輸入的待轉(zhuǎn)換的數(shù)據(jù):VREF是基準(zhǔn)電壓。
    TLC5615最大的串行時鐘速率不超過14MHz,10位D/A轉(zhuǎn)換的建立時間為12.5μs,通常更新速率限制至80kHz以內(nèi)。
    (3) TLC5615與單片機最小系統(tǒng)的接口電路設(shè)計  AD1808JS
    AT89C51與TLC5615通過串行總線接口傳送8位數(shù)據(jù),如圖7.54所示。AT89C51單片機的P10~P12分別控制TLC5615的片選CS、串行時鐘輸入SCLK和串行數(shù)據(jù)輸入DIN。電路的連接采用非級聯(lián)方式。在電路中需用專用的參考電平芯片為電路提供參考電壓,如LM336-2.5。

                      
    編寫驅(qū)動TLC5615程序,就是通過軟件的方法控制Pl0、Pll和P12,產(chǎn)生如圖7.53所示的工作時序,完成一次D/A轉(zhuǎn)換。使用C語言編寫的采樣函數(shù)如下。

 

 

http://hly0517.51dzw.com


  

     TLC5615為美國德州儀器公司生產(chǎn)的串行總線接口10位電壓輸出數(shù)/模轉(zhuǎn)換器,它既可與單片機的SPI總線接口相連接,又可與單片機的Microware總線(另外一種3線制總線)接口相連接。  AD1583CRTZ
    (1) TLC5615性能
    TLC5615性能特點如下。
    ①10位CMOS電壓輸出;
    ②5V單電源工作;
    ③與微處理器串行接口(SPI);
    ④最大輸出電壓是基準(zhǔn)電壓的2倍;
    ⑤輸出電壓具有和基準(zhǔn)電壓相同的極性;
    ⑥建立時間12.5μs;
    ⑦內(nèi)部上電復(fù)位;
    ⑧低功耗,最高為1.75mW。
    TLC5615有小型和塑料DIP封裝,引腳功能說明如下。
    ①1腳DIN:串行數(shù)據(jù)輸入端;
    ②2腳SCLK:串行時鐘輸入端;
    ③3腳CS:芯片選用通端,低電平有效;
    ④4腳DOUT:用于級聯(lián)時的串行數(shù)據(jù)輸出端;
    ⑤5腳AGND:模擬地:
    ⑥6腳REFIN:基準(zhǔn)電壓輸入端;
    ⑦7腳OUT:模擬電壓輸出;
    ⑧8腳VDD:正電源端。
    (2) TLC5615時序分析
    TLC5615工作時序圖如圖7.53所示。

               
    由時序圖可以看出,當(dāng)片選CS為低電平時,輸入數(shù)據(jù)DIN由時鐘SCLK同步輸入或輸出,而且最高有效位在前,低有效位在后。輸入時SCLK的上升沿把串行輸入數(shù)據(jù)DIN移入內(nèi)部的l6位移位寄存器,SCLK的下降沿輸出串行數(shù)據(jù)DOUT,片選CS的上升沿把數(shù)據(jù)傳送至D/A寄存器。
    當(dāng)片選CS為高電平時,串行輸入數(shù)據(jù)DIN不能由時鐘同步送入移位寄存器;輸出數(shù)據(jù)DOUT保持最近的數(shù)值不變而不進入高阻狀態(tài)。由此要想串行輸入數(shù)據(jù)和輸出數(shù)據(jù)必須滿足兩個條件:第一,時鐘SCLK的有效跳變;第二,片選CS為低電平。這里,為了使時鐘的內(nèi)部饋通最小,當(dāng)片選CS為高電平時,輸入時鐘SCLK應(yīng)當(dāng)為低電平。
    串行數(shù)/模轉(zhuǎn)換器TLC5615的使用有兩種方式,即級聯(lián)方式和非級聯(lián)方式。如不使用級聯(lián)方式,DIN只需輸入12位教據(jù)。DIN輸入的12位數(shù)據(jù)中,前10位為TLC5615輸入的D/A轉(zhuǎn)換數(shù)據(jù),且輸入時高位在前,低位在后,后兩位必須寫入數(shù)值為零的低于LSB的位,因為TLC5615的D/A輸入鎖存器為12位寬。如果使用TL5615的級聯(lián)功能,來自DOUT的數(shù)據(jù)需要輸入16位時鐘下降沿,因此完成一次數(shù)據(jù)輸入需要16個時鐘周期,輸入的數(shù)據(jù)也應(yīng)為16位。輸入的數(shù)據(jù)中,前4位為高位,中間10位為D/A轉(zhuǎn)換數(shù)據(jù),最后2位為低于LSB的位,即零。
    TLC5615通過固定增益為2的運放緩沖電阻網(wǎng)絡(luò),把10位數(shù)字?jǐn)?shù)據(jù)轉(zhuǎn)換為模擬電壓。在TLC5615芯片上電時,內(nèi)部電路把D/A寄存器復(fù)位為0。其輸出具有與基準(zhǔn)輸入相同的極性,表達式為:Vo=2×VREF×CODE/1024。其中,CODE是通過串行總線接口輸入的待轉(zhuǎn)換的數(shù)據(jù):VREF是基準(zhǔn)電壓。
    TLC5615最大的串行時鐘速率不超過14MHz,10位D/A轉(zhuǎn)換的建立時間為12.5μs,通常更新速率限制至80kHz以內(nèi)。
    (3) TLC5615與單片機最小系統(tǒng)的接口電路設(shè)計  AD1808JS
    AT89C51與TLC5615通過串行總線接口傳送8位數(shù)據(jù),如圖7.54所示。AT89C51單片機的P10~P12分別控制TLC5615的片選CS、串行時鐘輸入SCLK和串行數(shù)據(jù)輸入DIN。電路的連接采用非級聯(lián)方式。在電路中需用專用的參考電平芯片為電路提供參考電壓,如LM336-2.5。

                      
    編寫驅(qū)動TLC5615程序,就是通過軟件的方法控制Pl0、Pll和P12,產(chǎn)生如圖7.53所示的工作時序,完成一次D/A轉(zhuǎn)換。使用C語言編寫的采樣函數(shù)如下。

 

 

http://hly0517.51dzw.com


  

相關(guān)技術(shù)資料

熱門點擊

 

推薦技術(shù)資料

泰克新發(fā)布的DSA830
   泰克新發(fā)布的DSA8300在一臺儀器中同時實現(xiàn)時域和頻域分析,DS... [詳細]
版權(quán)所有:51dzw.COM
深圳服務(wù)熱線:13692101218  13751165337
粵ICP備09112631號-6(miitbeian.gov.cn)
公網(wǎng)安備44030402000607
深圳市碧威特網(wǎng)絡(luò)技術(shù)有限公司
付款方式


 復(fù)制成功!