帶ARM核的雙CPU數(shù)字信號處理器
發(fā)布時間:2007/8/23 0:00:00 訪問次數(shù):399
摘要:主要介紹美國TI公司最新推出的定點數(shù)字信號處理器TMS320VC5470的結構、功能及特性。對集成到該器件中的TMS320C54x數(shù)字信號處理器和ARM7TDMI RISC MCU及其兩者的連接分別作了介紹。對選用TMS320VC5470作為數(shù)字信號處理器構建嵌入式系統(tǒng)有一定的參考價值。
關鍵詞:TMS320VC5470 DSP MCU TMS320C54x ARM7TDMI
引言
TMS320VC5470(簡稱5470)是集成了基于TMS320C54x體系結構的DSP子系統(tǒng)和基于ARM7TDMI核的RISC微控制器子系統(tǒng)的CPU定點數(shù)字信號處理器。它與以前的器件相比,提高了速度、降低了功耗,并且在很大程度上提高了編程靈活性,有利于對產品的軟硬件升級,用于實現(xiàn)具有特殊功能的產品。通過合理安排軟硬件資源,還可以節(jié)省投資,加速上市時間。
1 TMS320VC5470特性及功能框圖
*集成了1個TMS320C54x體系結構的DSP和1個ARM7TDMI RISC MCU的雙CPU處理器;
*帶有72K×16位集成SRAM的16位低功耗DSP,速度可高達100MHz;
*用于DSP和MCU子系統(tǒng)的先進電源管理和低功耗模式;
*集成的DSP子系統(tǒng)外圍,包括2個高速的全雙工多通道緩沖串口McBSPs,使DSP核可以與編解碼器(CODEC)直接接口;具有6個獨立通道的DMA控制器;ARM端接口(port interface)為MCU子系統(tǒng)和DSP子系統(tǒng)的CPU之間進行有效的信息交換提供了2K×16位的共享存儲器接口;外存儲器接口EMIF(External Memory Interface);可以將外部總線周期擴展到14個機器周期的軟件可編程等待狀態(tài)生器;1個用于控制功能的軟件可編程的硬件定時器;可編程的鎖相環(huán)PLL時鐘發(fā)生器。
*帶有16K字節(jié)集成SRAM和仿真性能增強型的ARM7TDMI RISC微控制器核,使運行速度可高達47.5MHz;
*集成的MCU子系統(tǒng)外圍,包括通用異步收發(fā)器UART、支持SIR協(xié)議的UART/IrDA接口、串行外圍接SPI、36個通用I/O引腳、I2C接口、2個通用定時器、1個看門狗定時器、中斷處理器、支持Flash/SRAM/SDRAM/ROM的外部存儲接口、對MCU外圍靈活的時鐘管理、可編程的鎖相環(huán)時鐘發(fā)生器。
*基于片上掃描的仿真邏輯,DSP和MCU核的IEEE標準1149.1+(JTAG)邊界掃描邏輯;
*支持DSP和MCU核的基于掃描的仿真。
圖1為TMS320VC5470器件的功能框圖。此器件由DSP和MCU
2個子系統(tǒng)構成。
2 DSP子系統(tǒng)功能介紹
DSP子系統(tǒng)是基于TMS320C54x、片上存儲器和外圍的,并且與其它的C54x產品代碼兼容。DSP子系統(tǒng)包括DSP CPU核、用于產生時鐘的鎖相環(huán)、與外部并行設備連接的接口、1個定時器、72K字的RAM、2個多通道緩沖串口、1個允許MCU訪問DSP子系統(tǒng)某部分存儲器映射的接口以及1個JTAG接口。
(1)DSP核
5470器件中DSP子系統(tǒng)的定點數(shù)字信號處理器(DSP)采用的是先進的改進型哈佛體系結構,其中有1條程序存儲器總線和3條數(shù)據(jù)存儲器總線。此處理器提供具有高度并行性的算術邏輯單元(ALU)、專用硬件邏輯、片上存儲器以及附加的片上外設。DSP操作的速度和靈活性的基礎是其高度專用性的指令集。
程序和數(shù)據(jù)空間的分離以及4條并行總線允許對程序的指令和
摘要:主要介紹美國TI公司最新推出的定點數(shù)字信號處理器TMS320VC5470的結構、功能及特性。對集成到該器件中的TMS320C54x數(shù)字信號處理器和ARM7TDMI RISC MCU及其兩者的連接分別作了介紹。對選用TMS320VC5470作為數(shù)字信號處理器構建嵌入式系統(tǒng)有一定的參考價值。
關鍵詞:TMS320VC5470 DSP MCU TMS320C54x ARM7TDMI
引言
TMS320VC5470(簡稱5470)是集成了基于TMS320C54x體系結構的DSP子系統(tǒng)和基于ARM7TDMI核的RISC微控制器子系統(tǒng)的CPU定點數(shù)字信號處理器。它與以前的器件相比,提高了速度、降低了功耗,并且在很大程度上提高了編程靈活性,有利于對產品的軟硬件升級,用于實現(xiàn)具有特殊功能的產品。通過合理安排軟硬件資源,還可以節(jié)省投資,加速上市時間。
1 TMS320VC5470特性及功能框圖
*集成了1個TMS320C54x體系結構的DSP和1個ARM7TDMI RISC MCU的雙CPU處理器;
*帶有72K×16位集成SRAM的16位低功耗DSP,速度可高達100MHz;
*用于DSP和MCU子系統(tǒng)的先進電源管理和低功耗模式;
*集成的DSP子系統(tǒng)外圍,包括2個高速的全雙工多通道緩沖串口McBSPs,使DSP核可以與編解碼器(CODEC)直接接口;具有6個獨立通道的DMA控制器;ARM端接口(port interface)為MCU子系統(tǒng)和DSP子系統(tǒng)的CPU之間進行有效的信息交換提供了2K×16位的共享存儲器接口;外存儲器接口EMIF(External Memory Interface);可以將外部總線周期擴展到14個機器周期的軟件可編程等待狀態(tài)生器;1個用于控制功能的軟件可編程的硬件定時器;可編程的鎖相環(huán)PLL時鐘發(fā)生器。
*帶有16K字節(jié)集成SRAM和仿真性能增強型的ARM7TDMI RISC微控制器核,使運行速度可高達47.5MHz;
*集成的MCU子系統(tǒng)外圍,包括通用異步收發(fā)器UART、支持SIR協(xié)議的UART/IrDA接口、串行外圍接SPI、36個通用I/O引腳、I2C接口、2個通用定時器、1個看門狗定時器、中斷處理器、支持Flash/SRAM/SDRAM/ROM的外部存儲接口、對MCU外圍靈活的時鐘管理、可編程的鎖相環(huán)時鐘發(fā)生器。
*基于片上掃描的仿真邏輯,DSP和MCU核的IEEE標準1149.1+(JTAG)邊界掃描邏輯;
*支持DSP和MCU核的基于掃描的仿真。
圖1為TMS320VC5470器件的功能框圖。此器件由DSP和MCU
2個子系統(tǒng)構成。
2 DSP子系統(tǒng)功能介紹
DSP子系統(tǒng)是基于TMS320C54x、片上存儲器和外圍的,并且與其它的C54x產品代碼兼容。DSP子系統(tǒng)包括DSP CPU核、用于產生時鐘的鎖相環(huán)、與外部并行設備連接的接口、1個定時器、72K字的RAM、2個多通道緩沖串口、1個允許MCU訪問DSP子系統(tǒng)某部分存儲器映射的接口以及1個JTAG接口。
(1)DSP核
5470器件中DSP子系統(tǒng)的定點數(shù)字信號處理器(DSP)采用的是先進的改進型哈佛體系結構,其中有1條程序存儲器總線和3條數(shù)據(jù)存儲器總線。此處理器提供具有高度并行性的算術邏輯單元(ALU)、專用硬件邏輯、片上存儲器以及附加的片上外設。DSP操作的速度和靈活性的基礎是其高度專用性的指令集。
程序和數(shù)據(jù)空間的分離以及4條并行總線允許對程序的指令和
上一篇:音響改裝追求立體音效