基于DSP的數(shù)字圖像處理系統(tǒng)中的抗干擾設(shè)計(jì)
發(fā)布時(shí)間:2007/8/23 0:00:00 訪問(wèn)次數(shù):435
俞斌 曹才開(kāi)
引言
隨著人類(lèi)文明的進(jìn)步和電子科技的快速發(fā)展,視頻通信作為人類(lèi)視野的延伸,被廣泛應(yīng)用于各行各業(yè)。應(yīng)運(yùn)而生的數(shù)字圖像處理技術(shù)也就得到了飛速地發(fā)展。目前,由于運(yùn)算速度快、片上資源豐富和能夠?qū)崿F(xiàn)復(fù)雜的線性和非線性算法等原因,DSP已成為通信、計(jì)算機(jī)和消費(fèi)電子產(chǎn)品等領(lǐng)域的基礎(chǔ)器件,其中在數(shù)字圖像處理技術(shù)中顯得尤為突出。然而,由于包括DSP本身在內(nèi)的所有電子器件都是干擾源,而且系統(tǒng)所處的工作環(huán)境中還有很多外界干擾源,再加上數(shù)字圖像處理技術(shù)對(duì)信號(hào)噪聲非常敏感,所以在系統(tǒng)設(shè)計(jì)中必須考慮系統(tǒng)的抗干擾問(wèn)題。否則,至少會(huì)影響系統(tǒng)的處理結(jié)果,甚至造成更為嚴(yán)重的后果。本文就是介紹基于DSP的數(shù)字圖像處理系統(tǒng)中的抗干擾設(shè)計(jì)。
1. 系統(tǒng)的干擾源和干擾徑
基于DSP的數(shù)字圖像處理系統(tǒng)中的干擾源主要有由光和電的基本性質(zhì)所引起的噪聲、電器的機(jī)械運(yùn)動(dòng)產(chǎn)生的噪聲、雷電放電造成的大氣噪聲源、太陽(yáng)黑子運(yùn)動(dòng)等造成的天電噪聲源、電阻等電子元器件工作時(shí)發(fā)熱造成的熱噪聲源、50Hz工頻電網(wǎng)造成的電網(wǎng)干擾源、汽車(chē)點(diǎn)火裝置造成的點(diǎn)火系統(tǒng)干擾源、無(wú)線通信系統(tǒng)造成的射頻干擾源以及一些人為惡意造成的干擾源等,所有干擾源中高頻脈沖噪聲對(duì)數(shù)字信號(hào)處理系統(tǒng)的危害最大。
以上提到的干擾源都屬于電磁干擾(EMI)。電磁學(xué)原理告訴我們:只要有電流存在就會(huì)產(chǎn)生磁場(chǎng),只要有電壓存在就會(huì)產(chǎn)生電場(chǎng)。磁場(chǎng)、電場(chǎng)隨時(shí)間變化的產(chǎn)生量的多少,就是電磁干擾的根本原因。電磁干擾的概念如圖1所示。
基于DSP的數(shù)字圖像處理系統(tǒng)的干擾途徑主要有電源線、輸入/輸出線、接地線、電磁感應(yīng)、靜電感應(yīng)、電路的公共阻抗、電源異常等。各種干擾途徑在本系統(tǒng)中所占比例如表1所示。
2. 抗干擾措施
根據(jù)對(duì)系統(tǒng)自身、干擾源和干擾途徑的分析,本系統(tǒng)抗干擾措施主要是:①提高系統(tǒng)自身的電磁兼容性;②隔離干擾源;③切斷干擾途徑等3種方案;诖,本文提出了一些適用于本系統(tǒng)的硬件抗干擾技術(shù)和軟件抗干擾技術(shù)。
2.1 電磁兼容
電磁兼容性是指電力、電子、通訊設(shè)備或其系統(tǒng)在其設(shè)置的場(chǎng)所處于工作狀態(tài)時(shí),不對(duì)其周?chē)a(chǎn)生影響,也不被其四周的電磁環(huán)境所影響,不產(chǎn)生誤動(dòng)作和性能降低,按設(shè)計(jì)獲得其工作能力。也就是說(shuō),設(shè)備或系統(tǒng)不對(duì)外界產(chǎn)生干電磁干擾,而且不受所處環(huán)境中電磁干擾影響其的正常工作能力。
2.2 硬件抗干擾技術(shù)
硬件抗干擾具有效率高的特點(diǎn),可將絕大多數(shù)干擾拒之門(mén)外,硬件抗干擾技術(shù)是設(shè)計(jì)時(shí)的首選,它能有效抑制干擾源,阻斷干擾通道。只要合理布置與選擇有關(guān)參數(shù),適當(dāng)?shù)挠布垢蓴_措施就能抑制視頻通信系統(tǒng)的絕大部分干擾。常見(jiàn)的硬件抗干擾技術(shù)措施有:濾波(無(wú)源濾波和有源濾波)技術(shù)、去耦技術(shù)、隔離技術(shù)和接地技術(shù)等。
由于高頻脈沖噪聲對(duì)本系統(tǒng)危害最大,為了提高系統(tǒng)的抗干擾性能,在系統(tǒng)中可采取以下措施:
(1) 增加總線的抗干擾能力。采用三態(tài)門(mén)形式的總線結(jié)構(gòu),并給總線接上拉電阻,使總線在瞬間處于穩(wěn)定的高電平而避免總線出現(xiàn)懸空狀態(tài)。總線須加緩沖器。
(2) 提高系統(tǒng)控制信號(hào)抗干擾能力。在系統(tǒng)中通常有RESET、STB等控制線,當(dāng)CPU與其控制器件的傳輸距離較遠(yuǎn)且控制線阻抗較高時(shí),就容易受到脈沖噪聲干擾?稍诒豢刂破骷妮斎攵瞬⒙(lián)一只20pF的電容,并且在RESET等控制信號(hào)線并聯(lián)一只0.01μF電容。給控制線加一級(jí)緩沖器,使控制線的阻抗變低,也有助于抑制干擾。
(3) 抑制數(shù)字信號(hào)的串模干擾。這種串模干擾是相鄰信號(hào)線在傳輸信號(hào)過(guò)程中引起的干擾,大多發(fā)生在印制板平行導(dǎo)線上。串模干擾的強(qiáng)弱與相鄰兩信號(hào)線之間的耦合阻抗和信號(hào)本身的阻抗有關(guān)。因此,在本系統(tǒng)中應(yīng)當(dāng):盡量縮短信號(hào)線的長(zhǎng)度;傳輸多種電平信號(hào)時(shí),盡量把前、
俞斌 曹才開(kāi)
引言
隨著人類(lèi)文明的進(jìn)步和電子科技的快速發(fā)展,視頻通信作為人類(lèi)視野的延伸,被廣泛應(yīng)用于各行各業(yè)。應(yīng)運(yùn)而生的數(shù)字圖像處理技術(shù)也就得到了飛速地發(fā)展。目前,由于運(yùn)算速度快、片上資源豐富和能夠?qū)崿F(xiàn)復(fù)雜的線性和非線性算法等原因,DSP已成為通信、計(jì)算機(jī)和消費(fèi)電子產(chǎn)品等領(lǐng)域的基礎(chǔ)器件,其中在數(shù)字圖像處理技術(shù)中顯得尤為突出。然而,由于包括DSP本身在內(nèi)的所有電子器件都是干擾源,而且系統(tǒng)所處的工作環(huán)境中還有很多外界干擾源,再加上數(shù)字圖像處理技術(shù)對(duì)信號(hào)噪聲非常敏感,所以在系統(tǒng)設(shè)計(jì)中必須考慮系統(tǒng)的抗干擾問(wèn)題。否則,至少會(huì)影響系統(tǒng)的處理結(jié)果,甚至造成更為嚴(yán)重的后果。本文就是介紹基于DSP的數(shù)字圖像處理系統(tǒng)中的抗干擾設(shè)計(jì)。
1. 系統(tǒng)的干擾源和干擾徑
基于DSP的數(shù)字圖像處理系統(tǒng)中的干擾源主要有由光和電的基本性質(zhì)所引起的噪聲、電器的機(jī)械運(yùn)動(dòng)產(chǎn)生的噪聲、雷電放電造成的大氣噪聲源、太陽(yáng)黑子運(yùn)動(dòng)等造成的天電噪聲源、電阻等電子元器件工作時(shí)發(fā)熱造成的熱噪聲源、50Hz工頻電網(wǎng)造成的電網(wǎng)干擾源、汽車(chē)點(diǎn)火裝置造成的點(diǎn)火系統(tǒng)干擾源、無(wú)線通信系統(tǒng)造成的射頻干擾源以及一些人為惡意造成的干擾源等,所有干擾源中高頻脈沖噪聲對(duì)數(shù)字信號(hào)處理系統(tǒng)的危害最大。
以上提到的干擾源都屬于電磁干擾(EMI)。電磁學(xué)原理告訴我們:只要有電流存在就會(huì)產(chǎn)生磁場(chǎng),只要有電壓存在就會(huì)產(chǎn)生電場(chǎng)。磁場(chǎng)、電場(chǎng)隨時(shí)間變化的產(chǎn)生量的多少,就是電磁干擾的根本原因。電磁干擾的概念如圖1所示。
基于DSP的數(shù)字圖像處理系統(tǒng)的干擾途徑主要有電源線、輸入/輸出線、接地線、電磁感應(yīng)、靜電感應(yīng)、電路的公共阻抗、電源異常等。各種干擾途徑在本系統(tǒng)中所占比例如表1所示。
2. 抗干擾措施
根據(jù)對(duì)系統(tǒng)自身、干擾源和干擾途徑的分析,本系統(tǒng)抗干擾措施主要是:①提高系統(tǒng)自身的電磁兼容性;②隔離干擾源;③切斷干擾途徑等3種方案;诖耍疚奶岢隽艘恍┻m用于本系統(tǒng)的硬件抗干擾技術(shù)和軟件抗干擾技術(shù)。
2.1 電磁兼容
電磁兼容性是指電力、電子、通訊設(shè)備或其系統(tǒng)在其設(shè)置的場(chǎng)所處于工作狀態(tài)時(shí),不對(duì)其周?chē)a(chǎn)生影響,也不被其四周的電磁環(huán)境所影響,不產(chǎn)生誤動(dòng)作和性能降低,按設(shè)計(jì)獲得其工作能力。也就是說(shuō),設(shè)備或系統(tǒng)不對(duì)外界產(chǎn)生干電磁干擾,而且不受所處環(huán)境中電磁干擾影響其的正常工作能力。
2.2 硬件抗干擾技術(shù)
硬件抗干擾具有效率高的特點(diǎn),可將絕大多數(shù)干擾拒之門(mén)外,硬件抗干擾技術(shù)是設(shè)計(jì)時(shí)的首選,它能有效抑制干擾源,阻斷干擾通道。只要合理布置與選擇有關(guān)參數(shù),適當(dāng)?shù)挠布垢蓴_措施就能抑制視頻通信系統(tǒng)的絕大部分干擾。常見(jiàn)的硬件抗干擾技術(shù)措施有:濾波(無(wú)源濾波和有源濾波)技術(shù)、去耦技術(shù)、隔離技術(shù)和接地技術(shù)等。
由于高頻脈沖噪聲對(duì)本系統(tǒng)危害最大,為了提高系統(tǒng)的抗干擾性能,在系統(tǒng)中可采取以下措施:
(1) 增加總線的抗干擾能力。采用三態(tài)門(mén)形式的總線結(jié)構(gòu),并給總線接上拉電阻,使總線在瞬間處于穩(wěn)定的高電平而避免總線出現(xiàn)懸空狀態(tài)?偩須加緩沖器。
(2) 提高系統(tǒng)控制信號(hào)抗干擾能力。在系統(tǒng)中通常有RESET、STB等控制線,當(dāng)CPU與其控制器件的傳輸距離較遠(yuǎn)且控制線阻抗較高時(shí),就容易受到脈沖噪聲干擾?稍诒豢刂破骷妮斎攵瞬⒙(lián)一只20pF的電容,并且在RESET等控制信號(hào)線并聯(lián)一只0.01μF電容。給控制線加一級(jí)緩沖器,使控制線的阻抗變低,也有助于抑制干擾。
(3) 抑制數(shù)字信號(hào)的串模干擾。這種串模干擾是相鄰信號(hào)線在傳輸信號(hào)過(guò)程中引起的干擾,大多發(fā)生在印制板平行導(dǎo)線上。串模干擾的強(qiáng)弱與相鄰兩信號(hào)線之間的耦合阻抗和信號(hào)本身的阻抗有關(guān)。因此,在本系統(tǒng)中應(yīng)當(dāng):盡量縮短信號(hào)線的長(zhǎng)度;傳輸多種電平信號(hào)時(shí),盡量把前、
熱門(mén)點(diǎn)擊
- 移相法用于SSB信號(hào)的調(diào)制
- 嵌入式系統(tǒng)的技術(shù)特點(diǎn)及前景展望
- Motorola DSP及其開(kāi)發(fā)
- ADSP-2106X SHARC DSPs軟
- DSP中DMA操作的無(wú)阻塞請(qǐng)求實(shí)現(xiàn)
- C5402 DSP自舉引導(dǎo)方法的分析與研究
- 由DSP芯片生成電壓空間矢量脈寬調(diào)制波
- 二進(jìn)制數(shù)折半查找算法在DSP上的實(shí)現(xiàn)
- 基于TMS320VC5402的音頻信號(hào)采集與
- DTMF電話語(yǔ)音接收器BU8874/BU88
推薦技術(shù)資料
- 業(yè)余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細(xì)]
- AMOLED顯示驅(qū)動(dòng)芯片關(guān)鍵技
- CMOS圖像傳感器技術(shù)參數(shù)設(shè)計(jì)
- GB300 超級(jí)芯片應(yīng)用需求分
- 4NP 工藝NVIDIA Bl
- GB300 芯片、NVL72
- 首個(gè)最新高端芯片人工智能服務(wù)器
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究