浓毛老太交欧美老妇热爱乱,蜜臀性色av免费,妺妺窝人体色www看美女,久久久久久久久久久大尺度免费视频,麻豆人妻无码性色av专区

位置:51電子網(wǎng) » 技術(shù)資料 » D S P

FPGA將成為傳統(tǒng)DSP的有力挑戰(zhàn)

發(fā)布時間:2007/8/23 0:00:00 訪問次數(shù):341

寬帶革命

   
市場環(huán)境的變化將會改變未來幾年內(nèi)DSP實現(xiàn)的方式。最顯著地,寬帶革命將帶來最大的挑戰(zhàn)。
寬帶革命是由傳統(tǒng)上分別屬于不同領(lǐng)域的許多技術(shù)的融合所引發(fā)。其中包括計算、電信/無線、視頻、圖像和網(wǎng)絡(luò)等。圖1突出了由這一融合而新產(chǎn)生的一些新應(yīng)用。

    此類新興應(yīng)用需要處理的模擬和數(shù)字數(shù)據(jù)量呈指數(shù)型增長。這又進一步加大了對更快的DSP的需求。雖然摩爾定律仍適用于目前最快的DSP,但在所需要的性能水平與實際DSP器件所提供性能水平間的差距仍在不斷增大(參看圖2)。因此很明顯,DSP要滿足寬帶革命所提出的挑戰(zhàn)必須尋求新的數(shù)據(jù)處理方法。

    此外,今天快速變化的市場上,產(chǎn)品上市時間縮短。同時由于競爭產(chǎn)品跟上的速度更快,因此產(chǎn)品量產(chǎn)階段更短。所以,上市時間變得更為關(guān)鍵,F(xiàn)PGA供應(yīng)商很早就意識到了這一點。過去上市晚僅僅是利潤少一些,今天則意味著根本沒有利潤,甚至某些情況下是生意徹底失!

    這意味著DSP需要足夠靈活以滿足不斷縮短的上市時間要求。

采用FPGA實現(xiàn)高性能DSP

   
主流制造商,如TI、ADI和Motorola,生產(chǎn)的傳統(tǒng)DSP有通用產(chǎn)品或特殊應(yīng)用標(biāo)準(zhǔn)產(chǎn)品(ASSP)。通用DSP的優(yōu)點是通過編程可以應(yīng)用在廣泛的產(chǎn)品中。而特殊應(yīng)用產(chǎn)品則是針對特定的應(yīng)用而開發(fā)的,如ADSL調(diào)制解調(diào)器(帶DSP核心的ASSP),或針對特定客戶而開發(fā)(帶DSP核心的ASIC)。在性能要求較低的應(yīng)用中,甚至也可利用微處理器作為DSP。

    傳統(tǒng)通用DSP采用馮-諾依曼(Von Neumann)結(jié)構(gòu),或某種類型的擴展。此類結(jié)構(gòu)本質(zhì)上是串行的,因此性能受到一定的限制。傳統(tǒng)DSP中的乘法和累加(MAC)部件通常是共享資源的。

    FIR濾波器對輸入信號進行濾波,其方法是將每一輸入信號數(shù)據(jù)樣本與幾個恒定數(shù)值(系統(tǒng))相乘,然后對結(jié)果進行累加。加到輸入信號上的MAC操作越多,濾波器越精確。例如,256階FIR濾波器中對每個數(shù)據(jù)樣本需要進行256次MAC操作,然后才能處理下一個樣本。

    FPGA供應(yīng)商在其產(chǎn)品中也提供了DSP功能。例如,世界上的許多手機基站產(chǎn)品采用了Xilinx公司Virtex-E FPGA。為了建立大量的連接,手機基站需要處理大量的數(shù)據(jù),其中大部分是采用某種DSP實現(xiàn)的。

    FPGA提供的DSP性能已超過1280億MAC每秒,大大高于目前主流供應(yīng)商所能提供的傳統(tǒng)DSP的性能。Virtex-II可以提供6千億MAC每秒的性能。為達到這樣的性能,F(xiàn)PGA采用了多路并行結(jié)構(gòu)處理輸入信號(參看圖3)。

    采用這種并行結(jié)構(gòu),256階FIR濾波器中的每個樣本可以在一個時鐘周期內(nèi)處理完,因此極大地改善了DSP的性能和效率。

PLD中嵌入DSP

   
很多PLD廠商開始采取行動。Xilinx作為世界可編程邏輯器件的領(lǐng)導(dǎo)廠商,擁有先進的FPGA技術(shù)以及先進的開發(fā)工具。2000年11月,推出DSP行動,試圖進入這一市場。

    Xilinx XtremeDSP行動的目標(biāo)是希望滿足寬帶革命的高性能挑戰(zhàn)。其它特性還包括根據(jù)如芯片面積(相應(yīng)于使用的資源)和系統(tǒng)頻率來優(yōu)化DSP設(shè)計。XtremeDSP行動還推出了一些開發(fā)工具可彌補傳統(tǒng)上在DSP和FPGA設(shè)計方法間存在的差距。

    Virtex-II提供的性能包括:

    ·千萬門FPGA結(jié)構(gòu)允許實現(xiàn)大量的并行處理。

    ·最多達192(18×18)個嵌入式乘法器,工作頻率依字大小不同最高可達250MHz,可在最小的芯片面積上實現(xiàn)快速無延遲乘法操作。

    ·最多3.5M位完全雙口塊RAM,可優(yōu)化數(shù)據(jù)緩沖和存儲。

    新的Virtex-II系列的增強結(jié)構(gòu)使其在實現(xiàn)需要計算的算法時具有獨特的優(yōu)勢。Xilinx提供的測試數(shù)據(jù)表明,Xilinx FPGA比業(yè)界最快的DSP運行要快100倍。因此,單個FPGA即可代替?zhèn)鹘y(tǒng)上所謂的DSP處理器陣列。

    傳統(tǒng)上基于SR

寬帶革命

   
市場環(huán)境的變化將會改變未來幾年內(nèi)DSP實現(xiàn)的方式。最顯著地,寬帶革命將帶來最大的挑戰(zhàn)。
寬帶革命是由傳統(tǒng)上分別屬于不同領(lǐng)域的許多技術(shù)的融合所引發(fā)。其中包括計算、電信/無線、視頻、圖像和網(wǎng)絡(luò)等。圖1突出了由這一融合而新產(chǎn)生的一些新應(yīng)用。

    此類新興應(yīng)用需要處理的模擬和數(shù)字數(shù)據(jù)量呈指數(shù)型增長。這又進一步加大了對更快的DSP的需求。雖然摩爾定律仍適用于目前最快的DSP,但在所需要的性能水平與實際DSP器件所提供性能水平間的差距仍在不斷增大(參看圖2)。因此很明顯,DSP要滿足寬帶革命所提出的挑戰(zhàn)必須尋求新的數(shù)據(jù)處理方法。

    此外,今天快速變化的市場上,產(chǎn)品上市時間縮短。同時由于競爭產(chǎn)品跟上的速度更快,因此產(chǎn)品量產(chǎn)階段更短。所以,上市時間變得更為關(guān)鍵,F(xiàn)PGA供應(yīng)商很早就意識到了這一點。過去上市晚僅僅是利潤少一些,今天則意味著根本沒有利潤,甚至某些情況下是生意徹底失!

    這意味著DSP需要足夠靈活以滿足不斷縮短的上市時間要求。

采用FPGA實現(xiàn)高性能DSP

   
主流制造商,如TI、ADI和Motorola,生產(chǎn)的傳統(tǒng)DSP有通用產(chǎn)品或特殊應(yīng)用標(biāo)準(zhǔn)產(chǎn)品(ASSP)。通用DSP的優(yōu)點是通過編程可以應(yīng)用在廣泛的產(chǎn)品中。而特殊應(yīng)用產(chǎn)品則是針對特定的應(yīng)用而開發(fā)的,如ADSL調(diào)制解調(diào)器(帶DSP核心的ASSP),或針對特定客戶而開發(fā)(帶DSP核心的ASIC)。在性能要求較低的應(yīng)用中,甚至也可利用微處理器作為DSP。

    傳統(tǒng)通用DSP采用馮-諾依曼(Von Neumann)結(jié)構(gòu),或某種類型的擴展。此類結(jié)構(gòu)本質(zhì)上是串行的,因此性能受到一定的限制。傳統(tǒng)DSP中的乘法和累加(MAC)部件通常是共享資源的。

    FIR濾波器對輸入信號進行濾波,其方法是將每一輸入信號數(shù)據(jù)樣本與幾個恒定數(shù)值(系統(tǒng))相乘,然后對結(jié)果進行累加。加到輸入信號上的MAC操作越多,濾波器越精確。例如,256階FIR濾波器中對每個數(shù)據(jù)樣本需要進行256次MAC操作,然后才能處理下一個樣本。

    FPGA供應(yīng)商在其產(chǎn)品中也提供了DSP功能。例如,世界上的許多手機基站產(chǎn)品采用了Xilinx公司Virtex-E FPGA。為了建立大量的連接,手機基站需要處理大量的數(shù)據(jù),其中大部分是采用某種DSP實現(xiàn)的。

    FPGA提供的DSP性能已超過1280億MAC每秒,大大高于目前主流供應(yīng)商所能提供的傳統(tǒng)DSP的性能。Virtex-II可以提供6千億MAC每秒的性能。為達到這樣的性能,F(xiàn)PGA采用了多路并行結(jié)構(gòu)處理輸入信號(參看圖3)。

    采用這種并行結(jié)構(gòu),256階FIR濾波器中的每個樣本可以在一個時鐘周期內(nèi)處理完,因此極大地改善了DSP的性能和效率。

PLD中嵌入DSP

   
很多PLD廠商開始采取行動。Xilinx作為世界可編程邏輯器件的領(lǐng)導(dǎo)廠商,擁有先進的FPGA技術(shù)以及先進的開發(fā)工具。2000年11月,推出DSP行動,試圖進入這一市場。

    Xilinx XtremeDSP行動的目標(biāo)是希望滿足寬帶革命的高性能挑戰(zhàn)。其它特性還包括根據(jù)如芯片面積(相應(yīng)于使用的資源)和系統(tǒng)頻率來優(yōu)化DSP設(shè)計。XtremeDSP行動還推出了一些開發(fā)工具可彌補傳統(tǒng)上在DSP和FPGA設(shè)計方法間存在的差距。

    Virtex-II提供的性能包括:

    ·千萬門FPGA結(jié)構(gòu)允許實現(xiàn)大量的并行處理。

    ·最多達192(18×18)個嵌入式乘法器,工作頻率依字大小不同最高可達250MHz,可在最小的芯片面積上實現(xiàn)快速無延遲乘法操作。

    ·最多3.5M位完全雙口塊RAM,可優(yōu)化數(shù)據(jù)緩沖和存儲。

    新的Virtex-II系列的增強結(jié)構(gòu)使其在實現(xiàn)需要計算的算法時具有獨特的優(yōu)勢。Xilinx提供的測試數(shù)據(jù)表明,Xilinx FPGA比業(yè)界最快的DSP運行要快100倍。因此,單個FPGA即可代替?zhèn)鹘y(tǒng)上所謂的DSP處理器陣列。

    傳統(tǒng)上基于SR

相關(guān)IC型號

熱門點擊

 

推薦技術(shù)資料

業(yè)余條件下PCM2702
    PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細]
版權(quán)所有:51dzw.COM
深圳服務(wù)熱線:13692101218  13751165337
粵ICP備09112631號-6(miitbeian.gov.cn)
公網(wǎng)安備44030402000607
深圳市碧威特網(wǎng)絡(luò)技術(shù)有限公司
付款方式


 復(fù)制成功!