一種低電壓開(kāi)關(guān)電流甲乙類(lèi)存儲(chǔ)單元的設(shè)計(jì)
發(fā)布時(shí)間:2007/8/28 0:00:00 訪問(wèn)次數(shù):412
蔡良軍,王衛(wèi)東
引言
開(kāi)關(guān)電流存儲(chǔ)單元是電流模式采樣數(shù)據(jù)信號(hào)處理系統(tǒng)的基本單元電路,其性能的優(yōu)劣直接影響采樣系統(tǒng)的整體性能,因此,研究設(shè)計(jì)性能優(yōu)良的開(kāi)關(guān)電流存儲(chǔ)單元是研究開(kāi)關(guān)電流技術(shù)的重要環(huán)節(jié)。根據(jù)出現(xiàn)時(shí)間的先后,可將其分為第一代開(kāi)關(guān)電流存儲(chǔ)單元和第二代開(kāi)關(guān)電流存儲(chǔ)單元。第一代開(kāi)關(guān)電流存儲(chǔ)單元的優(yōu)點(diǎn)是瞬態(tài)虛假信號(hào)很小,可以輸出非單位增益電流信號(hào),以及采用相對(duì)簡(jiǎn)單的單相時(shí)鐘方案。它的不足是需要由兩個(gè)晶體管組成,因此存在失配誤差問(wèn)題和較大的功耗。為克服失配誤差等問(wèn)題,人們進(jìn)而研究出第二代開(kāi)關(guān)電流存儲(chǔ)單元。第二代開(kāi)關(guān)電流存儲(chǔ)單元采用單管存儲(chǔ)方式來(lái)避免失配誤差、降低功耗,這是它的優(yōu)點(diǎn)。它的缺點(diǎn)是:電路工作時(shí)有較大幅度的瞬態(tài)虛假信號(hào),雖然可以采用三相時(shí)鐘方案來(lái)減小瞬態(tài)虛假信號(hào),但是由于定時(shí)方案的復(fù)雜性,該方案在實(shí)際應(yīng)用中并未得到廣泛采納;取樣時(shí)無(wú)信號(hào)輸出;只能輸出單位增益的電流信號(hào)。如果要輸出非單位增益的電流信號(hào),則必須以電流鏡輸出方式。這一點(diǎn)與第一代開(kāi)關(guān)電流存儲(chǔ)單元類(lèi)似,即也存在諸如失配誤差和功耗增加等問(wèn)題。因此,盡管第二代開(kāi)關(guān)電流技術(shù)已經(jīng)出現(xiàn)很長(zhǎng)時(shí)間,但第一代開(kāi)關(guān)電流技術(shù)仍然在實(shí)際應(yīng)用巾起著重要的作用。
1 甲乙類(lèi)存儲(chǔ)單元
在便攜式電子系統(tǒng)中,功耗是一個(gè)關(guān)鍵性問(wèn)題。甲類(lèi)存儲(chǔ)單元的輸入信號(hào)擺幅受偏置電流制約,即輸入信號(hào)幅度不能超過(guò)偏置電流幅度;如果要增大信號(hào)擺幅,必須相應(yīng)增大偏置電流,這無(wú)疑會(huì)使電路的靜態(tài)功耗增大,因此甲類(lèi)電路無(wú)法滿(mǎn)足現(xiàn)代電子系統(tǒng)的低電壓、低功耗設(shè)計(jì)需求。而甲乙類(lèi)結(jié)構(gòu)的電路僅需要極小的偏置電流就能實(shí)現(xiàn)較大的信號(hào)擺幅,即輸入信號(hào)的幅度可以超過(guò)偏置電流幅度,所以很適合于低功耗電路應(yīng)用。
本文采用如圖1所示的甲乙類(lèi)存儲(chǔ)單元進(jìn)行電路設(shè)計(jì),電路原理如下:M1、M2為二極管接法的晶體管,M3、M4為存儲(chǔ)管,電路采用單相時(shí)鐘控制。在采樣相φ1[n]:Vgs1=Vgs3,Vgs2=Vgs4,其中Vgs1、Vgs2、Vgs3和Vgs4分別為晶體管M1~M4的柵-源電壓;輸出電流為iout[n]=-Aiin[n],其中A為電流增益因子。在保持相φ1[n+1/2]:M3、M4的柵電容上的柵電壓保持為Vgs1和Vgs3,所以輸出電流為iout[n+1/2]=-Aiin[n]。電路實(shí)現(xiàn)的z域傳遞函數(shù)為H(z)=-Az-1/2。
2 甲乙類(lèi)延遲單元
甲乙類(lèi)開(kāi)關(guān)電流延遲單元如圖2所示,由兩級(jí)甲乙類(lèi)存儲(chǔ)單元串聯(lián)而成。M3、M4、M7、M8用做存儲(chǔ)管,電路工作過(guò)程如下。在φ1[n]相,第1級(jí)存儲(chǔ)單元的存儲(chǔ)管M3、M4對(duì)輸入電流取樣;在φ2[n+1/2]相,開(kāi)關(guān)φ1斷開(kāi),M3、M4將取樣相電流輸出到第2級(jí)存儲(chǔ)單元,由存儲(chǔ)管M7、M8輸出電流。電路實(shí)現(xiàn)的傳遞函數(shù)為H(z)=Az-1。
3 雙線(xiàn)性積分器
圖3(a)所示為采用圖2所示延遲單元設(shè)計(jì)的雙線(xiàn)性積分器,電路采用兩相控制時(shí)鐘。雙線(xiàn)性積分器的工作時(shí)序波形如圖3(b)所示。電路的工作原理如下。M1~M6構(gòu)成電流增益為A的輸入級(jí),輸入電流在φ1相的取樣值由M3、M4的公共端輸出,在φ2相的取樣值由M5、M6的公共端輸出。M 11~M 16構(gòu)成電流增益為1的反饋級(jí),輸出電流由M 15、M 16的公共端反饋到M7、M8的公共端。
在φ1[n]相,輸出電流為:
在φ2[n+1/2]相,輸出電流為:
由式(1)和式(2)可以發(fā)現(xiàn)兩者具有相同的z域傳遞函數(shù)表達(dá)式:
當(dāng)時(shí)鐘頻率足夠高時(shí),φ1[n]相和φ2[n+1/2]相的輸出信號(hào)近似相等,因此時(shí)鐘φ1[n]相和φ2[n+1/2]相都可以用于信號(hào)輸出,從而實(shí)現(xiàn)了雙頻采樣輸出。
4 仿真結(jié)果分析
蔡良軍,王衛(wèi)東
引言
開(kāi)關(guān)電流存儲(chǔ)單元是電流模式采樣數(shù)據(jù)信號(hào)處理系統(tǒng)的基本單元電路,其性能的優(yōu)劣直接影響采樣系統(tǒng)的整體性能,因此,研究設(shè)計(jì)性能優(yōu)良的開(kāi)關(guān)電流存儲(chǔ)單元是研究開(kāi)關(guān)電流技術(shù)的重要環(huán)節(jié)。根據(jù)出現(xiàn)時(shí)間的先后,可將其分為第一代開(kāi)關(guān)電流存儲(chǔ)單元和第二代開(kāi)關(guān)電流存儲(chǔ)單元。第一代開(kāi)關(guān)電流存儲(chǔ)單元的優(yōu)點(diǎn)是瞬態(tài)虛假信號(hào)很小,可以輸出非單位增益電流信號(hào),以及采用相對(duì)簡(jiǎn)單的單相時(shí)鐘方案。它的不足是需要由兩個(gè)晶體管組成,因此存在失配誤差問(wèn)題和較大的功耗。為克服失配誤差等問(wèn)題,人們進(jìn)而研究出第二代開(kāi)關(guān)電流存儲(chǔ)單元。第二代開(kāi)關(guān)電流存儲(chǔ)單元采用單管存儲(chǔ)方式來(lái)避免失配誤差、降低功耗,這是它的優(yōu)點(diǎn)。它的缺點(diǎn)是:電路工作時(shí)有較大幅度的瞬態(tài)虛假信號(hào),雖然可以采用三相時(shí)鐘方案來(lái)減小瞬態(tài)虛假信號(hào),但是由于定時(shí)方案的復(fù)雜性,該方案在實(shí)際應(yīng)用中并未得到廣泛采納;取樣時(shí)無(wú)信號(hào)輸出;只能輸出單位增益的電流信號(hào)。如果要輸出非單位增益的電流信號(hào),則必須以電流鏡輸出方式。這一點(diǎn)與第一代開(kāi)關(guān)電流存儲(chǔ)單元類(lèi)似,即也存在諸如失配誤差和功耗增加等問(wèn)題。因此,盡管第二代開(kāi)關(guān)電流技術(shù)已經(jīng)出現(xiàn)很長(zhǎng)時(shí)間,但第一代開(kāi)關(guān)電流技術(shù)仍然在實(shí)際應(yīng)用巾起著重要的作用。
1 甲乙類(lèi)存儲(chǔ)單元
在便攜式電子系統(tǒng)中,功耗是一個(gè)關(guān)鍵性問(wèn)題。甲類(lèi)存儲(chǔ)單元的輸入信號(hào)擺幅受偏置電流制約,即輸入信號(hào)幅度不能超過(guò)偏置電流幅度;如果要增大信號(hào)擺幅,必須相應(yīng)增大偏置電流,這無(wú)疑會(huì)使電路的靜態(tài)功耗增大,因此甲類(lèi)電路無(wú)法滿(mǎn)足現(xiàn)代電子系統(tǒng)的低電壓、低功耗設(shè)計(jì)需求。而甲乙類(lèi)結(jié)構(gòu)的電路僅需要極小的偏置電流就能實(shí)現(xiàn)較大的信號(hào)擺幅,即輸入信號(hào)的幅度可以超過(guò)偏置電流幅度,所以很適合于低功耗電路應(yīng)用。
本文采用如圖1所示的甲乙類(lèi)存儲(chǔ)單元進(jìn)行電路設(shè)計(jì),電路原理如下:M1、M2為二極管接法的晶體管,M3、M4為存儲(chǔ)管,電路采用單相時(shí)鐘控制。在采樣相φ1[n]:Vgs1=Vgs3,Vgs2=Vgs4,其中Vgs1、Vgs2、Vgs3和Vgs4分別為晶體管M1~M4的柵-源電壓;輸出電流為iout[n]=-Aiin[n],其中A為電流增益因子。在保持相φ1[n+1/2]:M3、M4的柵電容上的柵電壓保持為Vgs1和Vgs3,所以輸出電流為iout[n+1/2]=-Aiin[n]。電路實(shí)現(xiàn)的z域傳遞函數(shù)為H(z)=-Az-1/2。
2 甲乙類(lèi)延遲單元
甲乙類(lèi)開(kāi)關(guān)電流延遲單元如圖2所示,由兩級(jí)甲乙類(lèi)存儲(chǔ)單元串聯(lián)而成。M3、M4、M7、M8用做存儲(chǔ)管,電路工作過(guò)程如下。在φ1[n]相,第1級(jí)存儲(chǔ)單元的存儲(chǔ)管M3、M4對(duì)輸入電流取樣;在φ2[n+1/2]相,開(kāi)關(guān)φ1斷開(kāi),M3、M4將取樣相電流輸出到第2級(jí)存儲(chǔ)單元,由存儲(chǔ)管M7、M8輸出電流。電路實(shí)現(xiàn)的傳遞函數(shù)為H(z)=Az-1。
3 雙線(xiàn)性積分器
圖3(a)所示為采用圖2所示延遲單元設(shè)計(jì)的雙線(xiàn)性積分器,電路采用兩相控制時(shí)鐘。雙線(xiàn)性積分器的工作時(shí)序波形如圖3(b)所示。電路的工作原理如下。M1~M6構(gòu)成電流增益為A的輸入級(jí),輸入電流在φ1相的取樣值由M3、M4的公共端輸出,在φ2相的取樣值由M5、M6的公共端輸出。M 11~M 16構(gòu)成電流增益為1的反饋級(jí),輸出電流由M 15、M 16的公共端反饋到M7、M8的公共端。
在φ1[n]相,輸出電流為:
在φ2[n+1/2]相,輸出電流為:
由式(1)和式(2)可以發(fā)現(xiàn)兩者具有相同的z域傳遞函數(shù)表達(dá)式:
當(dāng)時(shí)鐘頻率足夠高時(shí),φ1[n]相和φ2[n+1/2]相的輸出信號(hào)近似相等,因此時(shí)鐘φ1[n]相和φ2[n+1/2]相都可以用于信號(hào)輸出,從而實(shí)現(xiàn)了雙頻采樣輸出。
4 仿真結(jié)果分析
熱門(mén)點(diǎn)擊
- ARMv7架構(gòu)技術(shù)細(xì)節(jié)披露,三大系列面向不同
- 電風(fēng)扇遙控電路PT2128及其應(yīng)用
- MIPS挺進(jìn)中國(guó),在上海設(shè)研發(fā)中心
- 十速科技以高效率和低成本打造完整的產(chǎn)品線(xiàn)
- 基于FPGA的以太網(wǎng)控制器設(shè)計(jì)
- 通用電機(jī)速度控制器TDA1085C原理及應(yīng)用
- EEMBC進(jìn)行OAmark測(cè)試,可配置處理器
- 嵌入式Linux在工業(yè)控制領(lǐng)域中的應(yīng)用
- 高壓變電站10kV母線(xiàn)保護(hù)的分析和研究
- STATCOM的電流間接控制方法設(shè)計(jì)與實(shí)現(xiàn)
推薦技術(shù)資料
- 自制經(jīng)典的1875功放
- 平時(shí)我也經(jīng)常逛一些音響DIY論壇,發(fā)現(xiàn)有很多人喜歡LM... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開(kāi)
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門(mén)信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究
深圳服務(wù)熱線(xiàn):13692101218 13751165337
粵ICP備09112631號(hào)-6(miitbeian.gov.cn)

深圳市碧威特網(wǎng)絡(luò)技術(shù)有限公司
付款方式