Performance Analysis狀態(tài)下的信號波形顯示
發(fā)布時間:2016/3/9 20:44:45 訪問次數(shù):439
Performance Analysis狀態(tài)下的信號波形顯示
電路性能分析完畢以后,KIA78L09F-RT為了進一步分析和理解Performance Analysis結(jié)果,有時需要同時顯示一部分信號波形。
例如,由圖5-51的關(guān)系曲線可見,在Rval大于160Q以后,上升時間和下降時間并不相等。隨著Rval的增加,上升時間的增加偏離線性關(guān)系,增加趨勢變緩。而由電路理論可得,對圖5-42 RC
電路,在輸入矩形脈沖作用下,其輸出脈沖上升時間和下降時間應(yīng)該相同,都應(yīng)為
Risetime= Falltime= RC(ln0.9-In0.1)= 0.22RC
顯然,圖5-51所示上升時間與Rval之間的關(guān)系不完全符合上式理論結(jié)果。為了分析原因所在,應(yīng)進一步分析不同Rval取值時的輸入脈沖與輸出脈沖信號波形之間的關(guān)系。對于圖5-51所示電路性能分析顯示窗口,X軸是變化的元器件參數(shù)變量。在這種坐標(biāo)系下無法顯示信號波形。Probe中提供了兩種方法,用于同時顯示電路特性分析結(jié)果和信號波形。
Performance Analysis狀態(tài)下的信號波形顯示
電路性能分析完畢以后,KIA78L09F-RT為了進一步分析和理解Performance Analysis結(jié)果,有時需要同時顯示一部分信號波形。
例如,由圖5-51的關(guān)系曲線可見,在Rval大于160Q以后,上升時間和下降時間并不相等。隨著Rval的增加,上升時間的增加偏離線性關(guān)系,增加趨勢變緩。而由電路理論可得,對圖5-42 RC
電路,在輸入矩形脈沖作用下,其輸出脈沖上升時間和下降時間應(yīng)該相同,都應(yīng)為
Risetime= Falltime= RC(ln0.9-In0.1)= 0.22RC
顯然,圖5-51所示上升時間與Rval之間的關(guān)系不完全符合上式理論結(jié)果。為了分析原因所在,應(yīng)進一步分析不同Rval取值時的輸入脈沖與輸出脈沖信號波形之間的關(guān)系。對于圖5-51所示電路性能分析顯示窗口,X軸是變化的元器件參數(shù)變量。在這種坐標(biāo)系下無法顯示信號波形。Probe中提供了兩種方法,用于同時顯示電路特性分析結(jié)果和信號波形。
上一篇:電路性能分析內(nèi)容的刪除
上一篇:新增信號波形顯示窗口
熱門點擊
- 靜態(tài)調(diào)制特性曲線測量
- 電連接結(jié)點的繪制(Place—Junctio
- 光外差檢測方法與系統(tǒng)
- DC Sweep分析
- PSpice中的交流信號波形顯示標(biāo)示符
- Grid Display設(shè)置
- PSpice最初是MicroSim公司在19
- Probe的監(jiān)測運行模式(Monitor M
- 激勵信號波形編輯模塊StmEd
- 創(chuàng)建PSpice項目有式的選定
推薦技術(shù)資料
- 業(yè)余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細]
- 首款新結(jié)構(gòu)硅基外腔混合集成光源芯片
- 全大核架構(gòu) X930 超大核的
- 計算子系統(tǒng)(Compute Sub Syst
- Neoverse CSS V3 架構(gòu)R
- Arm Neoverse CP
- Dimensity 9400芯
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究