為電路圖中的有關(guān)元器件配置容差參數(shù)
發(fā)布時(shí)間:2016/3/13 17:46:21 訪問次數(shù):1031
如果要求分析該電路的增益和帶寬對電路中電阻和電客的靈敏度,則應(yīng)按K1300S下述步驟使電路設(shè)計(jì)滿足靈敏度分析的要求。
(1)為電路圖中的有關(guān)元器件配置容差參數(shù)
為了進(jìn)行靈敏度分析,繪制電路圖時(shí)關(guān)鍵問題是必須為電路中的相應(yīng)元器件設(shè)置容差參數(shù)。
圖中所有的電阻和電容都按照6.1.2節(jié)介紹的方法采用Variable符號設(shè)置為有容差參數(shù)。
由圖可見,對圖6-12所示射頻放大器電路,電阻和電容的容差均設(shè)置為10%。
(2)檢驗(yàn)電路是否已通過PSpice模擬仿真
繪制好電路圖后,應(yīng)采用通常的模擬方法檢驗(yàn)電路設(shè)計(jì)是否滿足要求。
對圖6-12所示射頻放大器實(shí)例,交流小信號分析后,以分貝表示的電路增益DB(V(Load)N(In》與頻率的關(guān)系如圖6-13所示,具有帶通特性。
如果要求分析該電路的增益和帶寬對電路中電阻和電客的靈敏度,則應(yīng)按K1300S下述步驟使電路設(shè)計(jì)滿足靈敏度分析的要求。
(1)為電路圖中的有關(guān)元器件配置容差參數(shù)
為了進(jìn)行靈敏度分析,繪制電路圖時(shí)關(guān)鍵問題是必須為電路中的相應(yīng)元器件設(shè)置容差參數(shù)。
圖中所有的電阻和電容都按照6.1.2節(jié)介紹的方法采用Variable符號設(shè)置為有容差參數(shù)。
由圖可見,對圖6-12所示射頻放大器電路,電阻和電容的容差均設(shè)置為10%。
(2)檢驗(yàn)電路是否已通過PSpice模擬仿真
繪制好電路圖后,應(yīng)采用通常的模擬方法檢驗(yàn)電路設(shè)計(jì)是否滿足要求。
對圖6-12所示射頻放大器實(shí)例,交流小信號分析后,以分貝表示的電路增益DB(V(Load)N(In》與頻率的關(guān)系如圖6-13所示,具有帶通特性。
熱門點(diǎn)擊
- Monte Carlo結(jié)果分析之四:累計(jì)分布
- 輸入激勵(lì)信號波形的設(shè)置
- 設(shè)置掃描類型
- 差動(dòng)變壓器式位移傳感器是利用電磁感應(yīng)的原理進(jìn)
- 濾光片參數(shù)的設(shè)計(jì)和選擇
- 采用計(jì)數(shù)法測量頻率的基本原理
- 電子線路CAD與優(yōu)化設(shè)計(jì)——基于Cadenc
- LED的正向壓降呈現(xiàn)負(fù)溫度系數(shù)和二極管性質(zhì)
- 將分析結(jié)果原始數(shù)據(jù)復(fù)制到其他應(yīng)用程序
- WC分析實(shí)例(差分對電路)
推薦技術(shù)資料
- 驅(qū)動(dòng)板的原理分析
- 先來看看原理圖。圖8所示為底板及其驅(qū)動(dòng)示意圖,F(xiàn)M08... [詳細(xì)]
- Arm Cortex-M33
- 功率MOSFET和電感器降壓模
- BGATE驅(qū)動(dòng)N溝道MOSFE
- 升降壓充電管理芯片
- 新產(chǎn)品MPQ6539-AEC1
- MOSFET (HS-FET)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究