層次電路圖的設(shè)計(jì)實(shí)例
發(fā)布時(shí)間:2016/4/16 18:52:42 訪問次數(shù):1264
總結(jié)上面的內(nèi)容,MMBTA94LT1G得出層次電路設(shè)計(jì)的以下步驟:
(1)選擇子電路模式,并在編輯區(qū)合適的位置拖出一個(gè)父電路實(shí)體框(即父圖)。
(2)選擇子電路模式,從對(duì)象選擇器中選擇合適的模塊端口類型,并放置到Schematic Capture編輯環(huán)境中子電路實(shí)體框的左右兩側(cè)。一般情況下,輸入端口放置在左側(cè),輸出端口放置在右側(cè)。
(3)編輯父圖屬性,使用端口編輯對(duì)話框或者PAT屬性工具編輯端口屬性,但必須使端口名與子電路的邏輯終端名稱一致。
(4)連接父圖,實(shí)現(xiàn)父電路之間的電氣連接。
(5)繪制子電路,并為其分配終端。
(6)調(diào)試電路。
下面仍然以decadecounter. pdspdj電路為例進(jìn)行層次電路圖設(shè)計(jì),將電路分成控制模塊子電路(由74LS390構(gòu)成)和顯示模塊子電路(由BCD數(shù)碼管構(gòu)成),創(chuàng)建Hierarch-ical.pdsprj項(xiàng)目(配套電子資源實(shí)例為chap5中的Hierarchical. pdsprj)。
總結(jié)上面的內(nèi)容,MMBTA94LT1G得出層次電路設(shè)計(jì)的以下步驟:
(1)選擇子電路模式,并在編輯區(qū)合適的位置拖出一個(gè)父電路實(shí)體框(即父圖)。
(2)選擇子電路模式,從對(duì)象選擇器中選擇合適的模塊端口類型,并放置到Schematic Capture編輯環(huán)境中子電路實(shí)體框的左右兩側(cè)。一般情況下,輸入端口放置在左側(cè),輸出端口放置在右側(cè)。
(3)編輯父圖屬性,使用端口編輯對(duì)話框或者PAT屬性工具編輯端口屬性,但必須使端口名與子電路的邏輯終端名稱一致。
(4)連接父圖,實(shí)現(xiàn)父電路之間的電氣連接。
(5)繪制子電路,并為其分配終端。
(6)調(diào)試電路。
下面仍然以decadecounter. pdspdj電路為例進(jìn)行層次電路圖設(shè)計(jì),將電路分成控制模塊子電路(由74LS390構(gòu)成)和顯示模塊子電路(由BCD數(shù)碼管構(gòu)成),創(chuàng)建Hierarch-ical.pdsprj項(xiàng)目(配套電子資源實(shí)例為chap5中的Hierarchical. pdsprj)。
熱門點(diǎn)擊
- 層次電路圖的設(shè)計(jì)實(shí)例
- Hide:是對(duì)模型和封裝文本屬性參數(shù)的隱藏
- 液體或氣體介質(zhì)的吸收系數(shù)僅與介質(zhì)的濃度成正比
- 設(shè)置元器件的屬性
- 示波器的應(yīng)用
- 放置元器件
- 設(shè)置元器件的屬性
- 具有高級(jí)分析參數(shù)的元器件符號(hào)
推薦技術(shù)資料
- Seeed Studio
- Seeed Studio紿我們的印象總是和繪畫脫離不了... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究