CMOS集成電路使用時應(yīng)注意的問題
發(fā)布時間:2016/12/21 21:19:45 訪問次數(shù):1648
CMOS集成電路使用時應(yīng)注意的問題
(1)正確選擇電源。由于aΙOS集成電路的工作電源電壓范圍比較寬(CD+00OB壢00B:3~18V),選擇電源電壓時,M1867M首先考慮要避免超過極限電源電壓:其次要注意電源電壓的高低將影響電路的工作頻率。降低電源電壓會引起電路工作頻率下降或增加傳輸延遲時間。如CMOS觸發(fā)器,當(dāng)y∝由+15V下降到-3V時.其最高頻率將從10MHz下降到幾十千赫。此外,提高電源電壓可以提高CMC)S門電路的噪聲容限,從而提高電路系統(tǒng)的抗干擾能力。但電源電壓選得越高,電路的功耗越大。不過由于CMOS電路的功耗較小,功耗問題不是主要考慮的設(shè)計指標(biāo)。
(2)防止CMOS電路出現(xiàn)可控硅效應(yīng)的措施:當(dāng)CMOS電路輸入端施加的電壓過高(大于電源電壓)或過低(小于0V),或者電源電壓突然變化時,電源電流可能會迅速增大,燒壞器件,這種現(xiàn)象稱為可控硅效應(yīng)。預(yù)防可控硅效應(yīng)的措施主要有:
①輸人端信號幅度不能大于V∝和小于0V;
②要消除電源上的干擾;
③在條件允許的情況下,盡可能降低電源電壓,如果電路工作頻率比較低,用+5V電源供電最好;
④對使用的電源加限流措施,使電源電流被限制在30mA以內(nèi)。
CMOS集成電路使用時應(yīng)注意的問題
(1)正確選擇電源。由于aΙOS集成電路的工作電源電壓范圍比較寬(CD+00OB壢00B:3~18V),選擇電源電壓時,M1867M首先考慮要避免超過極限電源電壓:其次要注意電源電壓的高低將影響電路的工作頻率。降低電源電壓會引起電路工作頻率下降或增加傳輸延遲時間。如CMOS觸發(fā)器,當(dāng)y∝由+15V下降到-3V時.其最高頻率將從10MHz下降到幾十千赫。此外,提高電源電壓可以提高CMC)S門電路的噪聲容限,從而提高電路系統(tǒng)的抗干擾能力。但電源電壓選得越高,電路的功耗越大。不過由于CMOS電路的功耗較小,功耗問題不是主要考慮的設(shè)計指標(biāo)。
(2)防止CMOS電路出現(xiàn)可控硅效應(yīng)的措施:當(dāng)CMOS電路輸入端施加的電壓過高(大于電源電壓)或過低(小于0V),或者電源電壓突然變化時,電源電流可能會迅速增大,燒壞器件,這種現(xiàn)象稱為可控硅效應(yīng)。預(yù)防可控硅效應(yīng)的措施主要有:
①輸人端信號幅度不能大于V∝和小于0V;
②要消除電源上的干擾;
③在條件允許的情況下,盡可能降低電源電壓,如果電路工作頻率比較低,用+5V電源供電最好;
④對使用的電源加限流措施,使電源電流被限制在30mA以內(nèi)。
上一篇:對輸人端的處理
熱門點擊
- 用8選1數(shù)據(jù)選擇器
- 復(fù)習(xí)TTL集電極開路門的工作原理
- 電容器容量表示方法一般有直接表示法
- 掌握變壓器反饋式LC正弦波振蕩器的調(diào)整和測試
- UC3842簡介
- CMOS集成電路使用時應(yīng)注意的問題
- 非線性電阻的測量
- 設(shè)置載波的參數(shù)(正弦波)
- 電壓或電流升到某一值時出現(xiàn)過流或過壓保護動作
- 中頻電源在運行中突然電流增大
推薦技術(shù)資料
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究