為減小接地阻抗以降低地線上的干擾耦合
發(fā)布時間:2017/10/13 21:34:13 訪問次數(shù):413
對于單面板和雙面板,為減小接地阻抗以降低地線上的干擾耦合,可加寬地線寬度,NCP1835MN20R2G但單面板和雙面板布線區(qū)域非常有限,地線寬度的增加會嚴(yán)重減少板上信號布線的空間,影響布線的完成。當(dāng)?shù)鼐寬度不適合再增加時,我們通常采用平行布地線的方式來分擔(dān)地線上的電流,從而減少地線上的壓降,降低通過地線耦合的干擾。
需要注意的是,在高速數(shù)字電路中,進(jìn)行平行地線布線時,有一種地線方式是必須避免的,這就是“梳狀“地線,如圖5-14所示。這種地線結(jié)構(gòu)使信號回流的環(huán)路很大,會增加輻射發(fā)射和對干擾的敏感度,并且芯片之間的公共阻抗也可能造成電路的誤操作。在梳齒之間加上橫線,就很容易地將梳狀地線結(jié)構(gòu)變?yōu)榈鼐網(wǎng)格了。
對雙面電路板,平行地線概念的延伸是地線網(wǎng)格,如圖5-15所示,在PCB的 一面地線以均勻間隔平行走橫線,另一面地線以均勻間隔平行走豎線,在交叉點(diǎn)通過過孔連接正、反面地線,從而構(gòu)成地線網(wǎng)絡(luò)。這使信號可以回流的平行地線數(shù)目大幅度增加,從而使地線電感對任何信號而言都保持較小。這種地線結(jié)構(gòu)特別適用于數(shù)字電路。
對于單面板和雙面板,為減小接地阻抗以降低地線上的干擾耦合,可加寬地線寬度,NCP1835MN20R2G但單面板和雙面板布線區(qū)域非常有限,地線寬度的增加會嚴(yán)重減少板上信號布線的空間,影響布線的完成。當(dāng)?shù)鼐寬度不適合再增加時,我們通常采用平行布地線的方式來分擔(dān)地線上的電流,從而減少地線上的壓降,降低通過地線耦合的干擾。
需要注意的是,在高速數(shù)字電路中,進(jìn)行平行地線布線時,有一種地線方式是必須避免的,這就是“梳狀“地線,如圖5-14所示。這種地線結(jié)構(gòu)使信號回流的環(huán)路很大,會增加輻射發(fā)射和對干擾的敏感度,并且芯片之間的公共阻抗也可能造成電路的誤操作。在梳齒之間加上橫線,就很容易地將梳狀地線結(jié)構(gòu)變?yōu)榈鼐網(wǎng)格了。
對雙面電路板,平行地線概念的延伸是地線網(wǎng)格,如圖5-15所示,在PCB的 一面地線以均勻間隔平行走橫線,另一面地線以均勻間隔平行走豎線,在交叉點(diǎn)通過過孔連接正、反面地線,從而構(gòu)成地線網(wǎng)絡(luò)。這使信號可以回流的平行地線數(shù)目大幅度增加,從而使地線電感對任何信號而言都保持較小。這種地線結(jié)構(gòu)特別適用于數(shù)字電路。
上一篇:大面積覆銅需要注意以下問題
熱門點(diǎn)擊
- 電感的主要故障有哪些?
- 柵氧和多晶硅柵的形成
- RRAM
- 地線網(wǎng)格的間距也不能太大
- 工藝文件封面
- 光刻技術(shù)
- 高電子遷移率晶體管
- 高溫超導(dǎo)磁體
- 量子阱場效應(yīng)晶體管
- 雜質(zhì)的摻人影響二氧化硅性質(zhì)
推薦技術(shù)資料
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究