使用嵌入式邏輯分析儀
發(fā)布時(shí)間:2018/2/28 21:08:29 訪問次數(shù):460
利用Quartus II中的嵌入式邏輯分析儀si駟alTap Ⅱ可以在實(shí)際設(shè)計(jì)或應(yīng)用中,OBF212-42L1533A20將硬件系統(tǒng)中測(cè)得的樣本信號(hào)暫存于嵌入式RAM(如EP4CE40F29C6芯片中的M9K)中,然后通過器件的JTAG端口將采集的硬件系統(tǒng)工作信息傳入計(jì)算機(jī),進(jìn)行顯示和分析。
調(diào)入待測(cè)信號(hào):在SignalTap Ⅱ編輯器的Instance欄內(nèi),單擊auto sigllaltap0,并更改其為cllt10,此時(shí)其下面欄目亦同時(shí)更名為cllt10欄。雙擊左中部cnt1o欄中窗口的空白處,彈出NodeFindcr對(duì)話框。首先在Filtcr欄,通過右方下拉塊,選擇Pins∶all,然后單擊h“按鈕,在Nodes Found中出現(xiàn)與此工程相關(guān)的所有節(jié)點(diǎn)信號(hào),如圖5.3。緄所示。選擇輸出信號(hào)數(shù)組qotlt、進(jìn)位信號(hào)cout,單擊¨⒈按鈕,將選中估號(hào)移入se1ectcd Nodes窗口中,然后單擊oK按鈕確認(rèn),關(guān)閉Node Fi11der
對(duì)話框。此時(shí)在siglla1Tap Ⅱ編輯器的cnt1o欄窗口中會(huì)出現(xiàn)被調(diào)入的信號(hào)。
利用Quartus II中的嵌入式邏輯分析儀si駟alTap Ⅱ可以在實(shí)際設(shè)計(jì)或應(yīng)用中,OBF212-42L1533A20將硬件系統(tǒng)中測(cè)得的樣本信號(hào)暫存于嵌入式RAM(如EP4CE40F29C6芯片中的M9K)中,然后通過器件的JTAG端口將采集的硬件系統(tǒng)工作信息傳入計(jì)算機(jī),進(jìn)行顯示和分析。
調(diào)入待測(cè)信號(hào):在SignalTap Ⅱ編輯器的Instance欄內(nèi),單擊auto sigllaltap0,并更改其為cllt10,此時(shí)其下面欄目亦同時(shí)更名為cllt10欄。雙擊左中部cnt1o欄中窗口的空白處,彈出NodeFindcr對(duì)話框。首先在Filtcr欄,通過右方下拉塊,選擇Pins∶all,然后單擊h“按鈕,在Nodes Found中出現(xiàn)與此工程相關(guān)的所有節(jié)點(diǎn)信號(hào),如圖5.3。緄所示。選擇輸出信號(hào)數(shù)組qotlt、進(jìn)位信號(hào)cout,單擊¨⒈按鈕,將選中估號(hào)移入se1ectcd Nodes窗口中,然后單擊oK按鈕確認(rèn),關(guān)閉Node Fi11der
對(duì)話框。此時(shí)在siglla1Tap Ⅱ編輯器的cnt1o欄窗口中會(huì)出現(xiàn)被調(diào)入的信號(hào)。
熱門點(diǎn)擊
- ADC的性能指標(biāo)
- 了解無線遙控門鈴的發(fā)射器、接收器電路的工作原
- LISN是電源端口傳導(dǎo)騷擾測(cè)試的關(guān)鍵設(shè)備
- DAC芯片的選擇
- 邏輯陣列塊LAB由相鄰的LE構(gòu)成
- 記錄和整理實(shí)驗(yàn)測(cè)試數(shù)據(jù),并對(duì)結(jié)果進(jìn)行分析
- 高速、寬帶集成運(yùn)算放大器
- 安裝二極管
- 濾波器是由電感、電容、共模電感元件構(gòu)成的無源
- 調(diào)整晶體管的靜態(tài)工作點(diǎn)
推薦技術(shù)資料
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究