ELFP1621M 開關(guān)級電路模型
發(fā)布時(shí)間:2019/10/12 17:54:08 訪問次數(shù):1609
ELFP1621M特別是CMOs電路的多余輸入端絕對不能懸空。由于它的輸入電阻很大,容易受到靜電或工作區(qū)域工頻電磁場引人電荷的影響,而破壞電路的正常工作狀態(tài)。
去耦合濾波電容,數(shù)字電路或系統(tǒng)往往是由多片邏輯門電路構(gòu)成,由一公共的直流電源供電。這種電源是非理想的,一般是由整流穩(wěn)壓電路供電,具有一定的內(nèi)阻抗。當(dāng)數(shù)字電路在高、低狀態(tài)之間交替變換時(shí),產(chǎn)生較大的脈沖電流或尖峰電流,當(dāng)它們流經(jīng)公共的內(nèi)阻抗時(shí),必將產(chǎn)生相互的影響,甚至使邏輯功能發(fā)生錯(cuò)亂。一種常用的處理方法是采用去耦合濾波電容,用10~100 uF的大電容器接在直流電源與地之間,濾除干擾信號。除此以外,對于每一集成芯片的電源與地之間接一個(gè)0.1 uF的電容器以濾除開關(guān)噪聲。
接地和安裝工藝,正確的接地技術(shù)對于降低電路噪聲是很重要的。方法是將電源地與信號地分開,先將信號地匯集在一點(diǎn),然后將二者用最短的導(dǎo)線連在一起,以避免含有多種脈沖波形(含尖峰電流)的大電流引到某數(shù)字器件的輸入端而破壞系統(tǒng)正常的邏輯功能。此外,當(dāng)系統(tǒng)中同時(shí)有模擬和數(shù)字兩種器件時(shí),同樣需將二者的地分別連在一起,然后再選用一個(gè)合適共同點(diǎn)接地,以免除二者之間的影響。必要時(shí),也可設(shè)計(jì)模擬和數(shù)字兩塊電路板,各各直流電源,然后將二者的
地恰當(dāng)?shù)剡B接在一起。在印制電路板的設(shè)計(jì)或安裝中,要注意連線盡可能短,以減少接線電容產(chǎn)生寄生反饋而引起的寄生振蕩。這方面更詳細(xì)的介紹,可參閱有關(guān)文獻(xiàn)。某些典型電路應(yīng)用設(shè)計(jì)也可參考集成數(shù)字電路的數(shù)據(jù)手冊。
此外,CMOs器件在使用和儲藏過程中要注意靜電感應(yīng)導(dǎo)致?lián)p傷的問題。靜電屏蔽是常用的防護(hù)措施。
當(dāng)CMOs和TTL兩種電路相互連接時(shí),兩者間的電平和電流應(yīng)滿足什么條件?
當(dāng)TTL門電路驅(qū)動CMOS門電路時(shí),是否需要加接口電路?為什么?
當(dāng)負(fù)載所需的電流比較大時(shí),如何增加驅(qū)動電流?
如何解決TTL驅(qū)動CMOs電路時(shí),高電平參數(shù)不兼容問題?
為什么CMOS電路的多余輸入端絕對不能懸空?
用Ⅴerilog語言對MOS管構(gòu)成的數(shù)字開關(guān)邏輯電路建模,常稱為開關(guān)級建模,這是Verilog語言提供的最低層次的描述。由于Quartus Ⅱ軟件不支持Ver~ilog語言內(nèi)置的開關(guān)級元件,所以本節(jié)介紹的開關(guān)級電路模型需用其他的通用仿真器(例如Modelsim、Active HDL、Ⅴerilog~XL等)仿真。

ELFP1621M特別是CMOs電路的多余輸入端絕對不能懸空。由于它的輸入電阻很大,容易受到靜電或工作區(qū)域工頻電磁場引人電荷的影響,而破壞電路的正常工作狀態(tài)。
去耦合濾波電容,數(shù)字電路或系統(tǒng)往往是由多片邏輯門電路構(gòu)成,由一公共的直流電源供電。這種電源是非理想的,一般是由整流穩(wěn)壓電路供電,具有一定的內(nèi)阻抗。當(dāng)數(shù)字電路在高、低狀態(tài)之間交替變換時(shí),產(chǎn)生較大的脈沖電流或尖峰電流,當(dāng)它們流經(jīng)公共的內(nèi)阻抗時(shí),必將產(chǎn)生相互的影響,甚至使邏輯功能發(fā)生錯(cuò)亂。一種常用的處理方法是采用去耦合濾波電容,用10~100 uF的大電容器接在直流電源與地之間,濾除干擾信號。除此以外,對于每一集成芯片的電源與地之間接一個(gè)0.1 uF的電容器以濾除開關(guān)噪聲。
接地和安裝工藝,正確的接地技術(shù)對于降低電路噪聲是很重要的。方法是將電源地與信號地分開,先將信號地匯集在一點(diǎn),然后將二者用最短的導(dǎo)線連在一起,以避免含有多種脈沖波形(含尖峰電流)的大電流引到某數(shù)字器件的輸入端而破壞系統(tǒng)正常的邏輯功能。此外,當(dāng)系統(tǒng)中同時(shí)有模擬和數(shù)字兩種器件時(shí),同樣需將二者的地分別連在一起,然后再選用一個(gè)合適共同點(diǎn)接地,以免除二者之間的影響。必要時(shí),也可設(shè)計(jì)模擬和數(shù)字兩塊電路板,各各直流電源,然后將二者的
地恰當(dāng)?shù)剡B接在一起。在印制電路板的設(shè)計(jì)或安裝中,要注意連線盡可能短,以減少接線電容產(chǎn)生寄生反饋而引起的寄生振蕩。這方面更詳細(xì)的介紹,可參閱有關(guān)文獻(xiàn)。某些典型電路應(yīng)用設(shè)計(jì)也可參考集成數(shù)字電路的數(shù)據(jù)手冊。
此外,CMOs器件在使用和儲藏過程中要注意靜電感應(yīng)導(dǎo)致?lián)p傷的問題。靜電屏蔽是常用的防護(hù)措施。
當(dāng)CMOs和TTL兩種電路相互連接時(shí),兩者間的電平和電流應(yīng)滿足什么條件?
當(dāng)TTL門電路驅(qū)動CMOS門電路時(shí),是否需要加接口電路?為什么?
當(dāng)負(fù)載所需的電流比較大時(shí),如何增加驅(qū)動電流?
如何解決TTL驅(qū)動CMOs電路時(shí),高電平參數(shù)不兼容問題?
為什么CMOS電路的多余輸入端絕對不能懸空?
用Ⅴerilog語言對MOS管構(gòu)成的數(shù)字開關(guān)邏輯電路建模,常稱為開關(guān)級建模,這是Verilog語言提供的最低層次的描述。由于Quartus Ⅱ軟件不支持Ver~ilog語言內(nèi)置的開關(guān)級元件,所以本節(jié)介紹的開關(guān)級電路模型需用其他的通用仿真器(例如Modelsim、Active HDL、Ⅴerilog~XL等)仿真。

熱門點(diǎn)擊
- 晶圓可接受度測試(WAT)
- HA1-5104 基極臨界飽和電流
- 在采用重合器與電壓一時(shí)間型分段器配合時(shí)
- 在自制的pcb板上面焊接貼片元件
- 傳統(tǒng)的單相接地故障選線就是利用5次諧波
- 概述基于DS18B20的數(shù)字溫度傳感器
- 電壓一時(shí)間型分段器的參數(shù)
- G標(biāo)準(zhǔn)TD-SCDMA的使命,為我國移動通信
- TMS320F206的FLASH燒錄詳析
- WiFi 6 路由器閃亮登場
推薦技術(shù)資料
- Seeed Studio
- Seeed Studio紿我們的印象總是和繪畫脫離不了... [詳細(xì)]
- MPS 啟動器開發(fā)板/評估套件(EVKT/P
- 12V、6A 四路降壓電源管理 IC
- 數(shù)字恒定導(dǎo)通時(shí)間控制模式(COT)
- 同步降壓PWM DC-DC線性
- ADC 技術(shù)參數(shù)與應(yīng)用需求之
- 反激變換器傳導(dǎo)和輻射電磁干擾分
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究