電阻器編程O(píng)CP電壓電平與導(dǎo)通低側(cè)MOSFET上電壓降比較
發(fā)布時(shí)間:2022/11/14 1:31:37 訪問(wèn)次數(shù):224
高速串行計(jì)算機(jī)擴(kuò)展接口標(biāo)準(zhǔn),具有高速串行雙向傳輸和大帶寬的特點(diǎn)。成為主流的接口傳輸標(biāo)準(zhǔn)之一。在系統(tǒng)設(shè)計(jì)方面,SSD技術(shù)的加速發(fā)展,除了用作擴(kuò)展卡或顯示卡的傳統(tǒng)PCIe插槽外,還鼓勵(lì)開(kāi)發(fā)用于連接SSD的M.2和NVMe連接器。為了避免CPU頻帶限制妨礙顯卡和SSD發(fā)揮最佳性能,我們開(kāi)發(fā)了 PCIe 4.0來(lái)接聽(tīng)電話(huà)。
PCIe 3.0以8Gb/s傳輸數(shù)據(jù),而PCIe 4.0是16Gb/s的兩倍,但仍然具有向上和向下兼容的便利,也就是說(shuō)PCIe 3.0設(shè)備可以插入PCIe 4.0插槽,反之亦然.
雙倍的傳輸速率將原來(lái)連接所需的通道數(shù)量減少了一半,這為系統(tǒng)設(shè)計(jì)提供了更大的靈活性,因?yàn)楝F(xiàn)在CPU上有更多通道可用于連接更多設(shè)備,例如作為GPU和NVMe SSD。
這些控制器通過(guò)各種用戶(hù)可編程功能提供設(shè)計(jì)靈活性,包括軟啟動(dòng)(電容器連接EN/SS引腳)、過(guò)流保護(hù)(OCP)電平(電阻連接到LDRV/OC引腳)和環(huán)路補(bǔ)償。
在正常操作期間,將電阻器編程的OCP電壓電平與導(dǎo)通低側(cè)MOSFET上的電壓降進(jìn)行比較,以確定是否存在過(guò)流情況。控制器進(jìn)入重新啟動(dòng)打嗝模式,直到故障消除。
開(kāi)關(guān)模式電源(SMPS)電源轉(zhuǎn)換的所有優(yōu)點(diǎn)的潛在負(fù)面因素是電源脈沖的高dv/dt和di/dt產(chǎn)生的噪聲。當(dāng)用于減輕EMI產(chǎn)生的傳統(tǒng)技術(shù)無(wú)法提供必要的噪聲容限時(shí),頻率擴(kuò)展頻譜(FSS)的應(yīng)用可以實(shí)現(xiàn)所需的能量降低。
Mini-LVDS的傳輸速度為331Mbps,因此可以在 Mini-LVDS 端口上添加一個(gè)0.45pF AZ1043-08F進(jìn)行保護(hù)。此外,還顯示了面板的接口還包括I2C、控制信號(hào)和PWM信號(hào),用于調(diào)節(jié)背光控制。這些低速信號(hào)或其他電源線(xiàn)對(duì)TVS的電容值沒(méi)有嚴(yán)格要求。
來(lái)源:21ic.如涉版權(quán)請(qǐng)聯(lián)系刪除。圖片供參考
高速串行計(jì)算機(jī)擴(kuò)展接口標(biāo)準(zhǔn),具有高速串行雙向傳輸和大帶寬的特點(diǎn)。成為主流的接口傳輸標(biāo)準(zhǔn)之一。在系統(tǒng)設(shè)計(jì)方面,SSD技術(shù)的加速發(fā)展,除了用作擴(kuò)展卡或顯示卡的傳統(tǒng)PCIe插槽外,還鼓勵(lì)開(kāi)發(fā)用于連接SSD的M.2和NVMe連接器。為了避免CPU頻帶限制妨礙顯卡和SSD發(fā)揮最佳性能,我們開(kāi)發(fā)了 PCIe 4.0來(lái)接聽(tīng)電話(huà)。
PCIe 3.0以8Gb/s傳輸數(shù)據(jù),而PCIe 4.0是16Gb/s的兩倍,但仍然具有向上和向下兼容的便利,也就是說(shuō)PCIe 3.0設(shè)備可以插入PCIe 4.0插槽,反之亦然.
雙倍的傳輸速率將原來(lái)連接所需的通道數(shù)量減少了一半,這為系統(tǒng)設(shè)計(jì)提供了更大的靈活性,因?yàn)楝F(xiàn)在CPU上有更多通道可用于連接更多設(shè)備,例如作為GPU和NVMe SSD。
這些控制器通過(guò)各種用戶(hù)可編程功能提供設(shè)計(jì)靈活性,包括軟啟動(dòng)(電容器連接EN/SS引腳)、過(guò)流保護(hù)(OCP)電平(電阻連接到LDRV/OC引腳)和環(huán)路補(bǔ)償。
在正常操作期間,將電阻器編程的OCP電壓電平與導(dǎo)通低側(cè)MOSFET上的電壓降進(jìn)行比較,以確定是否存在過(guò)流情況?刂破鬟M(jìn)入重新啟動(dòng)打嗝模式,直到故障消除。
開(kāi)關(guān)模式電源(SMPS)電源轉(zhuǎn)換的所有優(yōu)點(diǎn)的潛在負(fù)面因素是電源脈沖的高dv/dt和di/dt產(chǎn)生的噪聲。當(dāng)用于減輕EMI產(chǎn)生的傳統(tǒng)技術(shù)無(wú)法提供必要的噪聲容限時(shí),頻率擴(kuò)展頻譜(FSS)的應(yīng)用可以實(shí)現(xiàn)所需的能量降低。
Mini-LVDS的傳輸速度為331Mbps,因此可以在 Mini-LVDS 端口上添加一個(gè)0.45pF AZ1043-08F進(jìn)行保護(hù)。此外,還顯示了面板的接口還包括I2C、控制信號(hào)和PWM信號(hào),用于調(diào)節(jié)背光控制。這些低速信號(hào)或其他電源線(xiàn)對(duì)TVS的電容值沒(méi)有嚴(yán)格要求。
來(lái)源:21ic.如涉版權(quán)請(qǐng)聯(lián)系刪除。圖片供參考
熱門(mén)點(diǎn)擊
- 動(dòng)態(tài)低音擴(kuò)展可在所有音量級(jí)別上最大限度地提高
- 內(nèi)存通道高達(dá)5600MT/s的速度運(yùn)算和數(shù)據(jù)
- 色點(diǎn)或色環(huán)標(biāo)在電感器上來(lái)表示電感量和誤差的方
- 被測(cè)電壓數(shù)值將轉(zhuǎn)換開(kāi)關(guān)撥至直流電壓擋(DCV
- 兩種接線(xiàn)方式的切換由控制電路中時(shí)間繼電器定時(shí)
- NF數(shù)字音頻功放芯片CS和EFT噪音環(huán)境在任
- 萬(wàn)用表調(diào)至歐姆擋兩表筆分別與電阻兩引腳相接測(cè)
- 變壓器初級(jí)繞組旺數(shù)與次級(jí)繞組旺數(shù)的比值
- 電阻器編程O(píng)CP電壓電平與導(dǎo)通低側(cè)MOSFE
- 感應(yīng)電流與靜止磁場(chǎng)相互作用產(chǎn)生與電動(dòng)機(jī)旋轉(zhuǎn)方
推薦技術(shù)資料
- Seeed Studio
- Seeed Studio紿我們的印象總是和繪畫(huà)脫離不了... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開(kāi)
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門(mén)信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究