3個64字節(jié)端點(diǎn)緩沖區(qū)和4K可配置成不同方式的緩沖
發(fā)布時間:2022/11/28 17:31:36 訪問次數(shù):229
FX2的內(nèi)部數(shù)據(jù)RAM被分成三個不同的區(qū)域:低(LOW)128、高(Upper)128和特殊功能寄存器(SFR)空間。低128和高128是通用RAM,SFR包括FX2控制和狀態(tài)寄存器。
FX2有8K片上RAM,位于0x0000-0x1FFF;512字節(jié)Scratch RAM,位于0xE000-0xE1FF。盡管Scratch RAM從物理上來說位于片內(nèi),但是通過固件可以把它作為外部RAM一樣來尋址。
FX2保留7.5K(0xE200-0xFFFF)數(shù)據(jù)地址空間作為控制/狀態(tài)寄存器和端點(diǎn)緩沖器。
FX2包含3個64字節(jié)端點(diǎn)緩沖區(qū)和4K可配置成不同方式的緩沖,其中3個64字節(jié)的緩沖區(qū)為EP0、EP1IN和EP1OUT。EP0作為控制端點(diǎn)用,它是一個雙向端點(diǎn),既可為IN也可為OUT。
SK5278采用串行方式與單片機(jī)或微處理器接口,串行數(shù)據(jù)從“DIO”引腳輸出,并由“CLK”端發(fā)出同步時鐘脈沖。
在電度表抄表系統(tǒng)中,單相電度表接收命令是被動的,因此它采用實(shí)時性的中斷方式進(jìn)行接收。在系統(tǒng)初始化程序中依據(jù)如前所述的通信方式,對串行口和定時器T1進(jìn)行相應(yīng)的設(shè)置。
當(dāng)SK5278檢測到有鍵按下時,按鍵有效指示“KEY”變高,單片機(jī)檢測到“KEY”信號變高后,便將片選端“CS”拉低,從而使得SK5278將取得的鍵盤數(shù)據(jù)在“CLK”引腳的上升沿從“DIO”腳依次送出。
在單片機(jī)發(fā)出8個時鐘脈沖后,即可從“DIO”端讀取8位鍵值編碼,該編碼值的D7為最高位,D0為最低位,然后單片機(jī)再使片選“CS”變高,并使“KEY”端重新輸出低電平,至此,讀鍵值過程結(jié)束。
SK5278的串行接口時序,從“CS”下降沿至第一個CLK上升沿的延時,典型值為15μs;T2為CLK脈沖寬度,典型值為10μs;T3為CLK脈沖時間間隔,典型值為10μs。
上海德懿電子科技有限公司 www.deyie.com
來源:21ic.如涉版權(quán)請聯(lián)系刪除。圖片供參考
FX2的內(nèi)部數(shù)據(jù)RAM被分成三個不同的區(qū)域:低(LOW)128、高(Upper)128和特殊功能寄存器(SFR)空間。低128和高128是通用RAM,SFR包括FX2控制和狀態(tài)寄存器。
FX2有8K片上RAM,位于0x0000-0x1FFF;512字節(jié)Scratch RAM,位于0xE000-0xE1FF。盡管Scratch RAM從物理上來說位于片內(nèi),但是通過固件可以把它作為外部RAM一樣來尋址。
FX2保留7.5K(0xE200-0xFFFF)數(shù)據(jù)地址空間作為控制/狀態(tài)寄存器和端點(diǎn)緩沖器。
FX2包含3個64字節(jié)端點(diǎn)緩沖區(qū)和4K可配置成不同方式的緩沖,其中3個64字節(jié)的緩沖區(qū)為EP0、EP1IN和EP1OUT。EP0作為控制端點(diǎn)用,它是一個雙向端點(diǎn),既可為IN也可為OUT。
SK5278采用串行方式與單片機(jī)或微處理器接口,串行數(shù)據(jù)從“DIO”引腳輸出,并由“CLK”端發(fā)出同步時鐘脈沖。
在電度表抄表系統(tǒng)中,單相電度表接收命令是被動的,因此它采用實(shí)時性的中斷方式進(jìn)行接收。在系統(tǒng)初始化程序中依據(jù)如前所述的通信方式,對串行口和定時器T1進(jìn)行相應(yīng)的設(shè)置。
當(dāng)SK5278檢測到有鍵按下時,按鍵有效指示“KEY”變高,單片機(jī)檢測到“KEY”信號變高后,便將片選端“CS”拉低,從而使得SK5278將取得的鍵盤數(shù)據(jù)在“CLK”引腳的上升沿從“DIO”腳依次送出。
在單片機(jī)發(fā)出8個時鐘脈沖后,即可從“DIO”端讀取8位鍵值編碼,該編碼值的D7為最高位,D0為最低位,然后單片機(jī)再使片選“CS”變高,并使“KEY”端重新輸出低電平,至此,讀鍵值過程結(jié)束。
SK5278的串行接口時序,從“CS”下降沿至第一個CLK上升沿的延時,典型值為15μs;T2為CLK脈沖寬度,典型值為10μs;T3為CLK脈沖時間間隔,典型值為10μs。
上海德懿電子科技有限公司 www.deyie.com
來源:21ic.如涉版權(quán)請聯(lián)系刪除。圖片供參考
熱門點(diǎn)擊
- 雙芯片疊加技術(shù)用兩塊14nm芯片疊加起來實(shí)現(xiàn)
- 帶寬21.6Gbps對于LVDS輸出實(shí)現(xiàn)DP
- 全波整流電路的輸出電壓u0比半波整流提高了1
- CO-W121C高分辨率FHD寬屏幕16:9
- 數(shù)字控制振蕩器DCO的FLL技術(shù)將ACLK倍
- 單片機(jī)內(nèi)部的定時器或模擬電路無法精確輸出1H
- 串行時鐘上升沿將串行數(shù)據(jù)捕獲內(nèi)部移位寄存器計
- AFC濾波電路時間常數(shù)改變使得AFC電路控制
- 雙核混合架構(gòu)從而使動片與定片的正對面積發(fā)生變
- 直流偏置的電容變化可能會用于保護(hù)控制引腳和V
推薦技術(shù)資料
- AMOLED顯示驅(qū)動芯片關(guān)鍵技
- CMOS圖像傳感器技術(shù)參數(shù)設(shè)計
- GB300 超級芯片應(yīng)用需求分
- 4NP 工藝NVIDIA Bl
- GB300 芯片、NVL72
- 首個最新高端芯片人工智能服務(wù)器
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究