MCS51內(nèi)部總線擴張和把FSK、DTMF看成MCS51兩個擴展模塊
發(fā)布時間:2022/11/29 13:24:39 訪問次數(shù):159
在高頻情況下,印制板(PCB)上傳輸信號的銅導線可被視為由一連串等效電阻及一并聯(lián)電感所組合而成的傳導線路.只考慮雜散分布的串聯(lián)電感和并聯(lián)電容的效應,會得到以下公式:
式中Z0即特性阻抗,單位為Ω。
PCB的特性阻抗Z0與PCB設計中布局和走線方式密切相關(guān)。影響PCB走線特性阻抗的因素主要有:銅線的寬度和厚度、介質(zhì)的介電常數(shù)和厚度、焊盤的厚度、地線的路徑、周邊的走線等。
在PCB的特性阻抗設計中,微帶線結(jié)構(gòu)是最受歡迎的,因而得到最廣泛的推廣與應用。最常使用的微帶線結(jié)構(gòu)有4種:表面微帶線、嵌入式微帶線、帶狀線(stripline)、雙帶線。
因為固網(wǎng)系統(tǒng)需要一個龐大的字庫來支持,所以MCS51的64KB存儲能力是不夠的。
通過添加一個MMU模塊,將CPU該存能力擴展到2MB。當CPU訪問外部存儲器時,先用16位的邏輯地址高位進行頁表查詢,得到相應的擴展地址,然后將擴展地址和邏輯地址的低位一起構(gòu)成21位的物理地址,來完成對外部存儲器的操作,數(shù)據(jù)通路.
當特定優(yōu)先級的某中斷源被響應時,相應的觸發(fā)器即被置位,直到執(zhí)行了RETI指令后,這個觸發(fā)器才復位。
中斷源的中斷請求能否得到響應,受中斷允許寄存器IE的控制。每個中斷源的優(yōu)先級可通過對中斷優(yōu)先級寄存器IP編程來設定:或最低,或最高。同一優(yōu)先級中的各中斷源同時請求中斷時,由內(nèi)部查詢邏輯確定響應次序。
上海德懿電子科技有限公司 www.deyie.com
來源:21ic.如涉版權(quán)請聯(lián)系刪除。圖片供參考
在高頻情況下,印制板(PCB)上傳輸信號的銅導線可被視為由一連串等效電阻及一并聯(lián)電感所組合而成的傳導線路.只考慮雜散分布的串聯(lián)電感和并聯(lián)電容的效應,會得到以下公式:
式中Z0即特性阻抗,單位為Ω。
PCB的特性阻抗Z0與PCB設計中布局和走線方式密切相關(guān)。影響PCB走線特性阻抗的因素主要有:銅線的寬度和厚度、介質(zhì)的介電常數(shù)和厚度、焊盤的厚度、地線的路徑、周邊的走線等。
在PCB的特性阻抗設計中,微帶線結(jié)構(gòu)是最受歡迎的,因而得到最廣泛的推廣與應用。最常使用的微帶線結(jié)構(gòu)有4種:表面微帶線、嵌入式微帶線、帶狀線(stripline)、雙帶線。
因為固網(wǎng)系統(tǒng)需要一個龐大的字庫來支持,所以MCS51的64KB存儲能力是不夠的。
通過添加一個MMU模塊,將CPU該存能力擴展到2MB。當CPU訪問外部存儲器時,先用16位的邏輯地址高位進行頁表查詢,得到相應的擴展地址,然后將擴展地址和邏輯地址的低位一起構(gòu)成21位的物理地址,來完成對外部存儲器的操作,數(shù)據(jù)通路.
當特定優(yōu)先級的某中斷源被響應時,相應的觸發(fā)器即被置位,直到執(zhí)行了RETI指令后,這個觸發(fā)器才復位。
中斷源的中斷請求能否得到響應,受中斷允許寄存器IE的控制。每個中斷源的優(yōu)先級可通過對中斷優(yōu)先級寄存器IP編程來設定:或最低,或最高。同一優(yōu)先級中的各中斷源同時請求中斷時,由內(nèi)部查詢邏輯確定響應次序。
上海德懿電子科技有限公司 www.deyie.com
來源:21ic.如涉版權(quán)請聯(lián)系刪除。圖片供參考
熱門點擊
- 動態(tài)低音擴展可在所有音量級別上最大限度地提高
- 36針的高密度SAS連接器符合最新的SAS
- 內(nèi)存通道高達5600MT/s的速度運算和數(shù)據(jù)
- 被測電壓數(shù)值將轉(zhuǎn)換開關(guān)撥至直流電壓擋(DCV
- LDO必須能夠處理數(shù)百毫安級的負載變化可以穩(wěn)
- NF數(shù)字音頻功放芯片CS和EFT噪音環(huán)境在任
- 萬用表調(diào)至歐姆擋兩表筆分別與電阻兩引腳相接測
- 變壓器初級繞組旺數(shù)與次級繞組旺數(shù)的比值
- 電阻器編程OCP電壓電平與導通低側(cè)MOSFE
- 內(nèi)置充電電路和充電電池PS/2協(xié)議采用的傳送
推薦技術(shù)資料
- Seeed Studio
- Seeed Studio紿我們的印象總是和繪畫脫離不了... [詳細]