12位串行A/D轉(zhuǎn)換器的原理及應(yīng)用開發(fā)
發(fā)布時(shí)間:2007/4/12 0:00:00 訪問次數(shù):582
摘要:介紹MAXl224,MAxl225系列12位串行模/數(shù)轉(zhuǎn)換器(ADC),該系列器件具有低功耗、高速、串行輸出等特點(diǎn)。詳細(xì)描述MAX1224/MAX1225的功能、原理和使用方法,給出在AT89C51型單片機(jī)控制下該系列A/D轉(zhuǎn)換器在數(shù)據(jù)采集系統(tǒng)中的應(yīng)用及電路連接方法。
1 引言
MAXl224/MAXl225系列12位模/數(shù)轉(zhuǎn)換器(ADC)具有低功耗、高速、串行輸出等特點(diǎn),其采樣速率最高可達(dá)1.5Ms/s,在+2.7V至+3.6V的單電源下工作,需要1個(gè)外部基準(zhǔn)源;可進(jìn)行真差分輸入,較單端輸入可提供更好的噪聲抑制、失真改善及更寬的動(dòng)態(tài)范圍;同時(shí),具有標(biāo)準(zhǔn)SPITM/QSPITM/MI-CROWWIRETM接口提供轉(zhuǎn)換所需的時(shí)鐘信號(hào),可以方便地與標(biāo)準(zhǔn)數(shù)字信號(hào)處理器(DSP)的同步串行接口連接。
MAX1224允許單極性模擬輸入,MAX1225允許雙極性模擬輸入。該系列轉(zhuǎn)換器可運(yùn)行于局部關(guān)斷模式和完全關(guān)斷模式,能夠?qū)?次轉(zhuǎn)換之間的電源電流分別降低至1mA(典型值)和1μA(最大值);具有1個(gè)獨(dú)立的電源輸入,可直接與+1.8V到VDD的數(shù)字邏輯接口。此外,該系列還具有轉(zhuǎn)換速度高、交流性能好和直流準(zhǔn)確度高等特性。
MAX1224/MAX1225的主要特點(diǎn)如下:
●1.5Ms/s采樣速率;
●功耗僅18mW(典型值);
●關(guān)斷電流僅1μA(最大值);
●高速、SPI兼容、3線串行接口;
●525kHz輸入頻率下69dB的S/(N+D);
●內(nèi)部真差分采樣,保持(T/H);
●外部基準(zhǔn)源;
●無流水線延遲。
2 封裝及引腳功能
MAXl224/MAXl225采用小巧的12引腳TQFN封裝,其引腳排列如圖1所示。各個(gè)引腳的功能如表l所示。
3 內(nèi)部結(jié)構(gòu)及工作原理
MAX1224/MAX1225采用輸入采樣,保持和逐次逼近寄存器(SAR)電路,將模擬輸入信號(hào)轉(zhuǎn)換為12位數(shù)字輸出信號(hào)。串行接口僅需要3條連接線(SCLK、CNVST和DOUT),提供了與微處理器(μP)和DSP的便利連接。圖2給出簡(jiǎn)化的MAX1224/MAX1225內(nèi)部結(jié)構(gòu)。
3.1真差分模擬輸入采樣/保持器
MAXl224/MAXl225的輸入結(jié)構(gòu)由采樣/保持器、比較器及開關(guān)型數(shù),模轉(zhuǎn)換器(DAC)構(gòu)成。在上次轉(zhuǎn)換的第14個(gè)SCLK上升沿,采樣,保持器進(jìn)入其采樣模式。一旦上電,采樣/保持器就立即進(jìn)入其采樣模式。輸入電容器正極連接至AIN+,輸入電容器負(fù)極與AIN-相連。在CNVST的下降沿采樣/保持器進(jìn)入保持狀態(tài),轉(zhuǎn)換正負(fù)輸入之間采樣的差值。采樣/保持器采集輸入信號(hào)所需的時(shí)間取決于其輸入電容器的充電速度。如果輸入信號(hào)源的阻抗較高,那么采樣時(shí)間會(huì)延長(zhǎng)。
3.2輸入帶寬
ADC的輸入采樣電路具有15MHz的小信號(hào)帶寬,使其能夠數(shù)字化高速瞬變信號(hào),以及通過使用欠采樣技術(shù)測(cè)量帶寬超過ADC采樣速率的周期信號(hào)。為了避免高頻干擾信號(hào)進(jìn)入有用的頻段,建議采用抗混疊濾波器。
3.3上電初始化與啟動(dòng)轉(zhuǎn)換
在初始上電后,MAX1224/MAX1225要求1個(gè)完整的轉(zhuǎn)換周期,以初始化內(nèi)部校準(zhǔn)電路。完成初始化轉(zhuǎn)換之后,準(zhǔn)備好正常工作。僅在硬件上電后,需要進(jìn)行初始化,而在退出局部關(guān)斷模式或者完全關(guān)斷模式之后并不需要。CNVST拉低將啟動(dòng)1次轉(zhuǎn)換。在CNVST信號(hào)的下降沿,采樣/保持器進(jìn)入其保持模式,啟動(dòng)轉(zhuǎn)換過程。SCLK提供轉(zhuǎn)換時(shí)鐘,數(shù)據(jù)隨后從DOUT串行移出。
3.4時(shí)序與控制
啟動(dòng)轉(zhuǎn)換和讀數(shù)據(jù)操作由CNVST和SCLK端的數(shù)字輸入信號(hào)控制。圖3示出時(shí)序關(guān)系,描述串行接口的工作方式。
CNVST的下降沿啟動(dòng)1次轉(zhuǎn)換時(shí)序:采樣,保持器保持輸入電平,ADC開始轉(zhuǎn)換,DOUT從高阻態(tài)變?yōu)檫壿嫷碗娖。SCLK用于驅(qū)動(dòng)轉(zhuǎn)換進(jìn)程,并串行輸出每個(gè)轉(zhuǎn)換完成的數(shù)據(jù)位。
在第4個(gè)SCLK上升沿之后,SCLK開始移出數(shù)據(jù)。在每個(gè)SCLK上升沿的tDOUT之后,DOUT輸出才有效,并且在下1個(gè)上升沿之后,還將保持4ns(tp-HOLD)的有效時(shí)間。第4個(gè)時(shí)鐘上升沿在DOUT引腳輸出轉(zhuǎn)換結(jié)果的MSB位,并且MSB在第5個(gè)上升沿之后保持4ns的有效時(shí)間。由于共有12個(gè)數(shù)據(jù)位和3個(gè)引導(dǎo)零位,所以至少需要16個(gè)時(shí)鐘上升沿移出所有位。為了連續(xù)工作,需要在第14個(gè)和第16個(gè)SCLK上升沿之間將CNVST拉高。如果CNVST信號(hào)在第16個(gè)SCLK周期的下降沿保持低電平,DOUT端會(huì)在CNVST的上升沿或者下1個(gè)SCLK上升沿變?yōu)楦咦钁B(tài)。
3.5局部關(guān)斷模式和完全關(guān)斷模式
將MAX1224/MAX1225設(shè)置為局部關(guān)斷模式或者完全關(guān)斷模式,會(huì)顯著降低器件的
摘要:介紹MAXl224,MAxl225系列12位串行模/數(shù)轉(zhuǎn)換器(ADC),該系列器件具有低功耗、高速、串行輸出等特點(diǎn)。詳細(xì)描述MAX1224/MAX1225的功能、原理和使用方法,給出在AT89C51型單片機(jī)控制下該系列A/D轉(zhuǎn)換器在數(shù)據(jù)采集系統(tǒng)中的應(yīng)用及電路連接方法。
1 引言
MAXl224/MAXl225系列12位模/數(shù)轉(zhuǎn)換器(ADC)具有低功耗、高速、串行輸出等特點(diǎn),其采樣速率最高可達(dá)1.5Ms/s,在+2.7V至+3.6V的單電源下工作,需要1個(gè)外部基準(zhǔn)源;可進(jìn)行真差分輸入,較單端輸入可提供更好的噪聲抑制、失真改善及更寬的動(dòng)態(tài)范圍;同時(shí),具有標(biāo)準(zhǔn)SPITM/QSPITM/MI-CROWWIRETM接口提供轉(zhuǎn)換所需的時(shí)鐘信號(hào),可以方便地與標(biāo)準(zhǔn)數(shù)字信號(hào)處理器(DSP)的同步串行接口連接。
MAX1224允許單極性模擬輸入,MAX1225允許雙極性模擬輸入。該系列轉(zhuǎn)換器可運(yùn)行于局部關(guān)斷模式和完全關(guān)斷模式,能夠?qū)?次轉(zhuǎn)換之間的電源電流分別降低至1mA(典型值)和1μA(最大值);具有1個(gè)獨(dú)立的電源輸入,可直接與+1.8V到VDD的數(shù)字邏輯接口。此外,該系列還具有轉(zhuǎn)換速度高、交流性能好和直流準(zhǔn)確度高等特性。
MAX1224/MAX1225的主要特點(diǎn)如下:
●1.5Ms/s采樣速率;
●功耗僅18mW(典型值);
●關(guān)斷電流僅1μA(最大值);
●高速、SPI兼容、3線串行接口;
●525kHz輸入頻率下69dB的S/(N+D);
●內(nèi)部真差分采樣,保持(T/H);
●外部基準(zhǔn)源;
●無流水線延遲。
2 封裝及引腳功能
MAXl224/MAXl225采用小巧的12引腳TQFN封裝,其引腳排列如圖1所示。各個(gè)引腳的功能如表l所示。
3 內(nèi)部結(jié)構(gòu)及工作原理
MAX1224/MAX1225采用輸入采樣,保持和逐次逼近寄存器(SAR)電路,將模擬輸入信號(hào)轉(zhuǎn)換為12位數(shù)字輸出信號(hào)。串行接口僅需要3條連接線(SCLK、CNVST和DOUT),提供了與微處理器(μP)和DSP的便利連接。圖2給出簡(jiǎn)化的MAX1224/MAX1225內(nèi)部結(jié)構(gòu)。
3.1真差分模擬輸入采樣/保持器
MAXl224/MAXl225的輸入結(jié)構(gòu)由采樣/保持器、比較器及開關(guān)型數(shù),模轉(zhuǎn)換器(DAC)構(gòu)成。在上次轉(zhuǎn)換的第14個(gè)SCLK上升沿,采樣,保持器進(jìn)入其采樣模式。一旦上電,采樣/保持器就立即進(jìn)入其采樣模式。輸入電容器正極連接至AIN+,輸入電容器負(fù)極與AIN-相連。在CNVST的下降沿采樣/保持器進(jìn)入保持狀態(tài),轉(zhuǎn)換正負(fù)輸入之間采樣的差值。采樣/保持器采集輸入信號(hào)所需的時(shí)間取決于其輸入電容器的充電速度。如果輸入信號(hào)源的阻抗較高,那么采樣時(shí)間會(huì)延長(zhǎng)。
3.2輸入帶寬
ADC的輸入采樣電路具有15MHz的小信號(hào)帶寬,使其能夠數(shù)字化高速瞬變信號(hào),以及通過使用欠采樣技術(shù)測(cè)量帶寬超過ADC采樣速率的周期信號(hào)。為了避免高頻干擾信號(hào)進(jìn)入有用的頻段,建議采用抗混疊濾波器。
3.3上電初始化與啟動(dòng)轉(zhuǎn)換
在初始上電后,MAX1224/MAX1225要求1個(gè)完整的轉(zhuǎn)換周期,以初始化內(nèi)部校準(zhǔn)電路。完成初始化轉(zhuǎn)換之后,準(zhǔn)備好正常工作。僅在硬件上電后,需要進(jìn)行初始化,而在退出局部關(guān)斷模式或者完全關(guān)斷模式之后并不需要。CNVST拉低將啟動(dòng)1次轉(zhuǎn)換。在CNVST信號(hào)的下降沿,采樣/保持器進(jìn)入其保持模式,啟動(dòng)轉(zhuǎn)換過程。SCLK提供轉(zhuǎn)換時(shí)鐘,數(shù)據(jù)隨后從DOUT串行移出。
3.4時(shí)序與控制
啟動(dòng)轉(zhuǎn)換和讀數(shù)據(jù)操作由CNVST和SCLK端的數(shù)字輸入信號(hào)控制。圖3示出時(shí)序關(guān)系,描述串行接口的工作方式。
CNVST的下降沿啟動(dòng)1次轉(zhuǎn)換時(shí)序:采樣,保持器保持輸入電平,ADC開始轉(zhuǎn)換,DOUT從高阻態(tài)變?yōu)檫壿嫷碗娖。SCLK用于驅(qū)動(dòng)轉(zhuǎn)換進(jìn)程,并串行輸出每個(gè)轉(zhuǎn)換完成的數(shù)據(jù)位。
在第4個(gè)SCLK上升沿之后,SCLK開始移出數(shù)據(jù)。在每個(gè)SCLK上升沿的tDOUT之后,DOUT輸出才有效,并且在下1個(gè)上升沿之后,還將保持4ns(tp-HOLD)的有效時(shí)間。第4個(gè)時(shí)鐘上升沿在DOUT引腳輸出轉(zhuǎn)換結(jié)果的MSB位,并且MSB在第5個(gè)上升沿之后保持4ns的有效時(shí)間。由于共有12個(gè)數(shù)據(jù)位和3個(gè)引導(dǎo)零位,所以至少需要16個(gè)時(shí)鐘上升沿移出所有位。為了連續(xù)工作,需要在第14個(gè)和第16個(gè)SCLK上升沿之間將CNVST拉高。如果CNVST信號(hào)在第16個(gè)SCLK周期的下降沿保持低電平,DOUT端會(huì)在CNVST的上升沿或者下1個(gè)SCLK上升沿變?yōu)楦咦钁B(tài)。
3.5局部關(guān)斷模式和完全關(guān)斷模式
將MAX1224/MAX1225設(shè)置為局部關(guān)斷模式或者完全關(guān)斷模式,會(huì)顯著降低器件的
熱門點(diǎn)擊
- OrCAD/PSpice9偏壓點(diǎn)和直流掃描分
- 16位Σ-ΔA/D轉(zhuǎn)換器AD7705與微控制
- 有限帶寬信號(hào)的采樣和混疊分析
- 一種增大放大器增益的方法
- LTC6910系列數(shù)字控制可編程增益放大器原
- 可編程多路A/D轉(zhuǎn)換芯片THS1206的原理
- 四通道四象限模擬乘法器MLT04
- 使用Verilog實(shí)現(xiàn)基于FPGA的SDRA
- 基于FCHIP2指紋芯片的應(yīng)用方案
- PCB線路板抄板方法及步驟
推薦技術(shù)資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺(tái)儀器中同時(shí)實(shí)現(xiàn)時(shí)域和頻域分析,DS... [詳細(xì)]
- AMOLED顯示驅(qū)動(dòng)芯片關(guān)鍵技
- CMOS圖像傳感器技術(shù)參數(shù)設(shè)計(jì)
- GB300 超級(jí)芯片應(yīng)用需求分
- 4NP 工藝NVIDIA Bl
- GB300 芯片、NVL72
- 首個(gè)最新高端芯片人工智能服務(wù)器
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究