浓毛老太交欧美老妇热爱乱,蜜臀性色av免费,妺妺窝人体色www看美女,久久久久久久久久久大尺度免费视频,麻豆人妻无码性色av专区

位置:51電子網(wǎng) » 技術資料 » 傳感與控制

基于FPGA的相檢寬帶測頻系統(tǒng)的設計

發(fā)布時間:2008/5/26 0:00:00 訪問次數(shù):474

        

    

    在電子測量技術中,頻率測量是最基本的測量之一。常用的測頻法和測周期法在實際應用中具有較大的局限性,并且對被測信號的計數(shù)存在±1個字的誤差。而在直接測頻方法的基礎上發(fā)展起來的等精度測頻方法消除了計數(shù)所產(chǎn)生的誤差,實現(xiàn)了寬頻率范圍內(nèi)的高精度測量,但是它不能消除和降低標頻所引入的誤差。本文將介紹的系統(tǒng)采用相檢寬帶測頻技術,不僅實現(xiàn)了對被測信號的同步,也實現(xiàn)了對標頻信號的同步,大大消除了一般測頻系統(tǒng)中的±1個字的計數(shù)誤差,并且結合了現(xiàn)場可編程門陣列(fpga),具有集成度高、高速和高可靠性的特點,使頻率的測量范圍可達到1hz~2.4ghz,測頻精度在 1s閘門下達到10-11數(shù)量級。

    

    測頻原理

    

    本測頻系統(tǒng)中采用的測頻原理是相檢寬帶測頻技術。在頻率測量中,設標頻信號為f0,被測信號為fx,則f0=a·fc,fx=b·fc,a、b是兩個互素的正整數(shù),稱fc為f0和fx的最大公因子頻率 fmax c,其倒數(shù)為兩頻率的最小公倍數(shù)周期tmin c。如果這兩個信號的周期穩(wěn)定,它們之間的相位差變化也具有周期性,周期即為tmin c。設兩信號的初始相位差為0(即初始相位重合),則經(jīng)過n·tmin c(n為正整數(shù))之后,它們的相位又會重合。因此,在一個或多個tmin c內(nèi)對被測信號fx和標頻信號f0分別計數(shù)得nx和n0,則被測信號的頻率可由式fx= f0·nx/ n0得出。在相位重合檢測的測頻電路中,測量的門時信號受單片機設置的參考門時以及被測信號和標頻信號的相位重合點的共同控制,但實際測量閘門的開啟與閉合同被測信號和標頻信號的相位重合點同步,這樣能夠有效的消除傳統(tǒng)測頻方法中±1個字的誤差。

    

    硬件組成和功能框圖

    

    整個測頻系統(tǒng)由多個功能模塊組成,包括mcu數(shù)據(jù)處理、fpga及其配置、高頻分頻、信號整形和液晶顯示等,其中fpga集合了相位重合點檢測、同步閘門產(chǎn)生和定時計數(shù)等功能,主要硬件功能框圖如圖1所示。

    

    

    

    圖1 系統(tǒng)主要硬件功能框圖

    

    本測頻系統(tǒng)中fpga芯片是采用altera-p.htm" target="_blank" title="altera貨源和pdf資料">altera公司cyclone系列的ep1c3t144,該器件采用tpfq封裝,擁有100個i/o口和2910個邏輯單元。本系統(tǒng)采用verilog hdl和blockdiagram/schematic相結合的方法來對各功能模塊進行邏輯描述,然后通過eda開發(fā)平臺,對設計文件自動地完成邏輯編譯、邏輯化簡、綜合及優(yōu)化、邏輯布局布線、邏輯仿真,最后對fpga芯片進行編程,實現(xiàn)系統(tǒng)的設計要求。fpga配置采用了專用配置芯片epcs1,用byteblaster ii對其進行下載編程。

    

    mcu主要實現(xiàn)的功能有32位計數(shù)值的浮點轉換及運算、預置閘門和將測量結果送至液晶顯示。高頻分頻主要針對50mhz以上的頻率測量,電路中采用分頻比可編程的微波分頻芯片mb510,最高工作頻率達2.4ghz,它自帶放大整形電路,輸出為ecl電平,應用十分簡單。整形電路前級采用了高速場效應管放大,所以對于被測信號的靈敏度很高,可達20mv左右,因此本系統(tǒng)對于電路板的設計要求是十分嚴格的。

    

    fpga的模擬仿真

    

    本系統(tǒng)fpga開發(fā)軟件采用altera公司開發(fā)的quartus ii 軟件。

    

    

    

    圖2 fpga中原理圖設計

    

    圖2為fpga整體原理圖設計,其中標頻f0和被測fx經(jīng)過同相點檢測模塊qwen,產(chǎn)生的相位重合點信息見圖3中的輸出out11;sgate信號為mcu發(fā)出的預置閘門信號,與產(chǎn)生的同相點信號經(jīng)d觸發(fā)器模塊形成了同步閘門tgate來控制f0和fx的計數(shù),計數(shù)值經(jīng)總線控制轉換后傳送給mcu。

    

    

    

    圖3 quartus ⅱ波形仿真

    

    圖3中,采用的仿真標頻f0為10mhz,fx為9.0001mhz,out11為相位重合點信息的輸出,sgate為預置閘門,out111為同步閘門輸出,也就是所謂的硬

        

    

    在電子測量技術中,頻率測量是最基本的測量之一。常用的測頻法和測周期法在實際應用中具有較大的局限性,并且對被測信號的計數(shù)存在±1個字的誤差。而在直接測頻方法的基礎上發(fā)展起來的等精度測頻方法消除了計數(shù)所產(chǎn)生的誤差,實現(xiàn)了寬頻率范圍內(nèi)的高精度測量,但是它不能消除和降低標頻所引入的誤差。本文將介紹的系統(tǒng)采用相檢寬帶測頻技術,不僅實現(xiàn)了對被測信號的同步,也實現(xiàn)了對標頻信號的同步,大大消除了一般測頻系統(tǒng)中的±1個字的計數(shù)誤差,并且結合了現(xiàn)場可編程門陣列(fpga),具有集成度高、高速和高可靠性的特點,使頻率的測量范圍可達到1hz~2.4ghz,測頻精度在 1s閘門下達到10-11數(shù)量級。

    

    測頻原理

    

    本測頻系統(tǒng)中采用的測頻原理是相檢寬帶測頻技術。在頻率測量中,設標頻信號為f0,被測信號為fx,則f0=a·fc,fx=b·fc,a、b是兩個互素的正整數(shù),稱fc為f0和fx的最大公因子頻率 fmax c,其倒數(shù)為兩頻率的最小公倍數(shù)周期tmin c。如果這兩個信號的周期穩(wěn)定,它們之間的相位差變化也具有周期性,周期即為tmin c。設兩信號的初始相位差為0(即初始相位重合),則經(jīng)過n·tmin c(n為正整數(shù))之后,它們的相位又會重合。因此,在一個或多個tmin c內(nèi)對被測信號fx和標頻信號f0分別計數(shù)得nx和n0,則被測信號的頻率可由式fx= f0·nx/ n0得出。在相位重合檢測的測頻電路中,測量的門時信號受單片機設置的參考門時以及被測信號和標頻信號的相位重合點的共同控制,但實際測量閘門的開啟與閉合同被測信號和標頻信號的相位重合點同步,這樣能夠有效的消除傳統(tǒng)測頻方法中±1個字的誤差。

    

    硬件組成和功能框圖

    

    整個測頻系統(tǒng)由多個功能模塊組成,包括mcu數(shù)據(jù)處理、fpga及其配置、高頻分頻、信號整形和液晶顯示等,其中fpga集合了相位重合點檢測、同步閘門產(chǎn)生和定時計數(shù)等功能,主要硬件功能框圖如圖1所示。

    

    

    

    圖1 系統(tǒng)主要硬件功能框圖

    

    本測頻系統(tǒng)中fpga芯片是采用altera-p.htm" target="_blank" title="altera貨源和pdf資料">altera公司cyclone系列的ep1c3t144,該器件采用tpfq封裝,擁有100個i/o口和2910個邏輯單元。本系統(tǒng)采用verilog hdl和blockdiagram/schematic相結合的方法來對各功能模塊進行邏輯描述,然后通過eda開發(fā)平臺,對設計文件自動地完成邏輯編譯、邏輯化簡、綜合及優(yōu)化、邏輯布局布線、邏輯仿真,最后對fpga芯片進行編程,實現(xiàn)系統(tǒng)的設計要求。fpga配置采用了專用配置芯片epcs1,用byteblaster ii對其進行下載編程。

    

    mcu主要實現(xiàn)的功能有32位計數(shù)值的浮點轉換及運算、預置閘門和將測量結果送至液晶顯示。高頻分頻主要針對50mhz以上的頻率測量,電路中采用分頻比可編程的微波分頻芯片mb510,最高工作頻率達2.4ghz,它自帶放大整形電路,輸出為ecl電平,應用十分簡單。整形電路前級采用了高速場效應管放大,所以對于被測信號的靈敏度很高,可達20mv左右,因此本系統(tǒng)對于電路板的設計要求是十分嚴格的。

    

    fpga的模擬仿真

    

    本系統(tǒng)fpga開發(fā)軟件采用altera公司開發(fā)的quartus ii 軟件。

    

    

    

    圖2 fpga中原理圖設計

    

    圖2為fpga整體原理圖設計,其中標頻f0和被測fx經(jīng)過同相點檢測模塊qwen,產(chǎn)生的相位重合點信息見圖3中的輸出out11;sgate信號為mcu發(fā)出的預置閘門信號,與產(chǎn)生的同相點信號經(jīng)d觸發(fā)器模塊形成了同步閘門tgate來控制f0和fx的計數(shù),計數(shù)值經(jīng)總線控制轉換后傳送給mcu。

    

    

    

    圖3 quartus ⅱ波形仿真

    

    圖3中,采用的仿真標頻f0為10mhz,fx為9.0001mhz,out11為相位重合點信息的輸出,sgate為預置閘門,out111為同步閘門輸出,也就是所謂的硬

相關IC型號

熱門點擊

 

推薦技術資料

滑雪繞樁機器人
   本例是一款非常有趣,同時又有一定調(diào)試難度的玩法。EDE2116AB... [詳細]
版權所有:51dzw.COM
深圳服務熱線:13692101218  13751165337
粵ICP備09112631號-6(miitbeian.gov.cn)
公網(wǎng)安備44030402000607
深圳市碧威特網(wǎng)絡技術有限公司
付款方式


 復制成功!