基于FPGA的三種信號處理器的集成設計
發(fā)布時間:2008/5/28 0:00:00 訪問次數(shù):305
provider
錯誤 '80004005'未指定的錯誤
/include/conn.asp,行 12
provider
錯誤 '80004005'未指定的錯誤
/include/conn.asp,行 12
熱門點擊
- 高性能VGA芯片AD8337在信號采集系統(tǒng)中
- 超高速模數(shù)轉換器AD9446及其應用
- 可編程脈沖發(fā)生器實現(xiàn)PWM和DAC功能
- NS推出三款全新信號調節(jié)緩沖器DS25BR1
- 德州儀器高度可配置的編解碼器支持獨立時鐘控制
- TI推出40/80MSPS單通道16位數(shù)據(jù)轉
- 高速數(shù)據(jù)轉換器接口
- 電平移位熱插拔緩沖器改善了I2C 和SMBu
- 艾默生網(wǎng)絡能源第2代四分之一磚與八分之一磚I
- Cirrus Logic新款音頻DAC提供2
推薦技術資料
- DS2202型示波器試用
- 說起數(shù)字示波器,普源算是國內的老牌子了,F(xiàn)QP8N60... [詳細]