浓毛老太交欧美老妇热爱乱,蜜臀性色av免费,妺妺窝人体色www看美女,久久久久久久久久久大尺度免费视频,麻豆人妻无码性色av专区

位置:51電子網(wǎng) » 技術(shù)資料 » EDA/PLD

分時(shí)復(fù)用時(shí)CPLD設(shè)計(jì)變頻系統(tǒng)中的應(yīng)用

發(fā)布時(shí)間:2007/9/11 0:00:00 訪問(wèn)次數(shù):502

    摘要:簡(jiǎn)要介紹利用MaxplusII軟件來(lái)實(shí)現(xiàn)VVVF控制SPWM變頻調(diào)速的方法。設(shè)計(jì)中提出一種三相分時(shí)運(yùn)算思路,詳細(xì)闡明其具體實(shí)現(xiàn)方式。試驗(yàn)證明,CPLD應(yīng)用于變頻調(diào)速系統(tǒng)控制是非、常有效的,使用分時(shí)復(fù)用電路大大減少了CPLD使用邏輯門(mén)的數(shù)目。

    關(guān)鍵詞:三相分時(shí)運(yùn)算 變頻調(diào)速 可編程邏輯器件

變頻調(diào)速的實(shí)現(xiàn),目前一般利用CPU加片內(nèi)外設(shè)的專用微處理器。但是,專用微處理器大量占用CPU,受時(shí)鐘限制,很難實(shí)現(xiàn)高精度算法,且引腳I/O口有限。用CPLD(復(fù)雜可編程邏輯器件)設(shè)計(jì)乃至仿真、驗(yàn)證、利用ISP(在系統(tǒng)編程)對(duì)硬件調(diào)試都非常方便,開(kāi)發(fā)周期很短,且I/O口很多,可以隨意設(shè)定,故用CPLD設(shè)計(jì)專用芯片有很大的發(fā)展前途。如果非大量應(yīng)用可直接運(yùn)用CPLD,價(jià)格也可以接受;大量應(yīng)用可在此基礎(chǔ)上設(shè)計(jì)制造專用芯片(ASIC)。本文研究VVVF變頻調(diào)速實(shí)現(xiàn)的策略,詳細(xì)介紹應(yīng)用于該系統(tǒng)的一種分時(shí)時(shí)復(fù)用電路,用CPLD實(shí)現(xiàn)。

1 ALTERA公司MaxplusII軟件簡(jiǎn)介

CPLD是可由用戶進(jìn)行編程(又稱配置)實(shí)現(xiàn)所需邏輯功能的數(shù)字集成電路。MaxplusII可編程邏輯開(kāi)發(fā)軟件提供了一種與結(jié)構(gòu)無(wú)關(guān)的設(shè)計(jì)環(huán)境,使應(yīng)用ALTERA通用CPLD的設(shè)計(jì)得能方便地進(jìn)行設(shè)計(jì)輸入、快速處理和器件編程。MaxplusII提供了全面的邏輯設(shè)計(jì)能力,可將文本、圖形和波形等設(shè)計(jì)輸入方法任意組合建立起有層次的單器件或多器件設(shè)計(jì)。MaxplusII編譯器(Compiler)完成最小化和邏輯綜合,把設(shè)計(jì)裝配成一個(gè)或多個(gè)器件并產(chǎn)生編程數(shù)據(jù);還可進(jìn)行設(shè)計(jì)校驗(yàn),包括功能仿真、定時(shí)仿真、影響速度的關(guān)鍵路徑的延時(shí)預(yù)測(cè)以及多系列器件交叉的多器件仿真。Compiler的Fitter(適配)模塊應(yīng)用試探法把經(jīng)過(guò)綜合的設(shè)計(jì)最恰當(dāng)?shù)赜靡粋(gè)或多個(gè)器件實(shí)現(xiàn)。這種自動(dòng)適配功能使設(shè)計(jì)者得以從冗長(zhǎng)的布局與布線工作解脫出來(lái)。綜上所述,以MaxplusII為EDA軟件工具,周期短、集成度高、價(jià)格合適、可實(shí)現(xiàn)強(qiáng)大的邏輯功能。}

2 分時(shí)復(fù)用思路的實(shí)現(xiàn)

由于控制芯片需要輸出三相六路SPWM脈沖信號(hào),這就需要在每個(gè)載波周期查三解函數(shù)表。查三角函數(shù)表法取得所需三角函數(shù)值的電路結(jié)構(gòu)兩種:一種是建立三個(gè)相位互差120°的三角函數(shù)表,輸出的SPWM波形脈沖的脈寬數(shù)據(jù)通過(guò)即時(shí)運(yùn)算電路得到,三相數(shù)據(jù)分別計(jì)算,各占用一個(gè)查表電路;一種是通過(guò)一個(gè)三角函數(shù)表,輸出的SPWM波形脈沖的脈寬數(shù)據(jù)通過(guò)分時(shí)函數(shù)表,輸出的SPWM波形脈沖的脈寬數(shù)據(jù)通過(guò)分時(shí)運(yùn)算電路得到,運(yùn)算時(shí)間對(duì)輸出波形不會(huì)有什么影響,內(nèi)部的ROM空間要求也很小。

如果每相分別用獨(dú)立的電路實(shí)現(xiàn),將多耗費(fèi)許多邏輯門(mén),并且占用三個(gè)正弦表格。這在設(shè)計(jì)上是簡(jiǎn)單的,但在實(shí)際上卻非常不合理。本文提出一種實(shí)現(xiàn)三相分時(shí)的思路,大大減少了邏輯數(shù)目,僅增加分時(shí)信號(hào)和信號(hào)分離電路,達(dá)到只占用一個(gè)正弦表格,并且只耗用一個(gè)計(jì)算電路的效果。試驗(yàn)證明,這種三相分時(shí)計(jì)算電路穩(wěn)定、電路結(jié)構(gòu)簡(jiǎn)單。電路原理如圖1所示。

    圖1中D點(diǎn)為待分離的三相正弦數(shù)據(jù)經(jīng)幅度調(diào)制后的瞬時(shí)值,由box1計(jì)算產(chǎn)生。在每一個(gè)載波周期,從三角波的發(fā)生到出現(xiàn)波峰的時(shí)刻計(jì)算并輸出。Box1工作框圖如圖2所示。

時(shí)鐘CLK在每個(gè)運(yùn)算周期產(chǎn)生3次上升沿。該時(shí)鐘圖2的“count0_2”以3為模計(jì)數(shù),計(jì)數(shù)值送三選一數(shù)據(jù)選擇器,如圖3所示。并列輸入的三相數(shù)據(jù)16、516、266經(jīng)過(guò)該電路變成時(shí)間上承接的數(shù)據(jù)result[9..0],這樣送入的三相數(shù)據(jù)就實(shí)現(xiàn)了合成

    摘要:簡(jiǎn)要介紹利用MaxplusII軟件來(lái)實(shí)現(xiàn)VVVF控制SPWM變頻調(diào)速的方法。設(shè)計(jì)中提出一種三相分時(shí)運(yùn)算思路,詳細(xì)闡明其具體實(shí)現(xiàn)方式。試驗(yàn)證明,CPLD應(yīng)用于變頻調(diào)速系統(tǒng)控制是非、常有效的,使用分時(shí)復(fù)用電路大大減少了CPLD使用邏輯門(mén)的數(shù)目。

    關(guān)鍵詞:三相分時(shí)運(yùn)算 變頻調(diào)速 可編程邏輯器件

變頻調(diào)速的實(shí)現(xiàn),目前一般利用CPU加片內(nèi)外設(shè)的專用微處理器。但是,專用微處理器大量占用CPU,受時(shí)鐘限制,很難實(shí)現(xiàn)高精度算法,且引腳I/O口有限。用CPLD(復(fù)雜可編程邏輯器件)設(shè)計(jì)乃至仿真、驗(yàn)證、利用ISP(在系統(tǒng)編程)對(duì)硬件調(diào)試都非常方便,開(kāi)發(fā)周期很短,且I/O口很多,可以隨意設(shè)定,故用CPLD設(shè)計(jì)專用芯片有很大的發(fā)展前途。如果非大量應(yīng)用可直接運(yùn)用CPLD,價(jià)格也可以接受;大量應(yīng)用可在此基礎(chǔ)上設(shè)計(jì)制造專用芯片(ASIC)。本文研究VVVF變頻調(diào)速實(shí)現(xiàn)的策略,詳細(xì)介紹應(yīng)用于該系統(tǒng)的一種分時(shí)時(shí)復(fù)用電路,用CPLD實(shí)現(xiàn)。

1 ALTERA公司MaxplusII軟件簡(jiǎn)介

CPLD是可由用戶進(jìn)行編程(又稱配置)實(shí)現(xiàn)所需邏輯功能的數(shù)字集成電路。MaxplusII可編程邏輯開(kāi)發(fā)軟件提供了一種與結(jié)構(gòu)無(wú)關(guān)的設(shè)計(jì)環(huán)境,使應(yīng)用ALTERA通用CPLD的設(shè)計(jì)得能方便地進(jìn)行設(shè)計(jì)輸入、快速處理和器件編程。MaxplusII提供了全面的邏輯設(shè)計(jì)能力,可將文本、圖形和波形等設(shè)計(jì)輸入方法任意組合建立起有層次的單器件或多器件設(shè)計(jì)。MaxplusII編譯器(Compiler)完成最小化和邏輯綜合,把設(shè)計(jì)裝配成一個(gè)或多個(gè)器件并產(chǎn)生編程數(shù)據(jù);還可進(jìn)行設(shè)計(jì)校驗(yàn),包括功能仿真、定時(shí)仿真、影響速度的關(guān)鍵路徑的延時(shí)預(yù)測(cè)以及多系列器件交叉的多器件仿真。Compiler的Fitter(適配)模塊應(yīng)用試探法把經(jīng)過(guò)綜合的設(shè)計(jì)最恰當(dāng)?shù)赜靡粋(gè)或多個(gè)器件實(shí)現(xiàn)。這種自動(dòng)適配功能使設(shè)計(jì)者得以從冗長(zhǎng)的布局與布線工作解脫出來(lái)。綜上所述,以MaxplusII為EDA軟件工具,周期短、集成度高、價(jià)格合適、可實(shí)現(xiàn)強(qiáng)大的邏輯功能。}

2 分時(shí)復(fù)用思路的實(shí)現(xiàn)

由于控制芯片需要輸出三相六路SPWM脈沖信號(hào),這就需要在每個(gè)載波周期查三解函數(shù)表。查三角函數(shù)表法取得所需三角函數(shù)值的電路結(jié)構(gòu)兩種:一種是建立三個(gè)相位互差120°的三角函數(shù)表,輸出的SPWM波形脈沖的脈寬數(shù)據(jù)通過(guò)即時(shí)運(yùn)算電路得到,三相數(shù)據(jù)分別計(jì)算,各占用一個(gè)查表電路;一種是通過(guò)一個(gè)三角函數(shù)表,輸出的SPWM波形脈沖的脈寬數(shù)據(jù)通過(guò)分時(shí)函數(shù)表,輸出的SPWM波形脈沖的脈寬數(shù)據(jù)通過(guò)分時(shí)運(yùn)算電路得到,運(yùn)算時(shí)間對(duì)輸出波形不會(huì)有什么影響,內(nèi)部的ROM空間要求也很小。

如果每相分別用獨(dú)立的電路實(shí)現(xiàn),將多耗費(fèi)許多邏輯門(mén),并且占用三個(gè)正弦表格。這在設(shè)計(jì)上是簡(jiǎn)單的,但在實(shí)際上卻非常不合理。本文提出一種實(shí)現(xiàn)三相分時(shí)的思路,大大減少了邏輯數(shù)目,僅增加分時(shí)信號(hào)和信號(hào)分離電路,達(dá)到只占用一個(gè)正弦表格,并且只耗用一個(gè)計(jì)算電路的效果。試驗(yàn)證明,這種三相分時(shí)計(jì)算電路穩(wěn)定、電路結(jié)構(gòu)簡(jiǎn)單。電路原理如圖1所示。

    圖1中D點(diǎn)為待分離的三相正弦數(shù)據(jù)經(jīng)幅度調(diào)制后的瞬時(shí)值,由box1計(jì)算產(chǎn)生。在每一個(gè)載波周期,從三角波的發(fā)生到出現(xiàn)波峰的時(shí)刻計(jì)算并輸出。Box1工作框圖如圖2所示。

時(shí)鐘CLK在每個(gè)運(yùn)算周期產(chǎn)生3次上升沿。該時(shí)鐘圖2的“count0_2”以3為模計(jì)數(shù),計(jì)數(shù)值送三選一數(shù)據(jù)選擇器,如圖3所示。并列輸入的三相數(shù)據(jù)16、516、266經(jīng)過(guò)該電路變成時(shí)間上承接的數(shù)據(jù)result[9..0],這樣送入的三相數(shù)據(jù)就實(shí)現(xiàn)了合成

相關(guān)IC型號(hào)

熱門(mén)點(diǎn)擊

 

推薦技術(shù)資料

聲道前級(jí)設(shè)計(jì)特點(diǎn)
    與通常的Hi-Fi前級(jí)不同,EP9307-CRZ這臺(tái)分... [詳細(xì)]
版權(quán)所有:51dzw.COM
深圳服務(wù)熱線:13751165337  13692101218
粵ICP備09112631號(hào)-6(miitbeian.gov.cn)
公網(wǎng)安備44030402000607
深圳市碧威特網(wǎng)絡(luò)技術(shù)有限公司
付款方式


 復(fù)制成功!