24位模數(shù)轉(zhuǎn)換器AD7713及其應(yīng)用
發(fā)布時間:2007/8/15 0:00:00 訪問次數(shù):3062
摘要:文章詳細介紹了AD公司的24模數(shù)轉(zhuǎn)換器AD7713的管腳定義、內(nèi)部控制字的定義、硬件接口及使用注意事項,列舉了AD7713與8031單片機的接口實例及編程方法,同時給出詳細的硬件接口電路及軟件程序設(shè)計。
關(guān)鍵詞:模數(shù)轉(zhuǎn)換器 可程控 硬件接口 軟件編程 AD7713
AD7713的AD公司的24位∑-Δ型模數(shù)據(jù)轉(zhuǎn)換,該芯片線性度好,轉(zhuǎn)換精度高,并具有校準方式多、數(shù)據(jù)轉(zhuǎn)換率可程控、功耗低(動態(tài)工作方式下的功耗典型值為3.5mW,掉電方式下為35μW)等特點,非常適合于高精度、低功耗數(shù)據(jù)采集系統(tǒng)的應(yīng)用。
AD7713為24腳DIP結(jié)構(gòu)封裝,有3個模擬輸入通道,其中第1、2兩個通道為差分式輸入,第3通道為單端輸入(可輸入大信號),輸入增益可編程控制(1~128)。AD7713的串行輸出和多種工作方式可以為系統(tǒng)連接提供方便可靠的接口方法。
1 AD7713的引腳定義
AD7713為大規(guī)模集成芯片,其24個引腳(參看圖1)分別定義如下:
SCLK(1):串行時鐘的輸入/輸出端,可用MODE腳的狀態(tài)來控制。當MODE=1時,芯片工作在內(nèi)部時鐘方式,此時SCLK腳輸出的是一個串行時鐘信號,當RFS或TFS變低時,SCLK被激活;而當RFS或TFS中的一個為高或器件完成一個輸出字的傳送后,SCLK轉(zhuǎn)為高阻態(tài)。當MODE=0時,芯片工作在外部時鐘方式,此時輸入的串行時鐘可用作數(shù)據(jù)傳送的移位脈沖。
MCLK IN(2):器件的主時鐘信號輸入腳,其主時鐘信號可由石英晶體或外部時鐘提供。使用石英晶體時,石英晶體可直接跨接在MCLK IN和MCLK OUT引腳之間;使用外部時鐘時,該腳可由與CMOS兼容的電平來驅(qū)動而將MCLK OUT腳懸空。輸入時鐘的頻率最高為2MHz。
MCLK OUT(3):當主時鐘用石英晶體或陶瓷諧振器時,應(yīng)將該石英晶體或陶瓷諧振器連接在MCLK IN與MCLK OUT引腳之間。
A0(4):地址輸入,當A0為低時,對器件的控制寄存器進行讀/寫操作;當A0為高時,對器件的數(shù)據(jù)寄存器或校準寄存器進行讀寫操作。
SYNC(5):邏輯輸入,當系統(tǒng)使用多個AD7713時,使用該引腳可實現(xiàn)各芯片內(nèi)部數(shù)字濾波器的同步。
MODE(6):邏輯輸入,當MODE=1時,器件采用內(nèi)部時鐘方式;當MODE=0時,器件采用部時鐘方式。
引腳7~10:這四個引腳分別為模擬輸入通道1、2的正、負輸入端。
STANDBY(11):邏輯輸入,當該引腳為低時,將切斷器件內(nèi)部模擬和數(shù)字電路的電源,從而使AD7713處于低功耗狀態(tài)。
AVDD(12):模擬正電源,+5~+10V。
RTD1(13):恒流輸出,通常為200μA,可用作電阻式熱敏器件的激勵電流,該電流可由程序來控制通/斷。
REF IN_(14):參考輸入,其電位可取AVDD與AGND之間的任意值。
REF IN+(15):參考輸入,應(yīng)注意REF IN+,必須在于REF IN-。
RTD2(16):與RTD1腳功能大體相同,也可與RTD1組合使用,另外,利用此腳可在三線RTD結(jié)構(gòu)中消除引線電阻所產(chǎn)生的誤差。
AIN3(17):模擬輸入通道3,輸入信號幅度可達±4VREF/GAIN,當GAIN=1且VREF=2.5V時,AIN3的輸入范圍為±10V。
摘要:文章詳細介紹了AD公司的24模數(shù)轉(zhuǎn)換器AD7713的管腳定義、內(nèi)部控制字的定義、硬件接口及使用注意事項,列舉了AD7713與8031單片機的接口實例及編程方法,同時給出詳細的硬件接口電路及軟件程序設(shè)計。
關(guān)鍵詞:模數(shù)轉(zhuǎn)換器 可程控 硬件接口 軟件編程 AD7713
AD7713的AD公司的24位∑-Δ型模數(shù)據(jù)轉(zhuǎn)換,該芯片線性度好,轉(zhuǎn)換精度高,并具有校準方式多、數(shù)據(jù)轉(zhuǎn)換率可程控、功耗低(動態(tài)工作方式下的功耗典型值為3.5mW,掉電方式下為35μW)等特點,非常適合于高精度、低功耗數(shù)據(jù)采集系統(tǒng)的應(yīng)用。
AD7713為24腳DIP結(jié)構(gòu)封裝,有3個模擬輸入通道,其中第1、2兩個通道為差分式輸入,第3通道為單端輸入(可輸入大信號),輸入增益可編程控制(1~128)。AD7713的串行輸出和多種工作方式可以為系統(tǒng)連接提供方便可靠的接口方法。
1 AD7713的引腳定義
AD7713為大規(guī)模集成芯片,其24個引腳(參看圖1)分別定義如下:
SCLK(1):串行時鐘的輸入/輸出端,可用MODE腳的狀態(tài)來控制。當MODE=1時,芯片工作在內(nèi)部時鐘方式,此時SCLK腳輸出的是一個串行時鐘信號,當RFS或TFS變低時,SCLK被激活;而當RFS或TFS中的一個為高或器件完成一個輸出字的傳送后,SCLK轉(zhuǎn)為高阻態(tài)。當MODE=0時,芯片工作在外部時鐘方式,此時輸入的串行時鐘可用作數(shù)據(jù)傳送的移位脈沖。
MCLK IN(2):器件的主時鐘信號輸入腳,其主時鐘信號可由石英晶體或外部時鐘提供。使用石英晶體時,石英晶體可直接跨接在MCLK IN和MCLK OUT引腳之間;使用外部時鐘時,該腳可由與CMOS兼容的電平來驅(qū)動而將MCLK OUT腳懸空。輸入時鐘的頻率最高為2MHz。
MCLK OUT(3):當主時鐘用石英晶體或陶瓷諧振器時,應(yīng)將該石英晶體或陶瓷諧振器連接在MCLK IN與MCLK OUT引腳之間。
A0(4):地址輸入,當A0為低時,對器件的控制寄存器進行讀/寫操作;當A0為高時,對器件的數(shù)據(jù)寄存器或校準寄存器進行讀寫操作。
SYNC(5):邏輯輸入,當系統(tǒng)使用多個AD7713時,使用該引腳可實現(xiàn)各芯片內(nèi)部數(shù)字濾波器的同步。
MODE(6):邏輯輸入,當MODE=1時,器件采用內(nèi)部時鐘方式;當MODE=0時,器件采用部時鐘方式。
引腳7~10:這四個引腳分別為模擬輸入通道1、2的正、負輸入端。
STANDBY(11):邏輯輸入,當該引腳為低時,將切斷器件內(nèi)部模擬和數(shù)字電路的電源,從而使AD7713處于低功耗狀態(tài)。
AVDD(12):模擬正電源,+5~+10V。
RTD1(13):恒流輸出,通常為200μA,可用作電阻式熱敏器件的激勵電流,該電流可由程序來控制通/斷。
REF IN_(14):參考輸入,其電位可取AVDD與AGND之間的任意值。
REF IN+(15):參考輸入,應(yīng)注意REF IN+,必須在于REF IN-。
RTD2(16):與RTD1腳功能大體相同,也可與RTD1組合使用,另外,利用此腳可在三線RTD結(jié)構(gòu)中消除引線電阻所產(chǎn)生的誤差。
AIN3(17):模擬輸入通道3,輸入信號幅度可達±4VREF/GAIN,當GAIN=1且VREF=2.5V時,AIN3的輸入范圍為±10V。
熱門點擊
- 24位模數(shù)轉(zhuǎn)換器AD7713及其應(yīng)用
- 電壓/頻率和頻率/電壓轉(zhuǎn)換器VF320
- 12位并行模/數(shù)轉(zhuǎn)換芯片AD1674及其應(yīng)用
- XILINX新推出的SPARTAN-3E系列
- 廉價隔離型高精度D/A轉(zhuǎn)換器
- Straix器件在DVB-T調(diào)制器中的應(yīng)用
- 八通道24位微功耗無延時△-∑模數(shù)轉(zhuǎn)換LTC
- 一種基于AT89C1051/2051的低成本
- 高性能∑-Δ ADC的原理及應(yīng)用
- 高速A/D轉(zhuǎn)換器TLC5540及其應(yīng)用
推薦技術(shù)資料
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究
深圳服務(wù)熱線:13692101218 13751165337
粵ICP備09112631號-6(miitbeian.gov.cn)

深圳市碧威特網(wǎng)絡(luò)技術(shù)有限公司
付款方式