專為FPGA優(yōu)化的ARM軟處理器
發(fā)布時間:2007/8/15 0:00:00 訪問次數(shù):468
FPGA解決方案供應商Actel公司推出了專為其 FPGA應用而優(yōu)化的軟ARM7 系列處理器——CoreMP7。Actel采用新的經(jīng)營模式,讓用戶采購具有ARM功能的 ProASIC3器件時,毋須額外付費即可使用CoreMP7,以實現(xiàn)低成本的系統(tǒng)整合。CoreMP7今后還會擴展至其它系列的應用中,包括以Actel最新推出Fusion 融合技術(shù)為基礎(chǔ)的器件,該技術(shù)將模擬和非易失性內(nèi)存集成于單個器件上。
Actel應用及IP解決方案高級總監(jiān)Yankin Tanurhan博士介紹,Actel已對32位ARM7進行優(yōu)化,全面提升其速度并減少其處理器尺寸,以便更適用于FPGA器件中。配備ARM技術(shù)的M7 ProASIC3器件具有卓越的性價比組合,能支持多達300萬系統(tǒng)門。M7 ProASIC3器件充分發(fā)揮以Flash技術(shù)為基礎(chǔ)ProASIC3系列的安全性優(yōu)勢,再結(jié)合Actel專有的FlashLock技術(shù),能防止篡改的問題出現(xiàn),保證用戶寶貴的IP不會被剽竊或復制。此外,該單芯片器件同時提供所有Actel FPGA固有的固件錯誤免疫和上電即行 (LAPU) 能力。
據(jù)了解,CoreMP7的工作頻率高達25MHz,執(zhí)行成本低至2. 75美元。適合于消費電子、數(shù)碼相機、廚房電器、汽車引擎控制系統(tǒng)、汽車信息系統(tǒng)、機器人和醫(yī)療設備以及軍事和航空等多種應用領(lǐng)域。
與時同時,Actel還推出名為CoreConsole的IP開發(fā)平臺 (IDP),有助于簡化以FPGA為基礎(chǔ)系統(tǒng)級應用的構(gòu)建。利用CoreConsole,設計人員可以迅速組建以FPGA為基礎(chǔ)設計的元件,包括系統(tǒng)處理器、可配置微處理器子系統(tǒng)及互連總線。該工具將發(fā)揮重要的作用,協(xié)助以Flash為基礎(chǔ)單芯片Actel FPGA引進全新ARM7 系列軟IP微處理器CoreMP7的開發(fā)。
Actel 市場拓展副總裁Dennis Kish說,采用Actel的CoreMP7進行系統(tǒng)級設計需要在微處理器內(nèi)核周圍引進一個支持子系統(tǒng)。該子系統(tǒng)內(nèi)容包括中斷控制器、內(nèi)存控制器、計時器、串連接口、I/O端口和上電復位 (POR) 電路,如以人手引進工序既繁瑣又費時。利用CoreConsole便能簡化該子系統(tǒng)的引進和配置,通過自動實現(xiàn)部件的組構(gòu),讓用戶在圖形界面上完成子系統(tǒng)的功能裝配,從而將開發(fā)時間從數(shù)日縮短到數(shù)分鐘。
網(wǎng)址:www.actel.com
FPGA解決方案供應商Actel公司推出了專為其 FPGA應用而優(yōu)化的軟ARM7 系列處理器——CoreMP7。Actel采用新的經(jīng)營模式,讓用戶采購具有ARM功能的 ProASIC3器件時,毋須額外付費即可使用CoreMP7,以實現(xiàn)低成本的系統(tǒng)整合。CoreMP7今后還會擴展至其它系列的應用中,包括以Actel最新推出Fusion 融合技術(shù)為基礎(chǔ)的器件,該技術(shù)將模擬和非易失性內(nèi)存集成于單個器件上。
Actel應用及IP解決方案高級總監(jiān)Yankin Tanurhan博士介紹,Actel已對32位ARM7進行優(yōu)化,全面提升其速度并減少其處理器尺寸,以便更適用于FPGA器件中。配備ARM技術(shù)的M7 ProASIC3器件具有卓越的性價比組合,能支持多達300萬系統(tǒng)門。M7 ProASIC3器件充分發(fā)揮以Flash技術(shù)為基礎(chǔ)ProASIC3系列的安全性優(yōu)勢,再結(jié)合Actel專有的FlashLock技術(shù),能防止篡改的問題出現(xiàn),保證用戶寶貴的IP不會被剽竊或復制。此外,該單芯片器件同時提供所有Actel FPGA固有的固件錯誤免疫和上電即行 (LAPU) 能力。
據(jù)了解,CoreMP7的工作頻率高達25MHz,執(zhí)行成本低至2. 75美元。適合于消費電子、數(shù)碼相機、廚房電器、汽車引擎控制系統(tǒng)、汽車信息系統(tǒng)、機器人和醫(yī)療設備以及軍事和航空等多種應用領(lǐng)域。
與時同時,Actel還推出名為CoreConsole的IP開發(fā)平臺 (IDP),有助于簡化以FPGA為基礎(chǔ)系統(tǒng)級應用的構(gòu)建。利用CoreConsole,設計人員可以迅速組建以FPGA為基礎(chǔ)設計的元件,包括系統(tǒng)處理器、可配置微處理器子系統(tǒng)及互連總線。該工具將發(fā)揮重要的作用,協(xié)助以Flash為基礎(chǔ)單芯片Actel FPGA引進全新ARM7 系列軟IP微處理器CoreMP7的開發(fā)。
Actel 市場拓展副總裁Dennis Kish說,采用Actel的CoreMP7進行系統(tǒng)級設計需要在微處理器內(nèi)核周圍引進一個支持子系統(tǒng)。該子系統(tǒng)內(nèi)容包括中斷控制器、內(nèi)存控制器、計時器、串連接口、I/O端口和上電復位 (POR) 電路,如以人手引進工序既繁瑣又費時。利用CoreConsole便能簡化該子系統(tǒng)的引進和配置,通過自動實現(xiàn)部件的組構(gòu),讓用戶在圖形界面上完成子系統(tǒng)的功能裝配,從而將開發(fā)時間從數(shù)日縮短到數(shù)分鐘。
網(wǎng)址:www.actel.com