12位并行輸出AD轉(zhuǎn)換器AD7492
發(fā)布時間:2007/8/15 0:00:00 訪問次數(shù):800
摘要:AD7492是ANALOG DEVICES生產(chǎn)的12位并行輸出AD轉(zhuǎn)換器,它具有1MSPS的高數(shù)據(jù)通過率和低功耗、無管線延時以及可變數(shù)字接口等特點。文中介紹了AD7492的主要性能及應(yīng)用電路。
關(guān)鍵詞:AD轉(zhuǎn)換器 數(shù)據(jù)通過率 并行接口 AD7492
1 概述
AD7492是AD公司推出的12位高速、低功耗、逐次逼近式AD轉(zhuǎn)換器。它可在2.7V~5.25V的電壓下工作,其數(shù)據(jù)通過率高達1MSPS。它內(nèi)含一個低噪聲、寬頻帶的跟蹤/保持放大器,可以處理高達10MHz的寬頻信號。
AD7492很容易與微處理器或DSP接口。輸入信號從CONVST的下降沿開始被采樣,轉(zhuǎn)換也從此點啟動。忙信號線在轉(zhuǎn)換起始時為高電平,810ns后跳變?yōu)榈碗娖揭员硎巨D(zhuǎn)換結(jié)束。沒有與此過程相關(guān)的管線延時。轉(zhuǎn)換結(jié)果是借助標準CS和RD信號從一個高速并行接口存取的。
AD7492采用先進的技術(shù)來獲得高數(shù)據(jù)通過率下的低功耗。在5V電壓下,速度為1MSPS時,平均電流僅為1.72mA;它還可對可變電壓/數(shù)據(jù)通過率進行管理。在5V供電電壓和500kSPS數(shù)據(jù)通過率下的消耗電流為1.24mA。
AD7492具有全部休眠和部分休眠兩種模式,采用休眠模式可以在低數(shù)據(jù)通過率時實現(xiàn)低功力量。在5V電壓時,若速度為100kSPS,則平均電流為230μA。AD7492的模擬輸入范圍為0~REF IN。另外,該器件內(nèi)部還可提供2.5V參考電壓,同時,該參考也對外部有效。器件的轉(zhuǎn)換速度由內(nèi)部時鐘決定。AD7492的主要特性如下:
●額定電壓VDD為2.7V~5.25V;
●高數(shù)據(jù)通過率:數(shù)據(jù)通過率為1MSPS;
●功耗低:在5V電壓下,數(shù)據(jù)通過率為1MSPS時,功耗一般為8.6mW;
●輸入頻帶寬;100kHz輸入時,信噪比為70dB;
●具有片內(nèi)+2.5V參考電壓;
●具有片內(nèi)時鐘振蕩器;
●具有可變電壓/數(shù)據(jù)通過率管理功能,轉(zhuǎn)換時間由內(nèi)部時鐘決定。有部分和全部兩種休眠模式,采用休眠模式可在低數(shù)據(jù)通過率時使效能比達到最大;
●帶有高速并行接口;
●具有柔性數(shù)字接口。通過設(shè)定VDRIVE引腳可控制I/O引腳上的電壓;
●休眠模式的電流一般為50nA;
●無管線延時。是一個標準的逐次逼近式AD轉(zhuǎn)換器,可在采樣瞬間精確控制,采樣瞬間借助于CONVST的輸入和間隔停止轉(zhuǎn)換來控制;
●外圍元器件較少,可優(yōu)化電路板空間;
●采用24引腳SOIC或TSSOP封裝形式。
2 引腳功能
圖1所示為AD7492的功能框圖。圖2為其引腳排列。各引腳的功能如下:
CS:片選引腳。在CS和RD下降沿之后,系統(tǒng)把轉(zhuǎn)換結(jié)果放在數(shù)據(jù)總線上。由于CS和RD連接在輸入端的同一個與門上,因此信號是可以互換的。
RD:讀信號輸入端。通常連接到邏輯輸入端,以讀取轉(zhuǎn)換結(jié)果。若數(shù)據(jù)總線總是處于工作狀態(tài),則在忙信號線變?yōu)榈碗娖街皩⑿碌霓D(zhuǎn)換結(jié)果送出去,在這種情況下CS和RD可通過硬件方式連至低電平。
CONVST:啟動轉(zhuǎn)換輸入信
摘要:AD7492是ANALOG DEVICES生產(chǎn)的12位并行輸出AD轉(zhuǎn)換器,它具有1MSPS的高數(shù)據(jù)通過率和低功耗、無管線延時以及可變數(shù)字接口等特點。文中介紹了AD7492的主要性能及應(yīng)用電路。
關(guān)鍵詞:AD轉(zhuǎn)換器 數(shù)據(jù)通過率 并行接口 AD7492
1 概述
AD7492是AD公司推出的12位高速、低功耗、逐次逼近式AD轉(zhuǎn)換器。它可在2.7V~5.25V的電壓下工作,其數(shù)據(jù)通過率高達1MSPS。它內(nèi)含一個低噪聲、寬頻帶的跟蹤/保持放大器,可以處理高達10MHz的寬頻信號。
AD7492很容易與微處理器或DSP接口。輸入信號從CONVST的下降沿開始被采樣,轉(zhuǎn)換也從此點啟動。忙信號線在轉(zhuǎn)換起始時為高電平,810ns后跳變?yōu)榈碗娖揭员硎巨D(zhuǎn)換結(jié)束。沒有與此過程相關(guān)的管線延時。轉(zhuǎn)換結(jié)果是借助標準CS和RD信號從一個高速并行接口存取的。
AD7492采用先進的技術(shù)來獲得高數(shù)據(jù)通過率下的低功耗。在5V電壓下,速度為1MSPS時,平均電流僅為1.72mA;它還可對可變電壓/數(shù)據(jù)通過率進行管理。在5V供電電壓和500kSPS數(shù)據(jù)通過率下的消耗電流為1.24mA。
AD7492具有全部休眠和部分休眠兩種模式,采用休眠模式可以在低數(shù)據(jù)通過率時實現(xiàn)低功力量。在5V電壓時,若速度為100kSPS,則平均電流為230μA。AD7492的模擬輸入范圍為0~REF IN。另外,該器件內(nèi)部還可提供2.5V參考電壓,同時,該參考也對外部有效。器件的轉(zhuǎn)換速度由內(nèi)部時鐘決定。AD7492的主要特性如下:
●額定電壓VDD為2.7V~5.25V;
●高數(shù)據(jù)通過率:數(shù)據(jù)通過率為1MSPS;
●功耗低:在5V電壓下,數(shù)據(jù)通過率為1MSPS時,功耗一般為8.6mW;
●輸入頻帶寬;100kHz輸入時,信噪比為70dB;
●具有片內(nèi)+2.5V參考電壓;
●具有片內(nèi)時鐘振蕩器;
●具有可變電壓/數(shù)據(jù)通過率管理功能,轉(zhuǎn)換時間由內(nèi)部時鐘決定。有部分和全部兩種休眠模式,采用休眠模式可在低數(shù)據(jù)通過率時使效能比達到最大;
●帶有高速并行接口;
●具有柔性數(shù)字接口。通過設(shè)定VDRIVE引腳可控制I/O引腳上的電壓;
●休眠模式的電流一般為50nA;
●無管線延時。是一個標準的逐次逼近式AD轉(zhuǎn)換器,可在采樣瞬間精確控制,采樣瞬間借助于CONVST的輸入和間隔停止轉(zhuǎn)換來控制;
●外圍元器件較少,可優(yōu)化電路板空間;
●采用24引腳SOIC或TSSOP封裝形式。
2 引腳功能
圖1所示為AD7492的功能框圖。圖2為其引腳排列。各引腳的功能如下:
CS:片選引腳。在CS和RD下降沿之后,系統(tǒng)把轉(zhuǎn)換結(jié)果放在數(shù)據(jù)總線上。由于CS和RD連接在輸入端的同一個與門上,因此信號是可以互換的。
RD:讀信號輸入端。通常連接到邏輯輸入端,以讀取轉(zhuǎn)換結(jié)果。若數(shù)據(jù)總線總是處于工作狀態(tài),則在忙信號線變?yōu)榈碗娖街皩⑿碌霓D(zhuǎn)換結(jié)果送出去,在這種情況下CS和RD可通過硬件方式連至低電平。
CONVST:啟動轉(zhuǎn)換輸入信
熱門點擊
- 24位模數(shù)轉(zhuǎn)換器AD7713及其應(yīng)用
- 電壓/頻率和頻率/電壓轉(zhuǎn)換器VF320
- 12位并行模/數(shù)轉(zhuǎn)換芯片AD1674及其應(yīng)用
- XILINX新推出的SPARTAN-3E系列
- 廉價隔離型高精度D/A轉(zhuǎn)換器
- Straix器件在DVB-T調(diào)制器中的應(yīng)用
- 八通道24位微功耗無延時△-∑模數(shù)轉(zhuǎn)換LTC
- 一種基于AT89C1051/2051的低成本
- 高性能∑-Δ ADC的原理及應(yīng)用
- 高速A/D轉(zhuǎn)換器TLC5540及其應(yīng)用
推薦技術(shù)資料
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究