Xilinx推出全球性能最高的可配置DSP解決方案
發(fā)布時間:2008/6/5 0:00:00 訪問次數(shù):483
全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司( xilinx, inc. (nasdaq: xlnx) )今天宣布其屢獲殊榮的65nm virtex-5 sxt fpga平臺新增針對高性能數(shù)字信號處理(dsp)而優(yōu)化的virtex™-5 sxt240t器件。該器件高達(dá)528gmacs的乘法累加性能和超過190 gflops的單精度浮點dsp性能,為廣播視頻、醫(yī)療成像、無線通信、國防和高性能計算等應(yīng)用的開發(fā)人員提供了全球性能最高的可配置dsp解決方案。
“支持高分辨率(hd)視頻的廣播設(shè)備制造商要求比標(biāo)準(zhǔn)分辨率(sd)設(shè)計高出五倍以上的處理能力!睘轭I(lǐng)先廣電企業(yè)和視頻測試設(shè)備供應(yīng)商提供設(shè)計咨詢服務(wù)的omnitek公司總經(jīng)理roger fawcett說:“與市場上的任何其它fpga器件相比,virtex-5 sx240t能夠更好地滿足廣播和數(shù)字相機(jī)高級視頻處理算法所提出的計算需求。”
新推出的這款65nm virtex-5 sxt240t器件集成了1056個25 x 18 位的dsp48e邏輯片,設(shè)計人員可結(jié)合專用布線資源實現(xiàn)可擴(kuò)展的信號處理鏈。每個dsp48e 邏輯片典型動態(tài)功耗僅為1.4mw/100mhz ,不需要犧牲性能即可實現(xiàn)高效的電源管理。此外,sx240t擁有超過18mbit的塊ram用于存儲數(shù)據(jù)和系數(shù),還有24個高速gtp串行收發(fā)器,每個都可支持高達(dá)3.75gbps的數(shù)據(jù)速率。更高的dsp帶寬結(jié)合存儲器和高速串行連接使設(shè)計人員可以在印刷電路板上使用更少的器件,從而降低總體系統(tǒng)成本和功耗,與此同時仍然可以滿足嚴(yán)格的性能要求。
為支持sxt240t器件,賽靈思還推出了浮點運(yùn)算(fpo)ip內(nèi)核 4.0版。新版fpo ip內(nèi)核優(yōu)化使用25 x 18 位的dsp邏輯片來完成浮點乘法運(yùn)算,所需的資源僅為此前版本的一半。sxt240t 器件和fpo ip 內(nèi)核相結(jié)合可以為高性能計算、醫(yī)療成像和國防應(yīng)用提供超過190 gflops單精度浮點dsp性能。如此高的dsp性能使 sxt240t 的單精度浮點乘法運(yùn)算能力比競爭器件高出63%,單精度浮點加法運(yùn)算能力高出125%。
“sx240t 器件實現(xiàn)了邏輯、存儲器、信號處理和高速gtp串行收發(fā)器之間的最佳結(jié)合,從而可以滿足先進(jìn)dsp應(yīng)用的高性能需求!辟愳`思公司產(chǎn)品開發(fā)副總裁steve douglass說,“作為唯一提供內(nèi)建pci express® 端點和三模式ethernet mac模塊的fpga系列,virtex-5進(jìn)一步優(yōu)化了成本并使功耗進(jìn)一步降低!
xtremedsp工具
設(shè)計人員可以利用xtremedsp解決方案開發(fā)工具包(包括 system generator for dsp 和acceldsp™ 綜合工具)創(chuàng)建使用sxt240t 的dsp設(shè)計。利用這些工具,可以方便地將利用the mathworks™公司受歡迎的matlab® 和 simulink® dsp 建模環(huán)境開發(fā)的dsp算法在fpga硬件中實現(xiàn)。system generator for dsp 為賽靈思在simulink 環(huán)境中提供了優(yōu)化的dsp 模塊組、網(wǎng)表生成和硬件在環(huán)協(xié)同仿真(hardware-in-the-loop co-simulation)插件。acceldsp綜合工具進(jìn)一步擴(kuò)展了這些能力,還包括了定點轉(zhuǎn)換、設(shè)計試探以及浮點matlab算法rtl生成功能。
價格和供貨情況
客戶現(xiàn)在就可以利用最新的ise 10.1.01設(shè)計套件開始為下一代產(chǎn)品進(jìn)行基于sxt240t 的設(shè)計。器件的最初樣品將于2008年第3季度提供,并有望于第4季度實現(xiàn)全面量產(chǎn)。這些器件的價格現(xiàn)在就可提供;客戶可以聯(lián)絡(luò)賽靈思授權(quán)代表獲得報價。浮點運(yùn)算ip內(nèi)核v4.0作為ise10.1.01設(shè)計套件中內(nèi)核生成器(core generator)系統(tǒng)標(biāo)準(zhǔn)ip庫的一部分向客戶免費(fèi)提供。
全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司( xilinx, inc. (nasdaq: xlnx) )今天宣布其屢獲殊榮的65nm virtex-5 sxt fpga平臺新增針對高性能數(shù)字信號處理(dsp)而優(yōu)化的virtex™-5 sxt240t器件。該器件高達(dá)528gmacs的乘法累加性能和超過190 gflops的單精度浮點dsp性能,為廣播視頻、醫(yī)療成像、無線通信、國防和高性能計算等應(yīng)用的開發(fā)人員提供了全球性能最高的可配置dsp解決方案。
“支持高分辨率(hd)視頻的廣播設(shè)備制造商要求比標(biāo)準(zhǔn)分辨率(sd)設(shè)計高出五倍以上的處理能力!睘轭I(lǐng)先廣電企業(yè)和視頻測試設(shè)備供應(yīng)商提供設(shè)計咨詢服務(wù)的omnitek公司總經(jīng)理roger fawcett說:“與市場上的任何其它fpga器件相比,virtex-5 sx240t能夠更好地滿足廣播和數(shù)字相機(jī)高級視頻處理算法所提出的計算需求!
新推出的這款65nm virtex-5 sxt240t器件集成了1056個25 x 18 位的dsp48e邏輯片,設(shè)計人員可結(jié)合專用布線資源實現(xiàn)可擴(kuò)展的信號處理鏈。每個dsp48e 邏輯片典型動態(tài)功耗僅為1.4mw/100mhz ,不需要犧牲性能即可實現(xiàn)高效的電源管理。此外,sx240t擁有超過18mbit的塊ram用于存儲數(shù)據(jù)和系數(shù),還有24個高速gtp串行收發(fā)器,每個都可支持高達(dá)3.75gbps的數(shù)據(jù)速率。更高的dsp帶寬結(jié)合存儲器和高速串行連接使設(shè)計人員可以在印刷電路板上使用更少的器件,從而降低總體系統(tǒng)成本和功耗,與此同時仍然可以滿足嚴(yán)格的性能要求。
為支持sxt240t器件,賽靈思還推出了浮點運(yùn)算(fpo)ip內(nèi)核 4.0版。新版fpo ip內(nèi)核優(yōu)化使用25 x 18 位的dsp邏輯片來完成浮點乘法運(yùn)算,所需的資源僅為此前版本的一半。sxt240t 器件和fpo ip 內(nèi)核相結(jié)合可以為高性能計算、醫(yī)療成像和國防應(yīng)用提供超過190 gflops單精度浮點dsp性能。如此高的dsp性能使 sxt240t 的單精度浮點乘法運(yùn)算能力比競爭器件高出63%,單精度浮點加法運(yùn)算能力高出125%。
“sx240t 器件實現(xiàn)了邏輯、存儲器、信號處理和高速gtp串行收發(fā)器之間的最佳結(jié)合,從而可以滿足先進(jìn)dsp應(yīng)用的高性能需求!辟愳`思公司產(chǎn)品開發(fā)副總裁steve douglass說,“作為唯一提供內(nèi)建pci express® 端點和三模式ethernet mac模塊的fpga系列,virtex-5進(jìn)一步優(yōu)化了成本并使功耗進(jìn)一步降低!
xtremedsp工具
設(shè)計人員可以利用xtremedsp解決方案開發(fā)工具包(包括 system generator for dsp 和acceldsp™ 綜合工具)創(chuàng)建使用sxt240t 的dsp設(shè)計。利用這些工具,可以方便地將利用the mathworks™公司受歡迎的matlab® 和 simulink® dsp 建模環(huán)境開發(fā)的dsp算法在fpga硬件中實現(xiàn)。system generator for dsp 為賽靈思在simulink 環(huán)境中提供了優(yōu)化的dsp 模塊組、網(wǎng)表生成和硬件在環(huán)協(xié)同仿真(hardware-in-the-loop co-simulation)插件。acceldsp綜合工具進(jìn)一步擴(kuò)展了這些能力,還包括了定點轉(zhuǎn)換、設(shè)計試探以及浮點matlab算法rtl生成功能。
價格和供貨情況
客戶現(xiàn)在就可以利用最新的ise 10.1.01設(shè)計套件開始為下一代產(chǎn)品進(jìn)行基于sxt240t 的設(shè)計。器件的最初樣品將于2008年第3季度提供,并有望于第4季度實現(xiàn)全面量產(chǎn)。這些器件的價格現(xiàn)在就可提供;客戶可以聯(lián)絡(luò)賽靈思授權(quán)代表獲得報價。浮點運(yùn)算ip內(nèi)核v4.0作為ise10.1.01設(shè)計套件中內(nèi)核生成器(core generator)系統(tǒng)標(biāo)準(zhǔn)ip庫的一部分向客戶免費(fèi)提供。
熱門點擊
- 基于DSP和USB的高速數(shù)據(jù)采集與處理系統(tǒng)設(shè)
- 賽靈思推出Virtex-5 SXT240T高
- 基于DSP的音頻會議信號合成算法研究
- Xilinx推出全球性能最高的可配置DSP解
- TI推出業(yè)界最低功耗可編程DSP
推薦技術(shù)資料
- 業(yè)余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細(xì)]
- 100V高頻半橋N-溝道功率MOSFET驅(qū)動
- 集成高端和低端 FET 和驅(qū)動
- 柵極驅(qū)動單片半橋芯片MP869
- 數(shù)字恒定導(dǎo)通時間控制模式(COT)應(yīng)用探究
- 高效率 (CSP/QFN/BG
- IC 工藝、封裝技術(shù)、單片設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究