典型ASIC設(shè)計(jì)主要流程
發(fā)布時(shí)間:2008/7/17 0:00:00 訪問(wèn)次數(shù):1475
典型asic設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程:
1) 、結(jié)構(gòu)及電氣規(guī)定。
2)、rtl級(jí) 典型asic設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程:
1) 、結(jié)構(gòu)及電氣規(guī)定。
2)、rtl級(jí)代碼設(shè)計(jì)和仿真測(cè)試平臺(tái)文件準(zhǔn)備。
3)、為具有存儲(chǔ)單元的模塊插入bist(design for test 設(shè)計(jì))。
4)、為了驗(yàn)證設(shè)計(jì)功能,進(jìn)行完全設(shè)計(jì)的動(dòng)態(tài)仿真。
5)、設(shè)計(jì)環(huán)境設(shè)置。包括使用的設(shè)計(jì)庫(kù)和其他一些環(huán)境變量。
6)、使用 design compiler工具,約束和綜合設(shè)計(jì),并且加入掃描鏈(或者jtag)。
7)、使用 design compiler自帶靜態(tài)時(shí)序分析器,進(jìn)行模塊級(jí)靜態(tài)時(shí)序分析。
8)、使用 formality工具,進(jìn)行 rtl級(jí)和綜合后門(mén)級(jí)網(wǎng)表的 formal verification。
9)、版圖布局布線之前,使用primetime工具進(jìn)行整個(gè)設(shè)計(jì)的靜態(tài)時(shí)序分析。
10)、將時(shí)序約束前標(biāo)注到版圖生成工具。
11)、時(shí)序驅(qū)動(dòng)的單元布局,時(shí)鐘樹(shù)插入和全局布線。
12)、將時(shí)鐘樹(shù)插入到dc的原始設(shè)計(jì)中。
13)、使用 formality,對(duì)綜合后網(wǎng)表和插入時(shí)鐘樹(shù)網(wǎng)表進(jìn)行 formal verification。
14)、從全局布線后的版圖中提取出估算的時(shí)間延時(shí)信息。
15)、將估算的時(shí)間延時(shí)信息反標(biāo)注到design compiler或者 primetime。
16)、在primetime中進(jìn)行靜態(tài)時(shí)序分析。
17)、在design compiler中進(jìn)行設(shè)計(jì)優(yōu)化。
18)、設(shè)計(jì)的詳細(xì)布線。
19)、從詳細(xì)布線的設(shè)計(jì)中提取出實(shí)際時(shí)間延時(shí)信息。
20)、將提取出的實(shí)際時(shí)間延時(shí)信息反標(biāo)注到design compiler或者primetime中。
21)、使用primetime進(jìn)行版圖后的靜態(tài)時(shí)序分析。
22)、在 design compiler中進(jìn)行設(shè)計(jì)優(yōu)化(如果需要)。
23)、進(jìn)行版圖后帶時(shí)間信息的門(mén)級(jí)仿真。
24)、 lvs和drc驗(yàn)證,然后流片。設(shè)計(jì)和仿真測(cè)試平臺(tái)文件準(zhǔn)備。
3)、為具有存儲(chǔ)單元的模塊插入bist(design for test 設(shè)計(jì))。
4)、為了驗(yàn)證設(shè)計(jì)功能,進(jìn)行完全設(shè)計(jì)的動(dòng)態(tài)仿真。
5)、設(shè)計(jì)環(huán)境設(shè)置。包括使用的設(shè)計(jì)庫(kù)和其他一些環(huán)境變量。
6)、使用 design compiler工具,約束和綜合設(shè)計(jì),并且加入掃描鏈(或者jtag)。
7)、使用 design compiler自帶靜態(tài)時(shí)序分析器,進(jìn)行模塊級(jí)靜態(tài)時(shí)序分析。
8)、使用 formality工具,進(jìn)行 rtl級(jí)和綜合后門(mén)級(jí)網(wǎng)表的 formal verification。
9)、版圖布局布線之前,使用primetime工具進(jìn)行整個(gè)設(shè)計(jì)的靜態(tài)時(shí)序分析。
10)、將時(shí)序約束前標(biāo)注到版圖生成工具。
11)、時(shí)序驅(qū)動(dòng)的單元布局,時(shí)鐘樹(shù)插入和全局布線。
12)、將時(shí)鐘樹(shù)插入到dc的原始設(shè)計(jì)中。
13)、使用 formality,對(duì)綜合后網(wǎng)表和插入時(shí)鐘樹(shù)網(wǎng)表進(jìn)行 formal verification。
14)、從全局布線后的版圖中提取出估算的時(shí)間延時(shí)信息。
15)、將估算的時(shí)間延時(shí)信息反標(biāo)注到design compiler或者 primetime。
16)、在primetime中進(jìn)行靜態(tài)時(shí)序分析。
17)、在design compiler中進(jìn)行設(shè)計(jì)優(yōu)化。
18)、設(shè)計(jì)的詳細(xì)布線。
19)、從詳細(xì)布線的設(shè)計(jì)中提取出實(shí)際時(shí)間延時(shí)信息。
20)、將提取出的實(shí)際時(shí)間延時(shí)信息反標(biāo)注到design compiler或者primetime中。
21)、使用primetime進(jìn)行版圖后的靜態(tài)時(shí)序分析。
22)、在 design compiler中進(jìn)行設(shè)計(jì)優(yōu)化(如果需要)。
23)、進(jìn)行版圖后帶時(shí)間信息的門(mén)級(jí)仿真。
24)、 lvs和drc驗(yàn)證,然后流片。
1) 、結(jié)構(gòu)及電氣規(guī)定。
2)、rtl級(jí) 典型asic設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程:
1) 、結(jié)構(gòu)及電氣規(guī)定。
2)、rtl級(jí)代碼設(shè)計(jì)和仿真測(cè)試平臺(tái)文件準(zhǔn)備。
3)、為具有存儲(chǔ)單元的模塊插入bist(design for test 設(shè)計(jì))。
4)、為了驗(yàn)證設(shè)計(jì)功能,進(jìn)行完全設(shè)計(jì)的動(dòng)態(tài)仿真。
5)、設(shè)計(jì)環(huán)境設(shè)置。包括使用的設(shè)計(jì)庫(kù)和其他一些環(huán)境變量。
6)、使用 design compiler工具,約束和綜合設(shè)計(jì),并且加入掃描鏈(或者jtag)。
7)、使用 design compiler自帶靜態(tài)時(shí)序分析器,進(jìn)行模塊級(jí)靜態(tài)時(shí)序分析。
8)、使用 formality工具,進(jìn)行 rtl級(jí)和綜合后門(mén)級(jí)網(wǎng)表的 formal verification。
9)、版圖布局布線之前,使用primetime工具進(jìn)行整個(gè)設(shè)計(jì)的靜態(tài)時(shí)序分析。
10)、將時(shí)序約束前標(biāo)注到版圖生成工具。
11)、時(shí)序驅(qū)動(dòng)的單元布局,時(shí)鐘樹(shù)插入和全局布線。
12)、將時(shí)鐘樹(shù)插入到dc的原始設(shè)計(jì)中。
13)、使用 formality,對(duì)綜合后網(wǎng)表和插入時(shí)鐘樹(shù)網(wǎng)表進(jìn)行 formal verification。
14)、從全局布線后的版圖中提取出估算的時(shí)間延時(shí)信息。
15)、將估算的時(shí)間延時(shí)信息反標(biāo)注到design compiler或者 primetime。
16)、在primetime中進(jìn)行靜態(tài)時(shí)序分析。
17)、在design compiler中進(jìn)行設(shè)計(jì)優(yōu)化。
18)、設(shè)計(jì)的詳細(xì)布線。
19)、從詳細(xì)布線的設(shè)計(jì)中提取出實(shí)際時(shí)間延時(shí)信息。
20)、將提取出的實(shí)際時(shí)間延時(shí)信息反標(biāo)注到design compiler或者primetime中。
21)、使用primetime進(jìn)行版圖后的靜態(tài)時(shí)序分析。
22)、在 design compiler中進(jìn)行設(shè)計(jì)優(yōu)化(如果需要)。
23)、進(jìn)行版圖后帶時(shí)間信息的門(mén)級(jí)仿真。
24)、 lvs和drc驗(yàn)證,然后流片。設(shè)計(jì)和仿真測(cè)試平臺(tái)文件準(zhǔn)備。
3)、為具有存儲(chǔ)單元的模塊插入bist(design for test 設(shè)計(jì))。
4)、為了驗(yàn)證設(shè)計(jì)功能,進(jìn)行完全設(shè)計(jì)的動(dòng)態(tài)仿真。
5)、設(shè)計(jì)環(huán)境設(shè)置。包括使用的設(shè)計(jì)庫(kù)和其他一些環(huán)境變量。
6)、使用 design compiler工具,約束和綜合設(shè)計(jì),并且加入掃描鏈(或者jtag)。
7)、使用 design compiler自帶靜態(tài)時(shí)序分析器,進(jìn)行模塊級(jí)靜態(tài)時(shí)序分析。
8)、使用 formality工具,進(jìn)行 rtl級(jí)和綜合后門(mén)級(jí)網(wǎng)表的 formal verification。
9)、版圖布局布線之前,使用primetime工具進(jìn)行整個(gè)設(shè)計(jì)的靜態(tài)時(shí)序分析。
10)、將時(shí)序約束前標(biāo)注到版圖生成工具。
11)、時(shí)序驅(qū)動(dòng)的單元布局,時(shí)鐘樹(shù)插入和全局布線。
12)、將時(shí)鐘樹(shù)插入到dc的原始設(shè)計(jì)中。
13)、使用 formality,對(duì)綜合后網(wǎng)表和插入時(shí)鐘樹(shù)網(wǎng)表進(jìn)行 formal verification。
14)、從全局布線后的版圖中提取出估算的時(shí)間延時(shí)信息。
15)、將估算的時(shí)間延時(shí)信息反標(biāo)注到design compiler或者 primetime。
16)、在primetime中進(jìn)行靜態(tài)時(shí)序分析。
17)、在design compiler中進(jìn)行設(shè)計(jì)優(yōu)化。
18)、設(shè)計(jì)的詳細(xì)布線。
19)、從詳細(xì)布線的設(shè)計(jì)中提取出實(shí)際時(shí)間延時(shí)信息。
20)、將提取出的實(shí)際時(shí)間延時(shí)信息反標(biāo)注到design compiler或者primetime中。
21)、使用primetime進(jìn)行版圖后的靜態(tài)時(shí)序分析。
22)、在 design compiler中進(jìn)行設(shè)計(jì)優(yōu)化(如果需要)。
23)、進(jìn)行版圖后帶時(shí)間信息的門(mén)級(jí)仿真。
24)、 lvs和drc驗(yàn)證,然后流片。
典型asic設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程:
1) 、結(jié)構(gòu)及電氣規(guī)定。
2)、rtl級(jí) 典型asic設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程:
1) 、結(jié)構(gòu)及電氣規(guī)定。
2)、rtl級(jí)代碼設(shè)計(jì)和仿真測(cè)試平臺(tái)文件準(zhǔn)備。
3)、為具有存儲(chǔ)單元的模塊插入bist(design for test 設(shè)計(jì))。
4)、為了驗(yàn)證設(shè)計(jì)功能,進(jìn)行完全設(shè)計(jì)的動(dòng)態(tài)仿真。
5)、設(shè)計(jì)環(huán)境設(shè)置。包括使用的設(shè)計(jì)庫(kù)和其他一些環(huán)境變量。
6)、使用 design compiler工具,約束和綜合設(shè)計(jì),并且加入掃描鏈(或者jtag)。
7)、使用 design compiler自帶靜態(tài)時(shí)序分析器,進(jìn)行模塊級(jí)靜態(tài)時(shí)序分析。
8)、使用 formality工具,進(jìn)行 rtl級(jí)和綜合后門(mén)級(jí)網(wǎng)表的 formal verification。
9)、版圖布局布線之前,使用primetime工具進(jìn)行整個(gè)設(shè)計(jì)的靜態(tài)時(shí)序分析。
10)、將時(shí)序約束前標(biāo)注到版圖生成工具。
11)、時(shí)序驅(qū)動(dòng)的單元布局,時(shí)鐘樹(shù)插入和全局布線。
12)、將時(shí)鐘樹(shù)插入到dc的原始設(shè)計(jì)中。
13)、使用 formality,對(duì)綜合后網(wǎng)表和插入時(shí)鐘樹(shù)網(wǎng)表進(jìn)行 formal verification。
14)、從全局布線后的版圖中提取出估算的時(shí)間延時(shí)信息。
15)、將估算的時(shí)間延時(shí)信息反標(biāo)注到design compiler或者 primetime。
16)、在primetime中進(jìn)行靜態(tài)時(shí)序分析。
17)、在design compiler中進(jìn)行設(shè)計(jì)優(yōu)化。
18)、設(shè)計(jì)的詳細(xì)布線。
19)、從詳細(xì)布線的設(shè)計(jì)中提取出實(shí)際時(shí)間延時(shí)信息。
20)、將提取出的實(shí)際時(shí)間延時(shí)信息反標(biāo)注到design compiler或者primetime中。
21)、使用primetime進(jìn)行版圖后的靜態(tài)時(shí)序分析。
22)、在 design compiler中進(jìn)行設(shè)計(jì)優(yōu)化(如果需要)。
23)、進(jìn)行版圖后帶時(shí)間信息的門(mén)級(jí)仿真。
24)、 lvs和drc驗(yàn)證,然后流片。設(shè)計(jì)和仿真測(cè)試平臺(tái)文件準(zhǔn)備。
3)、為具有存儲(chǔ)單元的模塊插入bist(design for test 設(shè)計(jì))。
4)、為了驗(yàn)證設(shè)計(jì)功能,進(jìn)行完全設(shè)計(jì)的動(dòng)態(tài)仿真。
5)、設(shè)計(jì)環(huán)境設(shè)置。包括使用的設(shè)計(jì)庫(kù)和其他一些環(huán)境變量。
6)、使用 design compiler工具,約束和綜合設(shè)計(jì),并且加入掃描鏈(或者jtag)。
7)、使用 design compiler自帶靜態(tài)時(shí)序分析器,進(jìn)行模塊級(jí)靜態(tài)時(shí)序分析。
8)、使用 formality工具,進(jìn)行 rtl級(jí)和綜合后門(mén)級(jí)網(wǎng)表的 formal verification。
9)、版圖布局布線之前,使用primetime工具進(jìn)行整個(gè)設(shè)計(jì)的靜態(tài)時(shí)序分析。
10)、將時(shí)序約束前標(biāo)注到版圖生成工具。
11)、時(shí)序驅(qū)動(dòng)的單元布局,時(shí)鐘樹(shù)插入和全局布線。
12)、將時(shí)鐘樹(shù)插入到dc的原始設(shè)計(jì)中。
13)、使用 formality,對(duì)綜合后網(wǎng)表和插入時(shí)鐘樹(shù)網(wǎng)表進(jìn)行 formal verification。
14)、從全局布線后的版圖中提取出估算的時(shí)間延時(shí)信息。
15)、將估算的時(shí)間延時(shí)信息反標(biāo)注到design compiler或者 primetime。
16)、在primetime中進(jìn)行靜態(tài)時(shí)序分析。
17)、在design compiler中進(jìn)行設(shè)計(jì)優(yōu)化。
18)、設(shè)計(jì)的詳細(xì)布線。
19)、從詳細(xì)布線的設(shè)計(jì)中提取出實(shí)際時(shí)間延時(shí)信息。
20)、將提取出的實(shí)際時(shí)間延時(shí)信息反標(biāo)注到design compiler或者primetime中。
21)、使用primetime進(jìn)行版圖后的靜態(tài)時(shí)序分析。
22)、在 design compiler中進(jìn)行設(shè)計(jì)優(yōu)化(如果需要)。
23)、進(jìn)行版圖后帶時(shí)間信息的門(mén)級(jí)仿真。
24)、 lvs和drc驗(yàn)證,然后流片。
1) 、結(jié)構(gòu)及電氣規(guī)定。
2)、rtl級(jí) 典型asic設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程:
1) 、結(jié)構(gòu)及電氣規(guī)定。
2)、rtl級(jí)代碼設(shè)計(jì)和仿真測(cè)試平臺(tái)文件準(zhǔn)備。
3)、為具有存儲(chǔ)單元的模塊插入bist(design for test 設(shè)計(jì))。
4)、為了驗(yàn)證設(shè)計(jì)功能,進(jìn)行完全設(shè)計(jì)的動(dòng)態(tài)仿真。
5)、設(shè)計(jì)環(huán)境設(shè)置。包括使用的設(shè)計(jì)庫(kù)和其他一些環(huán)境變量。
6)、使用 design compiler工具,約束和綜合設(shè)計(jì),并且加入掃描鏈(或者jtag)。
7)、使用 design compiler自帶靜態(tài)時(shí)序分析器,進(jìn)行模塊級(jí)靜態(tài)時(shí)序分析。
8)、使用 formality工具,進(jìn)行 rtl級(jí)和綜合后門(mén)級(jí)網(wǎng)表的 formal verification。
9)、版圖布局布線之前,使用primetime工具進(jìn)行整個(gè)設(shè)計(jì)的靜態(tài)時(shí)序分析。
10)、將時(shí)序約束前標(biāo)注到版圖生成工具。
11)、時(shí)序驅(qū)動(dòng)的單元布局,時(shí)鐘樹(shù)插入和全局布線。
12)、將時(shí)鐘樹(shù)插入到dc的原始設(shè)計(jì)中。
13)、使用 formality,對(duì)綜合后網(wǎng)表和插入時(shí)鐘樹(shù)網(wǎng)表進(jìn)行 formal verification。
14)、從全局布線后的版圖中提取出估算的時(shí)間延時(shí)信息。
15)、將估算的時(shí)間延時(shí)信息反標(biāo)注到design compiler或者 primetime。
16)、在primetime中進(jìn)行靜態(tài)時(shí)序分析。
17)、在design compiler中進(jìn)行設(shè)計(jì)優(yōu)化。
18)、設(shè)計(jì)的詳細(xì)布線。
19)、從詳細(xì)布線的設(shè)計(jì)中提取出實(shí)際時(shí)間延時(shí)信息。
20)、將提取出的實(shí)際時(shí)間延時(shí)信息反標(biāo)注到design compiler或者primetime中。
21)、使用primetime進(jìn)行版圖后的靜態(tài)時(shí)序分析。
22)、在 design compiler中進(jìn)行設(shè)計(jì)優(yōu)化(如果需要)。
23)、進(jìn)行版圖后帶時(shí)間信息的門(mén)級(jí)仿真。
24)、 lvs和drc驗(yàn)證,然后流片。設(shè)計(jì)和仿真測(cè)試平臺(tái)文件準(zhǔn)備。
3)、為具有存儲(chǔ)單元的模塊插入bist(design for test 設(shè)計(jì))。
4)、為了驗(yàn)證設(shè)計(jì)功能,進(jìn)行完全設(shè)計(jì)的動(dòng)態(tài)仿真。
5)、設(shè)計(jì)環(huán)境設(shè)置。包括使用的設(shè)計(jì)庫(kù)和其他一些環(huán)境變量。
6)、使用 design compiler工具,約束和綜合設(shè)計(jì),并且加入掃描鏈(或者jtag)。
7)、使用 design compiler自帶靜態(tài)時(shí)序分析器,進(jìn)行模塊級(jí)靜態(tài)時(shí)序分析。
8)、使用 formality工具,進(jìn)行 rtl級(jí)和綜合后門(mén)級(jí)網(wǎng)表的 formal verification。
9)、版圖布局布線之前,使用primetime工具進(jìn)行整個(gè)設(shè)計(jì)的靜態(tài)時(shí)序分析。
10)、將時(shí)序約束前標(biāo)注到版圖生成工具。
11)、時(shí)序驅(qū)動(dòng)的單元布局,時(shí)鐘樹(shù)插入和全局布線。
12)、將時(shí)鐘樹(shù)插入到dc的原始設(shè)計(jì)中。
13)、使用 formality,對(duì)綜合后網(wǎng)表和插入時(shí)鐘樹(shù)網(wǎng)表進(jìn)行 formal verification。
14)、從全局布線后的版圖中提取出估算的時(shí)間延時(shí)信息。
15)、將估算的時(shí)間延時(shí)信息反標(biāo)注到design compiler或者 primetime。
16)、在primetime中進(jìn)行靜態(tài)時(shí)序分析。
17)、在design compiler中進(jìn)行設(shè)計(jì)優(yōu)化。
18)、設(shè)計(jì)的詳細(xì)布線。
19)、從詳細(xì)布線的設(shè)計(jì)中提取出實(shí)際時(shí)間延時(shí)信息。
20)、將提取出的實(shí)際時(shí)間延時(shí)信息反標(biāo)注到design compiler或者primetime中。
21)、使用primetime進(jìn)行版圖后的靜態(tài)時(shí)序分析。
22)、在 design compiler中進(jìn)行設(shè)計(jì)優(yōu)化(如果需要)。
23)、進(jìn)行版圖后帶時(shí)間信息的門(mén)級(jí)仿真。
24)、 lvs和drc驗(yàn)證,然后流片。
熱門(mén)點(diǎn)擊
- 典型ASIC設(shè)計(jì)主要流程
- LDRA工具套件支持最新發(fā)布的MISRA C
- Altera提升Arria GX系列收發(fā)器速
- Agilent推出GENESYS EDA軟件
- FPGA設(shè)計(jì)層次分析
- 在選用FPGA進(jìn)行設(shè)計(jì)時(shí)如何降低功耗
- 微捷碼發(fā)布新一代布局規(guī)劃自動(dòng)綜合產(chǎn)品——Hy
- Synopsys推出IC COMPILER布
- 時(shí)序邏輯等效性檢查方法使設(shè)計(jì)風(fēng)險(xiǎn)降至最低
- FPGA器件選型研究
推薦技術(shù)資料
- 聲道前級(jí)設(shè)計(jì)特點(diǎn)
- 與通常的Hi-Fi前級(jí)不同,EP9307-CRZ這臺(tái)分... [詳細(xì)]
- MOSFET 電感單片降壓開(kāi)關(guān)模式變換器優(yōu)勢(shì)
- SiC MOSFET 和 IG
- 新型 電隔離無(wú)芯線性霍爾效應(yīng)電
- 業(yè)界超小絕對(duì)位置編碼器技術(shù)參數(shù)設(shè)計(jì)
- 高帶寬、更高分辨率磁角度傳感技術(shù)應(yīng)用探究
- MagAlpha 角度位置傳感
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究