浓毛老太交欧美老妇热爱乱,蜜臀性色av免费,妺妺窝人体色www看美女,久久久久久久久久久大尺度免费视频,麻豆人妻无码性色av专区

位置:51電子網(wǎng) » 技術(shù)資料 » EDA/PLD

典型ASIC設(shè)計(jì)主要流程

發(fā)布時(shí)間:2008/7/17 0:00:00 訪問(wèn)次數(shù):1475

典型asic設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程:
1) 、結(jié)構(gòu)及電氣規(guī)定。
2)、rtl級(jí) 典型asic設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程:
1) 、結(jié)構(gòu)及電氣規(guī)定。
2)、rtl級(jí)代碼設(shè)計(jì)和仿真測(cè)試平臺(tái)文件準(zhǔn)備。
3)、為具有存儲(chǔ)單元的模塊插入bist(design for test 設(shè)計(jì))。
4)、為了驗(yàn)證設(shè)計(jì)功能,進(jìn)行完全設(shè)計(jì)的動(dòng)態(tài)仿真。
5)、設(shè)計(jì)環(huán)境設(shè)置。包括使用的設(shè)計(jì)庫(kù)和其他一些環(huán)境變量。
6)、使用 design compiler工具,約束和綜合設(shè)計(jì),并且加入掃描鏈(或者jtag)。
7)、使用 design compiler自帶靜態(tài)時(shí)序分析器,進(jìn)行模塊級(jí)靜態(tài)時(shí)序分析。
8)、使用 formality工具,進(jìn)行 rtl級(jí)和綜合后門(mén)級(jí)網(wǎng)表的 formal verification。
9)、版圖布局布線之前,使用primetime工具進(jìn)行整個(gè)設(shè)計(jì)的靜態(tài)時(shí)序分析。
10)、將時(shí)序約束前標(biāo)注到版圖生成工具。
11)、時(shí)序驅(qū)動(dòng)的單元布局,時(shí)鐘樹(shù)插入和全局布線。
12)、將時(shí)鐘樹(shù)插入到dc的原始設(shè)計(jì)中。
13)、使用 formality,對(duì)綜合后網(wǎng)表和插入時(shí)鐘樹(shù)網(wǎng)表進(jìn)行 formal verification。
14)、從全局布線后的版圖中提取出估算的時(shí)間延時(shí)信息。
15)、將估算的時(shí)間延時(shí)信息反標(biāo)注到design compiler或者 primetime。
16)、在primetime中進(jìn)行靜態(tài)時(shí)序分析。
17)、在design compiler中進(jìn)行設(shè)計(jì)優(yōu)化。
18)、設(shè)計(jì)的詳細(xì)布線。
19)、從詳細(xì)布線的設(shè)計(jì)中提取出實(shí)際時(shí)間延時(shí)信息。
20)、將提取出的實(shí)際時(shí)間延時(shí)信息反標(biāo)注到design compiler或者primetime中。
21)、使用primetime進(jìn)行版圖后的靜態(tài)時(shí)序分析。
22)、在 design compiler中進(jìn)行設(shè)計(jì)優(yōu)化(如果需要)。
23)、進(jìn)行版圖后帶時(shí)間信息的門(mén)級(jí)仿真。
24)、 lvs和drc驗(yàn)證,然后流片。設(shè)計(jì)和仿真測(cè)試平臺(tái)文件準(zhǔn)備。
3)、為具有存儲(chǔ)單元的模塊插入bist(design for test 設(shè)計(jì))。
4)、為了驗(yàn)證設(shè)計(jì)功能,進(jìn)行完全設(shè)計(jì)的動(dòng)態(tài)仿真。
5)、設(shè)計(jì)環(huán)境設(shè)置。包括使用的設(shè)計(jì)庫(kù)和其他一些環(huán)境變量。
6)、使用 design compiler工具,約束和綜合設(shè)計(jì),并且加入掃描鏈(或者jtag)。
7)、使用 design compiler自帶靜態(tài)時(shí)序分析器,進(jìn)行模塊級(jí)靜態(tài)時(shí)序分析。
8)、使用 formality工具,進(jìn)行 rtl級(jí)和綜合后門(mén)級(jí)網(wǎng)表的 formal verification。
9)、版圖布局布線之前,使用primetime工具進(jìn)行整個(gè)設(shè)計(jì)的靜態(tài)時(shí)序分析。
10)、將時(shí)序約束前標(biāo)注到版圖生成工具。
11)、時(shí)序驅(qū)動(dòng)的單元布局,時(shí)鐘樹(shù)插入和全局布線。
12)、將時(shí)鐘樹(shù)插入到dc的原始設(shè)計(jì)中。
13)、使用 formality,對(duì)綜合后網(wǎng)表和插入時(shí)鐘樹(shù)網(wǎng)表進(jìn)行 formal verification。
14)、從全局布線后的版圖中提取出估算的時(shí)間延時(shí)信息。
15)、將估算的時(shí)間延時(shí)信息反標(biāo)注到design compiler或者 primetime。
16)、在primetime中進(jìn)行靜態(tài)時(shí)序分析。
17)、在design compiler中進(jìn)行設(shè)計(jì)優(yōu)化。
18)、設(shè)計(jì)的詳細(xì)布線。
19)、從詳細(xì)布線的設(shè)計(jì)中提取出實(shí)際時(shí)間延時(shí)信息。
20)、將提取出的實(shí)際時(shí)間延時(shí)信息反標(biāo)注到design compiler或者primetime中。
21)、使用primetime進(jìn)行版圖后的靜態(tài)時(shí)序分析。
22)、在 design compiler中進(jìn)行設(shè)計(jì)優(yōu)化(如果需要)。
23)、進(jìn)行版圖后帶時(shí)間信息的門(mén)級(jí)仿真。
24)、 lvs和drc驗(yàn)證,然后流片。

典型asic設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程:
1) 、結(jié)構(gòu)及電氣規(guī)定。
2)、rtl級(jí) 典型asic設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程:
1) 、結(jié)構(gòu)及電氣規(guī)定。
2)、rtl級(jí)代碼設(shè)計(jì)和仿真測(cè)試平臺(tái)文件準(zhǔn)備。
3)、為具有存儲(chǔ)單元的模塊插入bist(design for test 設(shè)計(jì))。
4)、為了驗(yàn)證設(shè)計(jì)功能,進(jìn)行完全設(shè)計(jì)的動(dòng)態(tài)仿真。
5)、設(shè)計(jì)環(huán)境設(shè)置。包括使用的設(shè)計(jì)庫(kù)和其他一些環(huán)境變量。
6)、使用 design compiler工具,約束和綜合設(shè)計(jì),并且加入掃描鏈(或者jtag)。
7)、使用 design compiler自帶靜態(tài)時(shí)序分析器,進(jìn)行模塊級(jí)靜態(tài)時(shí)序分析。
8)、使用 formality工具,進(jìn)行 rtl級(jí)和綜合后門(mén)級(jí)網(wǎng)表的 formal verification。
9)、版圖布局布線之前,使用primetime工具進(jìn)行整個(gè)設(shè)計(jì)的靜態(tài)時(shí)序分析。
10)、將時(shí)序約束前標(biāo)注到版圖生成工具。
11)、時(shí)序驅(qū)動(dòng)的單元布局,時(shí)鐘樹(shù)插入和全局布線。
12)、將時(shí)鐘樹(shù)插入到dc的原始設(shè)計(jì)中。
13)、使用 formality,對(duì)綜合后網(wǎng)表和插入時(shí)鐘樹(shù)網(wǎng)表進(jìn)行 formal verification。
14)、從全局布線后的版圖中提取出估算的時(shí)間延時(shí)信息。
15)、將估算的時(shí)間延時(shí)信息反標(biāo)注到design compiler或者 primetime。
16)、在primetime中進(jìn)行靜態(tài)時(shí)序分析。
17)、在design compiler中進(jìn)行設(shè)計(jì)優(yōu)化。
18)、設(shè)計(jì)的詳細(xì)布線。
19)、從詳細(xì)布線的設(shè)計(jì)中提取出實(shí)際時(shí)間延時(shí)信息。
20)、將提取出的實(shí)際時(shí)間延時(shí)信息反標(biāo)注到design compiler或者primetime中。
21)、使用primetime進(jìn)行版圖后的靜態(tài)時(shí)序分析。
22)、在 design compiler中進(jìn)行設(shè)計(jì)優(yōu)化(如果需要)。
23)、進(jìn)行版圖后帶時(shí)間信息的門(mén)級(jí)仿真。
24)、 lvs和drc驗(yàn)證,然后流片。設(shè)計(jì)和仿真測(cè)試平臺(tái)文件準(zhǔn)備。
3)、為具有存儲(chǔ)單元的模塊插入bist(design for test 設(shè)計(jì))。
4)、為了驗(yàn)證設(shè)計(jì)功能,進(jìn)行完全設(shè)計(jì)的動(dòng)態(tài)仿真。
5)、設(shè)計(jì)環(huán)境設(shè)置。包括使用的設(shè)計(jì)庫(kù)和其他一些環(huán)境變量。
6)、使用 design compiler工具,約束和綜合設(shè)計(jì),并且加入掃描鏈(或者jtag)。
7)、使用 design compiler自帶靜態(tài)時(shí)序分析器,進(jìn)行模塊級(jí)靜態(tài)時(shí)序分析。
8)、使用 formality工具,進(jìn)行 rtl級(jí)和綜合后門(mén)級(jí)網(wǎng)表的 formal verification。
9)、版圖布局布線之前,使用primetime工具進(jìn)行整個(gè)設(shè)計(jì)的靜態(tài)時(shí)序分析。
10)、將時(shí)序約束前標(biāo)注到版圖生成工具。
11)、時(shí)序驅(qū)動(dòng)的單元布局,時(shí)鐘樹(shù)插入和全局布線。
12)、將時(shí)鐘樹(shù)插入到dc的原始設(shè)計(jì)中。
13)、使用 formality,對(duì)綜合后網(wǎng)表和插入時(shí)鐘樹(shù)網(wǎng)表進(jìn)行 formal verification。
14)、從全局布線后的版圖中提取出估算的時(shí)間延時(shí)信息。
15)、將估算的時(shí)間延時(shí)信息反標(biāo)注到design compiler或者 primetime。
16)、在primetime中進(jìn)行靜態(tài)時(shí)序分析。
17)、在design compiler中進(jìn)行設(shè)計(jì)優(yōu)化。
18)、設(shè)計(jì)的詳細(xì)布線。
19)、從詳細(xì)布線的設(shè)計(jì)中提取出實(shí)際時(shí)間延時(shí)信息。
20)、將提取出的實(shí)際時(shí)間延時(shí)信息反標(biāo)注到design compiler或者primetime中。
21)、使用primetime進(jìn)行版圖后的靜態(tài)時(shí)序分析。
22)、在 design compiler中進(jìn)行設(shè)計(jì)優(yōu)化(如果需要)。
23)、進(jìn)行版圖后帶時(shí)間信息的門(mén)級(jí)仿真。
24)、 lvs和drc驗(yàn)證,然后流片。

相關(guān)IC型號(hào)

熱門(mén)點(diǎn)擊

 

推薦技術(shù)資料

聲道前級(jí)設(shè)計(jì)特點(diǎn)
    與通常的Hi-Fi前級(jí)不同,EP9307-CRZ這臺(tái)分... [詳細(xì)]
版權(quán)所有:51dzw.COM
深圳服務(wù)熱線:13692101218  13751165337
粵ICP備09112631號(hào)-6(miitbeian.gov.cn)
公網(wǎng)安備44030402000607
深圳市碧威特網(wǎng)絡(luò)技術(shù)有限公司
付款方式


 復(fù)制成功!