Actel推出新的集成開發(fā)環(huán)境Libero IDE 8.4
發(fā)布時間:2008/8/13 0:00:00 訪問次數(shù):566
actel 軟件工具高級市場經(jīng)理fred wickersham稱:“我們明白在功耗和開發(fā)周期敏感的市場中,軟件開發(fā)工具對于項目的成功至關(guān)重要。不管是簡單的低功耗設(shè)計或復(fù)雜的以處理器為基礎(chǔ)的系統(tǒng)級芯片方案,全新libero ide 8.4都可以簡化設(shè)計過程,通過提供易于使用的工具以找出設(shè)計中的功耗源并降低其功耗,省去繁瑣的設(shè)計任務(wù)如針對邏輯功能編寫新的hdl代碼,自動實現(xiàn)多種功能在fpga上或外部的連接!
libero ide 8.4的提升功能
全新libero ide 8.4擴(kuò)大了fpga的內(nèi)核工作電壓范圍,達(dá)到1.14v至1.575v,適合基于flash的1.2v igloo、igloo plus和proasic3l fpga應(yīng)用,使設(shè)計人員擁有更多的內(nèi)核工作電壓選擇,以達(dá)更低的功耗。libero ide 8.4還提升了smartpower功耗分析功能。在新版本libero ide中,用戶可以創(chuàng)建和比較多種用戶定義的功率曲線“場景” (scenarios),讓用戶測試不同的運作狀況,更好地針對其功率敏感應(yīng)用找出最佳的設(shè)計方法。smartpower同時新增圖形化的功耗顯示功能,為用戶帶來更好的易用性,以及全面了解設(shè)計中所有功能模式的功耗狀況。
傳統(tǒng)的設(shè)計方法包括從底層生成hdl代碼或原理圖設(shè)計,以便創(chuàng)建和縫合,構(gòu)成fpga系統(tǒng)或子系統(tǒng)必需的邏輯功能組合。libero ide 8.4改進(jìn)了smartdesign功能,允許用戶將由自己或第三方創(chuàng)建的hdl模塊、ip核,以及膠粘邏輯功能導(dǎo)入項目區(qū),因而能夠從導(dǎo)入功能或現(xiàn)有的ip核目錄中快速選擇所需的構(gòu)件,然后將它們拖放到構(gòu)件視圖中的一個白板“畫布”(canvas)上,讓用戶在其中查看和連接這些構(gòu)件。最后自動創(chuàng)建出經(jīng)設(shè)計準(zhǔn)則檢查和可預(yù)備進(jìn)行物理綜合 (synthesis-ready) 的hdl文件。smartdesign支持快速構(gòu)建簡單的設(shè)計或精細(xì)復(fù)雜的基于處理器的系統(tǒng)級芯片解決方案。
actel 軟件工具高級市場經(jīng)理fred wickersham稱:“我們明白在功耗和開發(fā)周期敏感的市場中,軟件開發(fā)工具對于項目的成功至關(guān)重要。不管是簡單的低功耗設(shè)計或復(fù)雜的以處理器為基礎(chǔ)的系統(tǒng)級芯片方案,全新libero ide 8.4都可以簡化設(shè)計過程,通過提供易于使用的工具以找出設(shè)計中的功耗源并降低其功耗,省去繁瑣的設(shè)計任務(wù)如針對邏輯功能編寫新的hdl代碼,自動實現(xiàn)多種功能在fpga上或外部的連接!
libero ide 8.4的提升功能
全新libero ide 8.4擴(kuò)大了fpga的內(nèi)核工作電壓范圍,達(dá)到1.14v至1.575v,適合基于flash的1.2v igloo、igloo plus和proasic3l fpga應(yīng)用,使設(shè)計人員擁有更多的內(nèi)核工作電壓選擇,以達(dá)更低的功耗。libero ide 8.4還提升了smartpower功耗分析功能。在新版本libero ide中,用戶可以創(chuàng)建和比較多種用戶定義的功率曲線“場景” (scenarios),讓用戶測試不同的運作狀況,更好地針對其功率敏感應(yīng)用找出最佳的設(shè)計方法。smartpower同時新增圖形化的功耗顯示功能,為用戶帶來更好的易用性,以及全面了解設(shè)計中所有功能模式的功耗狀況。
傳統(tǒng)的設(shè)計方法包括從底層生成hdl代碼或原理圖設(shè)計,以便創(chuàng)建和縫合,構(gòu)成fpga系統(tǒng)或子系統(tǒng)必需的邏輯功能組合。libero ide 8.4改進(jìn)了smartdesign功能,允許用戶將由自己或第三方創(chuàng)建的hdl模塊、ip核,以及膠粘邏輯功能導(dǎo)入項目區(qū),因而能夠從導(dǎo)入功能或現(xiàn)有的ip核目錄中快速選擇所需的構(gòu)件,然后將它們拖放到構(gòu)件視圖中的一個白板“畫布”(canvas)上,讓用戶在其中查看和連接這些構(gòu)件。最后自動創(chuàng)建出經(jīng)設(shè)計準(zhǔn)則檢查和可預(yù)備進(jìn)行物理綜合 (synthesis-ready) 的hdl文件。smartdesign支持快速構(gòu)建簡單的設(shè)計或精細(xì)復(fù)雜的基于處理器的系統(tǒng)級芯片解決方案。
熱門點擊
- 典型ASIC設(shè)計主要流程
- LDRA工具套件支持最新發(fā)布的MISRA C
- Agilent推出GENESYS EDA軟件
- FPGA設(shè)計層次分析
- 基于Verilog語言的可維護(hù)性設(shè)計技術(shù)
- 在選用FPGA進(jìn)行設(shè)計時如何降低功耗
- Synopsys推出IC COMPILER布
- PLC可編程序控制器基礎(chǔ)知識
- 時序邏輯等效性檢查方法使設(shè)計風(fēng)險降至最低
- FPGA器件選型研究
推薦技術(shù)資料
- 聲道前級設(shè)計特點
- 與通常的Hi-Fi前級不同,EP9307-CRZ這臺分... [詳細(xì)]
- 100A全集成電源模塊R
- Teseo-VIC6A GNSS車用精準(zhǔn)定位
- 高效先進(jìn)封裝工藝
- 模數(shù)轉(zhuǎn)換器 (Analog-to-Digit
- 集成模數(shù)轉(zhuǎn)換器(ADC)
- 128 通道20 位電流數(shù)字轉(zhuǎn)換器̴
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究