浓毛老太交欧美老妇热爱乱,蜜臀性色av免费,妺妺窝人体色www看美女,久久久久久久久久久大尺度免费视频,麻豆人妻无码性色av专区

位置:51電子網(wǎng) » 技術(shù)資料 » EDA/PLD

Actel推出新的集成開發(fā)環(huán)境Libero IDE 8.4

發(fā)布時間:2008/8/13 0:00:00 訪問次數(shù):566

  actel公司宣布其libero集成開發(fā)環(huán)境 (ide) 增添功耗優(yōu)化和增強(qiáng)的設(shè)計創(chuàng)建功能。全新的libero ide 8.4針對基于 flash的igloo、igloo plus和 proasic3l現(xiàn)場可編程門陣列 (fpga),提供由1.14v至1.575v的fpga內(nèi)核工作電壓范圍,為設(shè)計人員提供額外的內(nèi)核電壓選擇,以實現(xiàn)更低的功耗。新版本libero ide改進(jìn)了smartpower功耗分析工具,便于比較同一設(shè)計的多種設(shè)計實現(xiàn)和器件不同工作條件下的狀況,以及它們所帶來的功耗和電池壽命影響。libero ide 8.4允許由actel創(chuàng)建或第三方的ip構(gòu)件、用戶開發(fā)的hdl模塊,以及膠粘邏輯功能在設(shè)計項目中輕易集成,從而實現(xiàn)快速、高效的設(shè)計創(chuàng)建。

  actel 軟件工具高級市場經(jīng)理fred wickersham稱:“我們明白在功耗和開發(fā)周期敏感的市場中,軟件開發(fā)工具對于項目的成功至關(guān)重要。不管是簡單的低功耗設(shè)計或復(fù)雜的以處理器為基礎(chǔ)的系統(tǒng)級芯片方案,全新libero ide 8.4都可以簡化設(shè)計過程,通過提供易于使用的工具以找出設(shè)計中的功耗源并降低其功耗,省去繁瑣的設(shè)計任務(wù)如針對邏輯功能編寫新的hdl代碼,自動實現(xiàn)多種功能在fpga上或外部的連接!

libero ide 8.4的提升功能

  全新libero ide 8.4擴(kuò)大了fpga的內(nèi)核工作電壓范圍,達(dá)到1.14v至1.575v,適合基于flash的1.2v igloo、igloo plus和proasic3l fpga應(yīng)用,使設(shè)計人員擁有更多的內(nèi)核工作電壓選擇,以達(dá)更低的功耗。libero ide 8.4還提升了smartpower功耗分析功能。在新版本libero ide中,用戶可以創(chuàng)建和比較多種用戶定義的功率曲線“場景” (scenarios),讓用戶測試不同的運作狀況,更好地針對其功率敏感應(yīng)用找出最佳的設(shè)計方法。smartpower同時新增圖形化的功耗顯示功能,為用戶帶來更好的易用性,以及全面了解設(shè)計中所有功能模式的功耗狀況。

  傳統(tǒng)的設(shè)計方法包括從底層生成hdl代碼或原理圖設(shè)計,以便創(chuàng)建和縫合,構(gòu)成fpga系統(tǒng)或子系統(tǒng)必需的邏輯功能組合。libero ide 8.4改進(jìn)了smartdesign功能,允許用戶將由自己或第三方創(chuàng)建的hdl模塊、ip核,以及膠粘邏輯功能導(dǎo)入項目區(qū),因而能夠從導(dǎo)入功能或現(xiàn)有的ip核目錄中快速選擇所需的構(gòu)件,然后將它們拖放到構(gòu)件視圖中的一個白板“畫布”(canvas)上,讓用戶在其中查看和連接這些構(gòu)件。最后自動創(chuàng)建出經(jīng)設(shè)計準(zhǔn)則檢查和可預(yù)備進(jìn)行物理綜合 (synthesis-ready) 的hdl文件。smartdesign支持快速構(gòu)建簡單的設(shè)計或精細(xì)復(fù)雜的基于處理器的系統(tǒng)級芯片解決方案。



  actel公司宣布其libero集成開發(fā)環(huán)境 (ide) 增添功耗優(yōu)化和增強(qiáng)的設(shè)計創(chuàng)建功能。全新的libero ide 8.4針對基于 flash的igloo、igloo plus和 proasic3l現(xiàn)場可編程門陣列 (fpga),提供由1.14v至1.575v的fpga內(nèi)核工作電壓范圍,為設(shè)計人員提供額外的內(nèi)核電壓選擇,以實現(xiàn)更低的功耗。新版本libero ide改進(jìn)了smartpower功耗分析工具,便于比較同一設(shè)計的多種設(shè)計實現(xiàn)和器件不同工作條件下的狀況,以及它們所帶來的功耗和電池壽命影響。libero ide 8.4允許由actel創(chuàng)建或第三方的ip構(gòu)件、用戶開發(fā)的hdl模塊,以及膠粘邏輯功能在設(shè)計項目中輕易集成,從而實現(xiàn)快速、高效的設(shè)計創(chuàng)建。

  actel 軟件工具高級市場經(jīng)理fred wickersham稱:“我們明白在功耗和開發(fā)周期敏感的市場中,軟件開發(fā)工具對于項目的成功至關(guān)重要。不管是簡單的低功耗設(shè)計或復(fù)雜的以處理器為基礎(chǔ)的系統(tǒng)級芯片方案,全新libero ide 8.4都可以簡化設(shè)計過程,通過提供易于使用的工具以找出設(shè)計中的功耗源并降低其功耗,省去繁瑣的設(shè)計任務(wù)如針對邏輯功能編寫新的hdl代碼,自動實現(xiàn)多種功能在fpga上或外部的連接!

libero ide 8.4的提升功能

  全新libero ide 8.4擴(kuò)大了fpga的內(nèi)核工作電壓范圍,達(dá)到1.14v至1.575v,適合基于flash的1.2v igloo、igloo plus和proasic3l fpga應(yīng)用,使設(shè)計人員擁有更多的內(nèi)核工作電壓選擇,以達(dá)更低的功耗。libero ide 8.4還提升了smartpower功耗分析功能。在新版本libero ide中,用戶可以創(chuàng)建和比較多種用戶定義的功率曲線“場景” (scenarios),讓用戶測試不同的運作狀況,更好地針對其功率敏感應(yīng)用找出最佳的設(shè)計方法。smartpower同時新增圖形化的功耗顯示功能,為用戶帶來更好的易用性,以及全面了解設(shè)計中所有功能模式的功耗狀況。

  傳統(tǒng)的設(shè)計方法包括從底層生成hdl代碼或原理圖設(shè)計,以便創(chuàng)建和縫合,構(gòu)成fpga系統(tǒng)或子系統(tǒng)必需的邏輯功能組合。libero ide 8.4改進(jìn)了smartdesign功能,允許用戶將由自己或第三方創(chuàng)建的hdl模塊、ip核,以及膠粘邏輯功能導(dǎo)入項目區(qū),因而能夠從導(dǎo)入功能或現(xiàn)有的ip核目錄中快速選擇所需的構(gòu)件,然后將它們拖放到構(gòu)件視圖中的一個白板“畫布”(canvas)上,讓用戶在其中查看和連接這些構(gòu)件。最后自動創(chuàng)建出經(jīng)設(shè)計準(zhǔn)則檢查和可預(yù)備進(jìn)行物理綜合 (synthesis-ready) 的hdl文件。smartdesign支持快速構(gòu)建簡單的設(shè)計或精細(xì)復(fù)雜的基于處理器的系統(tǒng)級芯片解決方案。



相關(guān)IC型號

熱門點擊

 

推薦技術(shù)資料

聲道前級設(shè)計特點
    與通常的Hi-Fi前級不同,EP9307-CRZ這臺分... [詳細(xì)]
版權(quán)所有:51dzw.COM
深圳服務(wù)熱線:13692101218  13751165337
粵ICP備09112631號-6(miitbeian.gov.cn)
公網(wǎng)安備44030402000607
深圳市碧威特網(wǎng)絡(luò)技術(shù)有限公司
付款方式


 復(fù)制成功!