適合MOSFET要求的帶焊球晶片技術(shù)
發(fā)布時間:2008/8/19 0:00:00 訪問次數(shù):568
新一代的微處理器要求更大電流,電源管理應(yīng)用要求更低的導(dǎo)通電阻rds(on)及更小的占用面積,這些都促使mosfet制造商開發(fā)新的封裝技術(shù)。再過二年,微處理器所需的電流預(yù)計要增加一倍,而電壓將繼續(xù)下降。微處理器生產(chǎn)商將繼續(xù)從事更精細的工藝技術(shù)的開發(fā),以提高其密度及速度。
要滿足這些挑戰(zhàn),就必須開發(fā)新的功率器件技術(shù),特別是便攜式裝置中的空間與功率受限制的環(huán)境,例如筆記本電腦。這些要求采用常規(guī)的線連接封裝是不可能達到的。
這些問題能采用基本的帶焊球晶片技術(shù)(bumped-wafer technology)來解決,這些基本的帶焊球晶片技術(shù)在30年前由ibm公司首先用于ic,而現(xiàn)在首次作為對各種功率轉(zhuǎn)換及電源管理問題的解決方案。通過使用晶片上凸起焊球來替代傳統(tǒng)的連接線連接,mosfet生產(chǎn)商大大減小了導(dǎo)通電阻,與此同時增加了硅管芯面積與封裝面積的比值。
帶焊球晶片技術(shù)提供了不同的封裝,這包括mosfet的bga,無引腳的so-8及快捷公司的無底的so-8封裝。每一種封裝都有各自的特性及優(yōu)點以滿足各自的市場需求。
增加電流密度
個人電腦及筆記本電腦的cpu采用同步降壓式變換器供電(見圖1),把交流轉(zhuǎn)換成直流低電壓輸出(在1.25v到2.5v之間),從而滿足今天運行cpu的需要。需要的電流不同的cpu有所不同,新設(shè)計的筆記本電腦從10a到22a,新一代高性能服務(wù)器及工作站則可達60a。
更大的電流通過使用多相位結(jié)構(gòu)來控制,它復(fù)制圖1中的電路n次,并將pwm脈沖分別同相到高端mosfet n/360。設(shè)計者一般將每一相位電流限制到15a。在pc主板中vin通常為12v,而在筆記本電腦中vin為18v。
因為更多的相位意味有更多的mosfet,而印制板的空間又總是有限的,因此多相位設(shè)計要求更小的封裝和更低的rds(on),以及良好的導(dǎo)熱性能。低端mosfet大多數(shù)情況下用在筆記本電腦及12v臺式變換器中。在15a電流時,rds(on)每增加1mω,低端mosfet將增加225mw的損耗。對傳統(tǒng)的so-8封裝,每增加1mω,管芯溫度將增加14℃。
降低封裝電阻
傳統(tǒng)的封裝使用鋁或金線焊接到晶片及引腳上。管芯的面積及引線框架上的連結(jié)面積都限制了平行的連接線的數(shù)量,從而導(dǎo)致線連接封裝有相當高的電阻。新的封裝技術(shù)使用晶片上凸出的焊球把晶片連接到銅引腳框架上或者直接連接到印制板上,消除了連接線,有效地降低了封裝電阻(見表1)。
功率mosfet在電阻上有幾個mω的差別看起來沒有什么重要,然而在傳統(tǒng)的so-8封裝
表1 電阻比較
封裝
封裝電阻(mω)
θj-a(℃/w)
θj-c(℃/w)
線連接
d2pak
2.5
40
2
dpak
3.5
45
3
so-8
3.5
62.5
25
無連接
無連線so-8
1.5
60
22.5
bga
0.5
39
4
無底so-8
0.5
39
1
新一代的微處理器要求更大電流,電源管理應(yīng)用要求更低的導(dǎo)通電阻rds(on)及更小的占用面積,這些都促使mosfet制造商開發(fā)新的封裝技術(shù)。再過二年,微處理器所需的電流預(yù)計要增加一倍,而電壓將繼續(xù)下降。微處理器生產(chǎn)商將繼續(xù)從事更精細的工藝技術(shù)的開發(fā),以提高其密度及速度。
要滿足這些挑戰(zhàn),就必須開發(fā)新的功率器件技術(shù),特別是便攜式裝置中的空間與功率受限制的環(huán)境,例如筆記本電腦。這些要求采用常規(guī)的線連接封裝是不可能達到的。
這些問題能采用基本的帶焊球晶片技術(shù)(bumped-wafer technology)來解決,這些基本的帶焊球晶片技術(shù)在30年前由ibm公司首先用于ic,而現(xiàn)在首次作為對各種功率轉(zhuǎn)換及電源管理問題的解決方案。通過使用晶片上凸起焊球來替代傳統(tǒng)的連接線連接,mosfet生產(chǎn)商大大減小了導(dǎo)通電阻,與此同時增加了硅管芯面積與封裝面積的比值。
帶焊球晶片技術(shù)提供了不同的封裝,這包括mosfet的bga,無引腳的so-8及快捷公司的無底的so-8封裝。每一種封裝都有各自的特性及優(yōu)點以滿足各自的市場需求。
增加電流密度
個人電腦及筆記本電腦的cpu采用同步降壓式變換器供電(見圖1),把交流轉(zhuǎn)換成直流低電壓輸出(在1.25v到2.5v之間),從而滿足今天運行cpu的需要。需要的電流不同的cpu有所不同,新設(shè)計的筆記本電腦從10a到22a,新一代高性能服務(wù)器及工作站則可達60a。
更大的電流通過使用多相位結(jié)構(gòu)來控制,它復(fù)制圖1中的電路n次,并將pwm脈沖分別同相到高端mosfet n/360。設(shè)計者一般將每一相位電流限制到15a。在pc主板中vin通常為12v,而在筆記本電腦中vin為18v。
因為更多的相位意味有更多的mosfet,而印制板的空間又總是有限的,因此多相位設(shè)計要求更小的封裝和更低的rds(on),以及良好的導(dǎo)熱性能。低端mosfet大多數(shù)情況下用在筆記本電腦及12v臺式變換器中。在15a電流時,rds(on)每增加1mω,低端mosfet將增加225mw的損耗。對傳統(tǒng)的so-8封裝,每增加1mω,管芯溫度將增加14℃。
降低封裝電阻
傳統(tǒng)的封裝使用鋁或金線焊接到晶片及引腳上。管芯的面積及引線框架上的連結(jié)面積都限制了平行的連接線的數(shù)量,從而導(dǎo)致線連接封裝有相當高的電阻。新的封裝技術(shù)使用晶片上凸出的焊球把晶片連接到銅引腳框架上或者直接連接到印制板上,消除了連接線,有效地降低了封裝電阻(見表1)。
功率mosfet在電阻上有幾個mω的差別看起來沒有什么重要,然而在傳統(tǒng)的so-8封裝
表1 電阻比較
封裝
封裝電阻(mω)
θj-a(℃/w)
θj-c(℃/w)
線連接
d2pak
2.5
40
2
dpak
3.5
45
3
so-8
3.5
62.5
25
無連接
無連線so-8
1.5
60
22.5
bga
0.5
39
4
無底so-8
0.5
39
1
熱門點擊
- 數(shù)字頻率合成dds正弦波信號發(fā)生器
- SAW器件在移動通信領(lǐng)域中的發(fā)展
- 基于HPI接口的高速數(shù)據(jù)傳輸設(shè)計
- Pericom推出用SATA 3Gbps和S
- Thaler推出模數(shù)轉(zhuǎn)換器ADC系列和評估板
- 適合MOSFET要求的帶焊球晶片技術(shù)
- 安捷倫推出54600系列示波器新產(chǎn)品
- Linear推出12位/10位/8位DAC系
- 集成高帶寬互連技術(shù)的下一代FPGA
- 數(shù)據(jù)驅(qū)動計算及其應(yīng)用
推薦技術(shù)資料
- DS2202型示波器試用
- 說起數(shù)字示波器,普源算是國內(nèi)的老牌子了,F(xiàn)QP8N60... [詳細]
- MOSFET 電感單片降壓開關(guān)模式變換器優(yōu)勢
- SiC MOSFET 和 IG
- 新型 電隔離無芯線性霍爾效應(yīng)電
- 業(yè)界超小絕對位置編碼器技術(shù)參數(shù)設(shè)計
- 高帶寬、更高分辨率磁角度傳感技術(shù)應(yīng)用探究
- MagAlpha 角度位置傳感
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究