浓毛老太交欧美老妇热爱乱,蜜臀性色av免费,妺妺窝人体色www看美女,久久久久久久久久久大尺度免费视频,麻豆人妻无码性色av专区

位置:51電子網(wǎng) » 技術(shù)資料 » 電源技術(shù)

IC電源線路中流過的電流

發(fā)布時(shí)間:2008/9/8 0:00:00 訪問次數(shù):757

  為理解旁路電容的必要性,用由圖1所示的cmos邏輯電路構(gòu)成的開關(guān)電路進(jìn)行實(shí)驗(yàn)。

  圖1 用于實(shí)驗(yàn)電源旁路電容必要性的電路

  可以認(rèn)為cmos邏輯ic的消耗電力非常小,但這是在cmos在較低頻率下動(dòng)作時(shí)的說法。在高速時(shí)鐘頻率動(dòng)作的電路中,如圖2所示,消耗的電力與時(shí)鐘頻率成比例。目前高速cpu幾乎都由cmos構(gòu)成,所以消耗的電力也未必很小。

  在圖1的實(shí)驗(yàn)電路中,cm0s的負(fù)載電容cl=1000pf,假設(shè)作為負(fù)載的功率mosfet的門驅(qū)動(dòng)。

  一般的邏輯電路中的負(fù)載為低電容。但是,即使對應(yīng)邏輯1個(gè)單元,也具有數(shù)pf的輸入電容,不能輕視。

  在實(shí)驗(yàn)電路的+5v的電源線路上,為使電源低阻抗,將c1=470μf的鋁電解質(zhì)電容和約在10mhz處具有共振頻率的疊層陶瓷電容c2=0.1μf并聯(lián)連接。

  在印制電路板上,板型和配線的電感成分l是重要的要素。這里,特別附加φ0.4mm,長度5cm的電鍍線,并用示波器的電流探測器夾緊,用于測定電流波形。

  圖2 cmos邏輯ic的動(dòng)作頻率和消耗電流的變化

  cmos的負(fù)載電容cl上流過的電流,如圖3所示,當(dāng)out=“h”電平時(shí),電流ip由p溝道m(xù)os管供給,當(dāng)out=“l(fā)”電平時(shí),在n溝道m(xù)os管上引入電流in。電流探測器只觀測ip。

  圖2是觀測74hc04的輸出波形ch1。因cl=1000pf,所以不能快速上升。即在此實(shí)驗(yàn)中使用的cmos ic 74hc04的輸出電流很小,要得到大的輸出電流,需將邏輯電路3電路并聯(lián)。這種電路的并聯(lián)連接,只能實(shí)現(xiàn)在同一封裝內(nèi)的元件間。

  ch2是用電流探測器觀測的在74 hc04的vdd端子上流過的電流波形。這里,流過約140ma的峰值電流,并且作為負(fù)載電容c,的充電電流。對應(yīng)輸出電壓的上升,ip流過的初始時(shí)間約有20ns的延遲,是電流探測器所具有的延遲時(shí)間。電源電流的通電時(shí)間約為50ns,這個(gè)時(shí)間與負(fù)載容量c,的大小、邏輯ic的輸出電流能力、配線電感l(wèi)的大小有關(guān)。

  圖3是vdd端子的電壓下降波形。當(dāng)out=“h”電平時(shí),瞬間約下降1.5v。這個(gè)脈沖幅度是極為狹小的波形,含有很多高頻成分的噪聲頻譜。

  圖3 cmos輸出電流

  圖4 中74hc04的電源端子波形和電源電流波形(f=4mhz,cl=iooopf,配線長=5cm)

  整理ic電路中安裝電源旁路電容的作用和目的,有如下幾點(diǎn):

  1:抑制由電源線路中的電感成分形成的阻抗的上升;

  2:瞬時(shí)供給電源端子上流過的電流;

  3:作為效果,降低電源線路上的噪聲。

  歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)



  為理解旁路電容的必要性,用由圖1所示的cmos邏輯電路構(gòu)成的開關(guān)電路進(jìn)行實(shí)驗(yàn)。

  圖1 用于實(shí)驗(yàn)電源旁路電容必要性的電路

  可以認(rèn)為cmos邏輯ic的消耗電力非常小,但這是在cmos在較低頻率下動(dòng)作時(shí)的說法。在高速時(shí)鐘頻率動(dòng)作的電路中,如圖2所示,消耗的電力與時(shí)鐘頻率成比例。目前高速cpu幾乎都由cmos構(gòu)成,所以消耗的電力也未必很小。

  在圖1的實(shí)驗(yàn)電路中,cm0s的負(fù)載電容cl=1000pf,假設(shè)作為負(fù)載的功率mosfet的門驅(qū)動(dòng)。

  一般的邏輯電路中的負(fù)載為低電容。但是,即使對應(yīng)邏輯1個(gè)單元,也具有數(shù)pf的輸入電容,不能輕視。

  在實(shí)驗(yàn)電路的+5v的電源線路上,為使電源低阻抗,將c1=470μf的鋁電解質(zhì)電容和約在10mhz處具有共振頻率的疊層陶瓷電容c2=0.1μf并聯(lián)連接。

  在印制電路板上,板型和配線的電感成分l是重要的要素。這里,特別附加φ0.4mm,長度5cm的電鍍線,并用示波器的電流探測器夾緊,用于測定電流波形。

  圖2 cmos邏輯ic的動(dòng)作頻率和消耗電流的變化

  cmos的負(fù)載電容cl上流過的電流,如圖3所示,當(dāng)out=“h”電平時(shí),電流ip由p溝道m(xù)os管供給,當(dāng)out=“l(fā)”電平時(shí),在n溝道m(xù)os管上引入電流in。電流探測器只觀測ip。

  圖2是觀測74hc04的輸出波形ch1。因cl=1000pf,所以不能快速上升。即在此實(shí)驗(yàn)中使用的cmos ic 74hc04的輸出電流很小,要得到大的輸出電流,需將邏輯電路3電路并聯(lián)。這種電路的并聯(lián)連接,只能實(shí)現(xiàn)在同一封裝內(nèi)的元件間。

  ch2是用電流探測器觀測的在74 hc04的vdd端子上流過的電流波形。這里,流過約140ma的峰值電流,并且作為負(fù)載電容c,的充電電流。對應(yīng)輸出電壓的上升,ip流過的初始時(shí)間約有20ns的延遲,是電流探測器所具有的延遲時(shí)間。電源電流的通電時(shí)間約為50ns,這個(gè)時(shí)間與負(fù)載容量c,的大小、邏輯ic的輸出電流能力、配線電感l(wèi)的大小有關(guān)。

  圖3是vdd端子的電壓下降波形。當(dāng)out=“h”電平時(shí),瞬間約下降1.5v。這個(gè)脈沖幅度是極為狹小的波形,含有很多高頻成分的噪聲頻譜。

  圖3 cmos輸出電流

  圖4 中74hc04的電源端子波形和電源電流波形(f=4mhz,cl=iooopf,配線長=5cm)

  整理ic電路中安裝電源旁路電容的作用和目的,有如下幾點(diǎn):

  1:抑制由電源線路中的電感成分形成的阻抗的上升;

  2:瞬時(shí)供給電源端子上流過的電流;

  3:作為效果,降低電源線路上的噪聲。

  歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)



相關(guān)IC型號

熱門點(diǎn)擊

 

推薦技術(shù)資料

Seeed Studio
    Seeed Studio紿我們的印象總是和繪畫脫離不了... [詳細(xì)]
版權(quán)所有:51dzw.COM
深圳服務(wù)熱線:13751165337  13692101218
粵ICP備09112631號-6(miitbeian.gov.cn)
公網(wǎng)安備44030402000607
深圳市碧威特網(wǎng)絡(luò)技術(shù)有限公司
付款方式


 復(fù)制成功!