EDA中的設(shè)計(jì)技巧分析
發(fā)布時(shí)間:2008/10/13 0:00:00 訪問(wèn)次數(shù):355
(1)在搶答鑒別電路的設(shè)計(jì)中,a、b、c、d四組搶答,理論上應(yīng)該有16種可能情況,但實(shí)際上由于芯片的反應(yīng)速度快到一定程度時(shí),兩組以上同時(shí)搶答成功的可能性非常小,因此我們可設(shè)計(jì)成只有四種情況,這大大簡(jiǎn)化了電路的設(shè)計(jì)復(fù)雜性.
(2)在計(jì)分器電路的設(shè)計(jì)中,按照一般的設(shè)計(jì)原則,按一定數(shù)進(jìn)制進(jìn)行加減即可,但是隨著計(jì)數(shù)數(shù)目的增加,要將計(jì)數(shù)數(shù)目分解成十進(jìn)制并進(jìn)行譯碼顯示會(huì)變得越來(lái)越麻煩.因此為了減少譯碼顯示的麻煩,一般是將一個(gè)大的進(jìn)制數(shù)分解為數(shù)個(gè)十進(jìn)制以內(nèi)的進(jìn)制數(shù),計(jì)數(shù)器串級(jí)連接.但隨著位數(shù)的增加,電路的接口增加,因此本設(shè)計(jì)采用if語(yǔ)句從低往高判斷是否有進(jìn)位,以采取相應(yīng)的操作,既減少了接口,又大大地簡(jiǎn)化了設(shè)計(jì).
(3)本系統(tǒng)中的計(jì)時(shí)器電路既有計(jì)時(shí)初始值的預(yù)置功能,又有減計(jì)數(shù)功能,功能比較齊全.其中初始值的預(yù)置功能是將兩位數(shù)分解成兩個(gè)數(shù)分別進(jìn)行預(yù)置,每個(gè)數(shù)的預(yù)置則采用高電平計(jì)數(shù)的方式進(jìn)行.減計(jì)數(shù)的功能與上述的加法計(jì)數(shù)類似,非常簡(jiǎn)潔.
歡迎轉(zhuǎn)載,信息來(lái)自維庫(kù)電子市場(chǎng)網(wǎng)(www.dzsc.com)
(1)在搶答鑒別電路的設(shè)計(jì)中,a、b、c、d四組搶答,理論上應(yīng)該有16種可能情況,但實(shí)際上由于芯片的反應(yīng)速度快到一定程度時(shí),兩組以上同時(shí)搶答成功的可能性非常小,因此我們可設(shè)計(jì)成只有四種情況,這大大簡(jiǎn)化了電路的設(shè)計(jì)復(fù)雜性.
(2)在計(jì)分器電路的設(shè)計(jì)中,按照一般的設(shè)計(jì)原則,按一定數(shù)進(jìn)制進(jìn)行加減即可,但是隨著計(jì)數(shù)數(shù)目的增加,要將計(jì)數(shù)數(shù)目分解成十進(jìn)制并進(jìn)行譯碼顯示會(huì)變得越來(lái)越麻煩.因此為了減少譯碼顯示的麻煩,一般是將一個(gè)大的進(jìn)制數(shù)分解為數(shù)個(gè)十進(jìn)制以內(nèi)的進(jìn)制數(shù),計(jì)數(shù)器串級(jí)連接.但隨著位數(shù)的增加,電路的接口增加,因此本設(shè)計(jì)采用if語(yǔ)句從低往高判斷是否有進(jìn)位,以采取相應(yīng)的操作,既減少了接口,又大大地簡(jiǎn)化了設(shè)計(jì).
(3)本系統(tǒng)中的計(jì)時(shí)器電路既有計(jì)時(shí)初始值的預(yù)置功能,又有減計(jì)數(shù)功能,功能比較齊全.其中初始值的預(yù)置功能是將兩位數(shù)分解成兩個(gè)數(shù)分別進(jìn)行預(yù)置,每個(gè)數(shù)的預(yù)置則采用高電平計(jì)數(shù)的方式進(jìn)行.減計(jì)數(shù)的功能與上述的加法計(jì)數(shù)類似,非常簡(jiǎn)潔.
歡迎轉(zhuǎn)載,信息來(lái)自維庫(kù)電子市場(chǎng)網(wǎng)(www.dzsc.com)
上一篇:分頻器模塊FPQ的VHDL源程序
熱門(mén)點(diǎn)擊
- EDA矩陣式鍵盤(pán)輸入電路的設(shè)計(jì)
- EDA的按鍵消抖電路設(shè)計(jì)
- EDA中的密碼鎖輸入電路各主要功能模塊的設(shè)計(jì)
- EDA主要軟仵、設(shè)備及作用
- EDA典型單元電路的分頻電路的設(shè)計(jì)
- 信號(hào)整形電路的設(shè)計(jì)
- EDA用算法流程圖描述系統(tǒng)時(shí)的MDS圖
- EDA用算法流程圖描述系統(tǒng)時(shí)的UML圖
- EDA用算法流程圖描述系統(tǒng)時(shí)的ASM圖
- EDA中的矩陣式鍵盤(pán)的工作原理
推薦技術(shù)資料
- 聲道前級(jí)設(shè)計(jì)特點(diǎn)
- 與通常的Hi-Fi前級(jí)不同,EP9307-CRZ這臺(tái)分... [詳細(xì)]
- RA Arm Cortex-M
- 110V, 75A RMS集成
- 微型C語(yǔ)言可編程處理器技術(shù)參數(shù)
- iNEMO系統(tǒng)級(jí)封裝 (SiP
- 首款 EVC 技術(shù)ST31N
- 嵌入式Flash技術(shù)制造ST54L芯片
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究