EDA中的綜合計(jì)時(shí)電路的調(diào)整控制電路TZKZQ的設(shè)計(jì)
發(fā)布時(shí)間:2008/10/20 0:00:00 訪問次數(shù):576
對(duì)于系統(tǒng)中的時(shí)間調(diào)整電路,擬通過模式和調(diào)整兩個(gè)外部按鍵完成。模式鍵負(fù)責(zé)切換正常時(shí)間計(jì)數(shù)模式和時(shí)間調(diào)整模式,調(diào)整模式切換順序如圖1所示。調(diào)整鍵負(fù)責(zé)在時(shí)間調(diào)
整模式之下,對(duì)當(dāng)前模式的計(jì)時(shí)結(jié)果進(jìn)行調(diào)整。
在模式選擇過程中,被選擇到的調(diào)整模式所對(duì)應(yīng)的發(fā)光二極管會(huì)被點(diǎn)亮。例如,按動(dòng)模式鍵,選定“2003年6月5日12:34:56星期4”的小時(shí)數(shù)“12”,其對(duì)應(yīng)的調(diào)時(shí)模式發(fā)光二極管將會(huì)被點(diǎn)亮,剩下的6個(gè)調(diào)整模式發(fā)光二極管不被點(diǎn)亮。當(dāng)處于正常模式時(shí),7個(gè)發(fā)光二極管均不被點(diǎn)亮。被調(diào)整的計(jì)時(shí)結(jié)果之間相互獨(dú)立。調(diào)整過程中,只有被選擇到的計(jì)數(shù)結(jié)果才會(huì)接受調(diào)整,例如上述的“12”小時(shí)數(shù)部分,它可能會(huì)有的調(diào)整范圍是0~23,其余的數(shù)字將固定顯示不動(dòng)。
tzkzq模塊是負(fù)責(zé)各個(gè)模式之間的相互切換以及對(duì)被選中模式進(jìn)行時(shí)間調(diào)整的。如圖2是其輸入、輸出端口圖。其中輸入信號(hào)key[1..0]為鍵盤信號(hào),當(dāng)key=01時(shí),表示按下了設(shè)置鍵,系統(tǒng)切換到下一狀態(tài),當(dāng)key=10時(shí),表示按下了調(diào)整鍵,系統(tǒng)進(jìn)行自加;輸入信號(hào)clk_key為按鍵掃描時(shí)鐘信號(hào):輸入信號(hào)year_cur、mon_cur、day_cur、 hour_cur、 mn_cur、sec_cur、week_cur、max_days均為來自各計(jì)時(shí)電路輸出的當(dāng)前計(jì)時(shí)結(jié)果的反饋值:輸出信號(hào)sec en、mn en、hour en、day en、mon en、year_en、week_en均為對(duì)應(yīng)的計(jì)時(shí)電路的異步并行置數(shù)使能信號(hào);輸出信號(hào)sec、min、hour、day、mon、year、week則為調(diào)整后的對(duì)應(yīng)時(shí)間需預(yù)置的數(shù)。該模塊的vhdl程序主要通過一個(gè)狀態(tài)機(jī)來實(shí)現(xiàn),對(duì)應(yīng)的狀態(tài)輸出及狀態(tài)轉(zhuǎn)換條件請(qǐng)參看后述的tzkzq.vhd。
如圖1 調(diào)整模式切換順序
如圖2 tzkzq的輸入、輸出端口圖
歡迎轉(zhuǎn)載,信息來自維庫電子市場(chǎng)網(wǎng)(www.dzsc.com)
對(duì)于系統(tǒng)中的時(shí)間調(diào)整電路,擬通過模式和調(diào)整兩個(gè)外部按鍵完成。模式鍵負(fù)責(zé)切換正常時(shí)間計(jì)數(shù)模式和時(shí)間調(diào)整模式,調(diào)整模式切換順序如圖1所示。調(diào)整鍵負(fù)責(zé)在時(shí)間調(diào)
整模式之下,對(duì)當(dāng)前模式的計(jì)時(shí)結(jié)果進(jìn)行調(diào)整。
在模式選擇過程中,被選擇到的調(diào)整模式所對(duì)應(yīng)的發(fā)光二極管會(huì)被點(diǎn)亮。例如,按動(dòng)模式鍵,選定“2003年6月5日12:34:56星期4”的小時(shí)數(shù)“12”,其對(duì)應(yīng)的調(diào)時(shí)模式發(fā)光二極管將會(huì)被點(diǎn)亮,剩下的6個(gè)調(diào)整模式發(fā)光二極管不被點(diǎn)亮。當(dāng)處于正常模式時(shí),7個(gè)發(fā)光二極管均不被點(diǎn)亮。被調(diào)整的計(jì)時(shí)結(jié)果之間相互獨(dú)立。調(diào)整過程中,只有被選擇到的計(jì)數(shù)結(jié)果才會(huì)接受調(diào)整,例如上述的“12”小時(shí)數(shù)部分,它可能會(huì)有的調(diào)整范圍是0~23,其余的數(shù)字將固定顯示不動(dòng)。
tzkzq模塊是負(fù)責(zé)各個(gè)模式之間的相互切換以及對(duì)被選中模式進(jìn)行時(shí)間調(diào)整的。如圖2是其輸入、輸出端口圖。其中輸入信號(hào)key[1..0]為鍵盤信號(hào),當(dāng)key=01時(shí),表示按下了設(shè)置鍵,系統(tǒng)切換到下一狀態(tài),當(dāng)key=10時(shí),表示按下了調(diào)整鍵,系統(tǒng)進(jìn)行自加;輸入信號(hào)clk_key為按鍵掃描時(shí)鐘信號(hào):輸入信號(hào)year_cur、mon_cur、day_cur、 hour_cur、 mn_cur、sec_cur、week_cur、max_days均為來自各計(jì)時(shí)電路輸出的當(dāng)前計(jì)時(shí)結(jié)果的反饋值:輸出信號(hào)sec en、mn en、hour en、day en、mon en、year_en、week_en均為對(duì)應(yīng)的計(jì)時(shí)電路的異步并行置數(shù)使能信號(hào);輸出信號(hào)sec、min、hour、day、mon、year、week則為調(diào)整后的對(duì)應(yīng)時(shí)間需預(yù)置的數(shù)。該模塊的vhdl程序主要通過一個(gè)狀態(tài)機(jī)來實(shí)現(xiàn),對(duì)應(yīng)的狀態(tài)輸出及狀態(tài)轉(zhuǎn)換條件請(qǐng)參看后述的tzkzq.vhd。
如圖1 調(diào)整模式切換順序
如圖2 tzkzq的輸入、輸出端口圖
歡迎轉(zhuǎn)載,信息來自維庫電子市場(chǎng)網(wǎng)(www.dzsc.com)
熱門點(diǎn)擊
- EDA矩陣式鍵盤輸入電路的設(shè)計(jì)
- EDA的按鍵消抖電路設(shè)計(jì)
- EDA中的密碼鎖輸入電路各主要功能模塊的設(shè)計(jì)
- EDA主要軟仵、設(shè)備及作用
- EDA中的綜合計(jì)時(shí)電路的顯示控制電路的設(shè)計(jì)
- EDA典型單元電路的分頻電路的設(shè)計(jì)
- 信號(hào)整形電路的設(shè)計(jì)
- EDA用算法流程圖描述系統(tǒng)時(shí)的MDS圖
- EDA中的電梯控制器的系統(tǒng)設(shè)計(jì)方案
- EDA用算法流程圖描述系統(tǒng)時(shí)的UML圖
推薦技術(shù)資料
- 聲道前級(jí)設(shè)計(jì)特點(diǎn)
- 與通常的Hi-Fi前級(jí)不同,EP9307-CRZ這臺(tái)分... [詳細(xì)]
- MOSFET 電感單片降壓開關(guān)模式變換器優(yōu)勢(shì)
- SiC MOSFET 和 IG
- 新型 電隔離無芯線性霍爾效應(yīng)電
- 業(yè)界超小絕對(duì)位置編碼器技術(shù)參數(shù)設(shè)計(jì)
- 高帶寬、更高分辨率磁角度傳感技術(shù)應(yīng)用探究
- MagAlpha 角度位置傳感
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究