浓毛老太交欧美老妇热爱乱,蜜臀性色av免费,妺妺窝人体色www看美女,久久久久久久久久久大尺度免费视频,麻豆人妻无码性色av专区

位置:51電子網(wǎng) » 技術資料 » D S P

DTMF信號收、發(fā)芯片MT8888原理及應用

發(fā)布時間:2007/8/20 0:00:00 訪問次數(shù):1035

    摘要:MT8888芯片是MITEL公司采用CMOS工藝生產(chǎn)的一種低功耗、高集成度的DTMF信號收、發(fā)芯片,它可以方便地與微機接口。文中介紹了MT8888的主要功能結構及控制指令,給出了它的具體應用電路。

    關鍵詞:DTMF信號 收、發(fā)器 低功耗 可編程微機控制 MT8888

1 概述

MT8888是采用CMOS工藝生產(chǎn)的DTMF信號收發(fā)一體集成電路,它的發(fā)送部分采用信號失真小、頻率穩(wěn)定性高的開關電容式D/A變換器,可發(fā)出16種雙音多頻DTMF信號。接收部分用于完成DTMF信號的接收、分離和譯碼,并以4位并行二進制碼的方式輸出。MT8888芯片集成度高、功耗低,可調整雙音頻模式的占空比,能自動抑制撥號音和調整信號增益,還帶有標準的數(shù)據(jù)總線,可與TTL電平兼容,并可方便地進行編程控制。

2 引腳排列與功能

MT8888芯片的引腳排列如圖1所示;各引腳的功能如下:

IN+:運放同相輸入端;

IN-:運放反相輸入端;

GS:運放輸出端;

VREF:基準電壓輸出端,電壓值為VDD/2;

Vss:接地端;

OSC1:振蕩器輸入端;

OSC2:振蕩器輸出端;

TONE:DTMF信號輸出端;

    WR:寫控制端,低電平有效,與TTL兼容;

CS:片選端,低電平有效;

RSO:存儲器選擇輸入端,與TTL兼容;

RD:讀控制端,低電平有效,與TTL兼容;

IRQ/CP:中斷信號請求端;

D0~D3:數(shù)據(jù)總線,在CS=1或RD=1時,處于高阻狀態(tài),與TTL電平兼容。

Est:初始控制輸出端;

St/GT:控制輸入/時間檢測輸出;

VDD:+5V電源端。

3 內部結構

MT8888內部由收發(fā)電路、振蕩器和電源偏置電路組成。收碼電路包括信號放大、撥號音抑制濾波、輸入信號的高低頻帶通濾波、譯碼及鎖存等功能;發(fā)碼電路包括數(shù)據(jù)鎖存、行列計數(shù)D/A轉換和混頻等功能,MT8888的內部結構如圖2所示。

4 寄存器與控制

MT8888內部有兩個數(shù)據(jù)寄存器,一個是只執(zhí)行讀操作的接收數(shù)據(jù)寄存器RDR;另一個是只執(zhí)行寫操作的發(fā)送數(shù)據(jù)寄存器TDR。另外,MT8888中還有兩個4位的收、發(fā)控制寄存器CRA和CRB。對CRB的操作就是通過CRA中的一個特定位來操作的,因此編程中應對其進行初始化;而MT8888中的4位狀態(tài)寄存器SR則用來反映收、發(fā)信號的工作狀態(tài)。寄存器的選擇與操作由RS0及WR和RD口線來控制,控制功能如表1所列。

表1 寄存器控制

    摘要:MT8888芯片是MITEL公司采用CMOS工藝生產(chǎn)的一種低功耗、高集成度的DTMF信號收、發(fā)芯片,它可以方便地與微機接口。文中介紹了MT8888的主要功能結構及控制指令,給出了它的具體應用電路。

    關鍵詞:DTMF信號 收、發(fā)器 低功耗 可編程微機控制 MT8888

1 概述

MT8888是采用CMOS工藝生產(chǎn)的DTMF信號收發(fā)一體集成電路,它的發(fā)送部分采用信號失真小、頻率穩(wěn)定性高的開關電容式D/A變換器,可發(fā)出16種雙音多頻DTMF信號。接收部分用于完成DTMF信號的接收、分離和譯碼,并以4位并行二進制碼的方式輸出。MT8888芯片集成度高、功耗低,可調整雙音頻模式的占空比,能自動抑制撥號音和調整信號增益,還帶有標準的數(shù)據(jù)總線,可與TTL電平兼容,并可方便地進行編程控制。

2 引腳排列與功能

MT8888芯片的引腳排列如圖1所示;各引腳的功能如下:

IN+:運放同相輸入端;

IN-:運放反相輸入端;

GS:運放輸出端;

VREF:基準電壓輸出端,電壓值為VDD/2;

Vss:接地端;

OSC1:振蕩器輸入端;

OSC2:振蕩器輸出端;

TONE:DTMF信號輸出端;

    WR:寫控制端,低電平有效,與TTL兼容;

CS:片選端,低電平有效;

RSO:存儲器選擇輸入端,與TTL兼容;

RD:讀控制端,低電平有效,與TTL兼容;

IRQ/CP:中斷信號請求端;

D0~D3:數(shù)據(jù)總線,在CS=1或RD=1時,處于高阻狀態(tài),與TTL電平兼容。

Est:初始控制輸出端;

St/GT:控制輸入/時間檢測輸出;

VDD:+5V電源端。

3 內部結構

MT8888內部由收發(fā)電路、振蕩器和電源偏置電路組成。收碼電路包括信號放大、撥號音抑制濾波、輸入信號的高低頻帶通濾波、譯碼及鎖存等功能;發(fā)碼電路包括數(shù)據(jù)鎖存、行列計數(shù)D/A轉換和混頻等功能,MT8888的內部結構如圖2所示。

4 寄存器與控制

MT8888內部有兩個數(shù)據(jù)寄存器,一個是只執(zhí)行讀操作的接收數(shù)據(jù)寄存器RDR;另一個是只執(zhí)行寫操作的發(fā)送數(shù)據(jù)寄存器TDR。另外,MT8888中還有兩個4位的收、發(fā)控制寄存器CRA和CRB。對CRB的操作就是通過CRA中的一個特定位來操作的,因此編程中應對其進行初始化;而MT8888中的4位狀態(tài)寄存器SR則用來反映收、發(fā)信號的工作狀態(tài)。寄存器的選擇與操作由RS0及WR和RD口線來控制,控制功能如表1所列。

表1 寄存器控制

相關IC型號
版權所有:51dzw.COM
深圳服務熱線:13692101218  13751165337
粵ICP備09112631號-6(miitbeian.gov.cn)
公網(wǎng)安備44030402000607
深圳市碧威特網(wǎng)絡技術有限公司
付款方式


 復制成功!