XC95144XL高性能CPLD
發(fā)布時(shí)間:2011/6/27 14:32:58 訪問(wèn)次數(shù):2301
XC95144XL特點(diǎn)
1)5ns的引腳到引腳的邏輯延時(shí);
2)系統(tǒng)頻率高達(dá)178兆赫;
3)144個(gè)宏單元與3200可用門;
4)在小尺寸封裝:
100-TQFP(81個(gè)用戶I/O引腳);
144-TQFP(117個(gè)用戶I/O引腳);
144-CSP(117個(gè)用戶I/O引腳).
5)優(yōu)化的高性能3.3V系統(tǒng):
低功率運(yùn)行;
5V容限I/O引腳接受5V,3.3V和2.5V信號(hào);
3.3V或2.5V輸出能力
先進(jìn)的0.35微米特征尺寸CMOS快速FLASH™技術(shù).
6)先進(jìn)的系統(tǒng)功能:
在系統(tǒng)可編程;
高級(jí)針鎖和可路由的快速連接™II開關(guān)矩陣;
特寬54輸入功能塊;
高達(dá)90產(chǎn)品方面與每個(gè)宏單元個(gè)別產(chǎn)品的長(zhǎng)期分配;
與全球三大和一個(gè)當(dāng)?shù)貢r(shí)鐘反轉(zhuǎn)產(chǎn)品長(zhǎng)期的時(shí)鐘;
個(gè)人輸出使每個(gè)輸出引腳與當(dāng)?shù)胤崔D(zhuǎn);
對(duì)所有用戶和邊界掃描引腳輸入遲滯輸入;
總線保持電路的輸入引腳上的所有用戶
完整的IEEE 1149.1標(biāo)準(zhǔn)的邊界掃描(JTAG)朗讀顯示對(duì)應(yīng)的拉丁字符的拼音.
7)快速并行編程;
8)擺在個(gè)別產(chǎn)出率控制;
9)增強(qiáng)的數(shù)據(jù)安全功能;
10)卓越的品質(zhì)和可靠性:
耐力超過(guò)10,000編程/擦除周期;
20年的數(shù)據(jù)保存;
超過(guò)2,000 V的ESD保護(hù).
11)引腳兼容5V核心XC95144在設(shè)備100引腳TQFP封裝.
XC95144XL說(shuō)明
該XC95144XL是3.3V CPLD高性能針對(duì)性,在先進(jìn)的通信的低電壓應(yīng)用和計(jì)算系統(tǒng)。它由八54V18功能塊,提供3200可用門與5ns的傳播延遲。
XC95144XL功耗估計(jì)
功率器件的功耗可顯著變化而定對(duì)系統(tǒng)頻率,設(shè)計(jì)中的應(yīng)用和輸出載入中。為了幫助降低功耗,每個(gè)宏單元在XC9500XL設(shè)備可配置為低功耗模式(從默認(rèn)高性能模式)。此外,未使用的產(chǎn)品條款和宏單元自動(dòng)停用的軟件,以進(jìn)一步節(jié)省電力。
對(duì)于國(guó)際刑事法院的普遍估計(jì),可能是下面的公式使用:ICC(毫安)=MCHS(0.175*PTHS+0.345)+MCLP(0.052 *PTLP+ 0.272)+0.04*MCTOG(MCHS+MCLP)*F
其中:MCHS =#宏單元在高速配置
PTHS =平均數(shù)高速產(chǎn)品條款每個(gè)宏單元
MCLP =#宏單元在低功率配置
PTLP =平均數(shù)低功耗產(chǎn)品方面,每宏蜂窩
F =最大時(shí)鐘頻率
MCTOG =的觸發(fā)器%,平均每個(gè)時(shí)鐘切換(〜12%)
這種計(jì)算是來(lái)自實(shí)驗(yàn)室測(cè)量一個(gè)XC9500XL部分充滿了16位計(jì)數(shù)器,并允許單一輸出(LSB)被激活。實(shí)際的ICC價(jià)值隨設(shè)計(jì)應(yīng)用,并應(yīng)核實(shí)在系統(tǒng)正常運(yùn)行。
XC95144XL特點(diǎn)
1)5ns的引腳到引腳的邏輯延時(shí);
2)系統(tǒng)頻率高達(dá)178兆赫;
3)144個(gè)宏單元與3200可用門;
4)在小尺寸封裝:
100-TQFP(81個(gè)用戶I/O引腳);
144-TQFP(117個(gè)用戶I/O引腳);
144-CSP(117個(gè)用戶I/O引腳).
5)優(yōu)化的高性能3.3V系統(tǒng):
低功率運(yùn)行;
5V容限I/O引腳接受5V,3.3V和2.5V信號(hào);
3.3V或2.5V輸出能力
先進(jìn)的0.35微米特征尺寸CMOS快速FLASH™技術(shù).
6)先進(jìn)的系統(tǒng)功能:
在系統(tǒng)可編程;
高級(jí)針鎖和可路由的快速連接™II開關(guān)矩陣;
特寬54輸入功能塊;
高達(dá)90產(chǎn)品方面與每個(gè)宏單元個(gè)別產(chǎn)品的長(zhǎng)期分配;
與全球三大和一個(gè)當(dāng)?shù)貢r(shí)鐘反轉(zhuǎn)產(chǎn)品長(zhǎng)期的時(shí)鐘;
個(gè)人輸出使每個(gè)輸出引腳與當(dāng)?shù)胤崔D(zhuǎn);
對(duì)所有用戶和邊界掃描引腳輸入遲滯輸入;
總線保持電路的輸入引腳上的所有用戶
完整的IEEE 1149.1標(biāo)準(zhǔn)的邊界掃描(JTAG)朗讀顯示對(duì)應(yīng)的拉丁字符的拼音.
7)快速并行編程;
8)擺在個(gè)別產(chǎn)出率控制;
9)增強(qiáng)的數(shù)據(jù)安全功能;
10)卓越的品質(zhì)和可靠性:
耐力超過(guò)10,000編程/擦除周期;
20年的數(shù)據(jù)保存;
超過(guò)2,000 V的ESD保護(hù).
11)引腳兼容5V核心XC95144在設(shè)備100引腳TQFP封裝.
XC95144XL說(shuō)明
該XC95144XL是3.3V CPLD高性能針對(duì)性,在先進(jìn)的通信的低電壓應(yīng)用和計(jì)算系統(tǒng)。它由八54V18功能塊,提供3200可用門與5ns的傳播延遲。
XC95144XL功耗估計(jì)
功率器件的功耗可顯著變化而定對(duì)系統(tǒng)頻率,設(shè)計(jì)中的應(yīng)用和輸出載入中。為了幫助降低功耗,每個(gè)宏單元在XC9500XL設(shè)備可配置為低功耗模式(從默認(rèn)高性能模式)。此外,未使用的產(chǎn)品條款和宏單元自動(dòng)停用的軟件,以進(jìn)一步節(jié)省電力。
對(duì)于國(guó)際刑事法院的普遍估計(jì),可能是下面的公式使用:ICC(毫安)=MCHS(0.175*PTHS+0.345)+MCLP(0.052 *PTLP+ 0.272)+0.04*MCTOG(MCHS+MCLP)*F
其中:MCHS =#宏單元在高速配置
PTHS =平均數(shù)高速產(chǎn)品條款每個(gè)宏單元
MCLP =#宏單元在低功率配置
PTLP =平均數(shù)低功耗產(chǎn)品方面,每宏蜂窩
F =最大時(shí)鐘頻率
MCTOG =的觸發(fā)器%,平均每個(gè)時(shí)鐘切換(〜12%)
這種計(jì)算是來(lái)自實(shí)驗(yàn)室測(cè)量一個(gè)XC9500XL部分充滿了16位計(jì)數(shù)器,并允許單一輸出(LSB)被激活。實(shí)際的ICC價(jià)值隨設(shè)計(jì)應(yīng)用,并應(yīng)核實(shí)在系統(tǒng)正常運(yùn)行。
熱門點(diǎn)擊
- XC95144XL高性能CPLD
- AD8106/AD8107交叉點(diǎn)開關(guān)
- AD8108/AD8109緩沖視頻交叉點(diǎn)開關(guān)
- SP231A/232A/233A/310A/
- AD8110/AD8111 16×8緩沖視頻
- CoolSplice連接器
- AD8104/AD8105 32×16緩沖模
- SSL連接器
- TE推3.5毫米壓接式A/V接口
- MCP1406/MCP1407是單路緩沖器嗎
推薦技術(shù)資料
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究