第一信號鑒別電路
發(fā)布時間:2011/11/12 9:47:47 訪問次數(shù):2025
第一信號鑒別電路的核心是集成四鎖存D觸發(fā)器CC4042(如圖10-38所示電路圖中的D1)。CC4042內(nèi)含4個獨立的鎖存型D觸
發(fā)器。它們共用時鐘脈沖端CP和極性選擇端POL。只有當CP與POL邏輯狀態(tài)相同時,D端數(shù)據(jù)才被傳輸至Q端,否則數(shù)據(jù)被鎖存。其引腳功能如圖10-40所示。
電路圖中,CC4042的POL端(D1的6腳)固定處于“1”電平狀態(tài),數(shù)據(jù)的傳輸或者鎖存便由CP脈沖的極性所決定,CP=1時傳輸數(shù)據(jù),CP =0時鎖存數(shù)據(jù)。據(jù)這一原理即可用CC4042來實現(xiàn)搶答器的功能。
第一信號鑒別電路工作原理可用圖10 -41來說明。CC4042中的4個D觸發(fā)器的數(shù)據(jù)輸入端D1—D4分別受搶答按鈕SB1~SB4控制,按鈕未按下時為“1”,按鈕按下時為“O”。4個反相輸出端Q1—Q4反映鑒別結果,平時均為“0”,鑒別到第一信號時相應的反相輸出端為“1”。
①在待機狀態(tài)下,因為搶答按鈕SB1~SB4都未被按下,4個D觸發(fā)器的數(shù)據(jù)輸入端D1—D4均為“l(fā)”。又因為這時各D觸發(fā)器共用的時鐘脈沖CP =1,D觸發(fā)器處于數(shù)據(jù)傳輸狀態(tài),所以D端數(shù)據(jù)傳輸至Q端,4個D觸發(fā)器的輸出端Q1~Q4均為“l(fā)”,反相輸出端Q1—Q4均為“0”。
②在搶答開始時,設搶答按鈕SB1首先被按下,使D1-1觸發(fā)器的數(shù)據(jù)輸入端D1變?yōu)椤?”,其輸出端Q1=0,使與非門D3輸出為“1”,與非門D。輸出為“0”,即CP =0,D觸發(fā)器處于數(shù)據(jù)鎖存狀態(tài),電路對在此時間以后的信號便不再響應,也就是其他搶答按鈕不再有效。同時Q1=1,表示鑒別到的第一信號。
第一信號鑒別電路的核心是集成四鎖存D觸發(fā)器CC4042(如圖10-38所示電路圖中的D1)。CC4042內(nèi)含4個獨立的鎖存型D觸
發(fā)器。它們共用時鐘脈沖端CP和極性選擇端POL。只有當CP與POL邏輯狀態(tài)相同時,D端數(shù)據(jù)才被傳輸至Q端,否則數(shù)據(jù)被鎖存。其引腳功能如圖10-40所示。
電路圖中,CC4042的POL端(D1的6腳)固定處于“1”電平狀態(tài),數(shù)據(jù)的傳輸或者鎖存便由CP脈沖的極性所決定,CP=1時傳輸數(shù)據(jù),CP =0時鎖存數(shù)據(jù)。據(jù)這一原理即可用CC4042來實現(xiàn)搶答器的功能。
第一信號鑒別電路工作原理可用圖10 -41來說明。CC4042中的4個D觸發(fā)器的數(shù)據(jù)輸入端D1—D4分別受搶答按鈕SB1~SB4控制,按鈕未按下時為“1”,按鈕按下時為“O”。4個反相輸出端Q1—Q4反映鑒別結果,平時均為“0”,鑒別到第一信號時相應的反相輸出端為“1”。
①在待機狀態(tài)下,因為搶答按鈕SB1~SB4都未被按下,4個D觸發(fā)器的數(shù)據(jù)輸入端D1—D4均為“l(fā)”。又因為這時各D觸發(fā)器共用的時鐘脈沖CP =1,D觸發(fā)器處于數(shù)據(jù)傳輸狀態(tài),所以D端數(shù)據(jù)傳輸至Q端,4個D觸發(fā)器的輸出端Q1~Q4均為“l(fā)”,反相輸出端Q1—Q4均為“0”。
②在搶答開始時,設搶答按鈕SB1首先被按下,使D1-1觸發(fā)器的數(shù)據(jù)輸入端D1變?yōu)椤?”,其輸出端Q1=0,使與非門D3輸出為“1”,與非門D。輸出為“0”,即CP =0,D觸發(fā)器處于數(shù)據(jù)鎖存狀態(tài),電路對在此時間以后的信號便不再響應,也就是其他搶答按鈕不再有效。同時Q1=1,表示鑒別到的第一信號。
熱門點擊
- 雙母線接線優(yōu)缺點
- MAX491芯片為RS-422/485擴展芯
- 耳塞式耳機的組裝及原理
- 晶閘管的主要參數(shù)
- 補償電容器組的接線方式
- 電磁抱閘制動線路
- 單結晶體管觸發(fā)電路
- 電池充電電路
- 運算放大器輸出電壓和功率擴展電路
- 磁鋼是電飯煲中很重要的一個元件
推薦技術資料
- 單片機版光立方的制作
- N視頻: http://v.youku.comN_sh... [詳細]