影響器件功耗的主要因素
發(fā)布時(shí)間:2012/2/19 19:12:37 訪問次數(shù):4821
在互補(bǔ)金屬氧化物半導(dǎo)體( CMOS)數(shù)字邏輯電路中,功耗為靜態(tài)功耗和動(dòng)態(tài)功耗之和,其中:
·靜態(tài)功耗主要由晶體管的偏置電流和漏電流產(chǎn)生; AD623
·動(dòng)態(tài)功耗主要取決于電源電壓和工作時(shí)鐘頻率。動(dòng)態(tài)功耗= Cv2fo萁中,C為CMOS
負(fù)載電容;y為電源電壓為時(shí)鐘頻率。
在CMOS邏輯電路以一定時(shí)鐘頻率運(yùn)行時(shí),靜態(tài)功耗與動(dòng)態(tài)功耗相比是可以忽略的。但在一些低功耗模式下,時(shí)鐘不再運(yùn)行,此時(shí)靜態(tài)功耗是主要的功耗源。
因此,功耗主要取決于如下條件。
·微控制器單元( MCU)的芯片面積:所采用的工藝、晶體管的數(shù)量、片上集成和使用的模擬功能/外設(shè)。
·MCU電源電壓:CMOS邏輯電路中消耗的電流與電源電壓的平方成正比。因此,可以通過降低供電電壓來降低功耗。
·時(shí)鐘頻率:在不要求進(jìn)行高速處理的應(yīng)用中,降低時(shí)鐘頻率可以降低功耗。
·激活的外設(shè)數(shù)目或使用的MCU功能數(shù)目(CSS、BOR、PVD……):激活的外設(shè)數(shù)目越多,或使用的MCU功能數(shù)目越多,則功耗越大。
·工作模式:功耗會(huì)隨著應(yīng)用所處的不同功耗模式而改變(CPU開啟/關(guān)閉,晶振開啟/關(guān)閉,等等)。
對(duì)于采用電池供電的系統(tǒng)來說,功耗是非常重要的指標(biāo)。通常,要求系統(tǒng)的平均功耗小于某個(gè)目標(biāo)值來保證一個(gè)適當(dāng)?shù)碾姵乩m(xù)航時(shí)間。這意味著系統(tǒng)可以在短時(shí)間內(nèi)功耗較大,而把平均功耗維持在目標(biāo)值以下。
·靜態(tài)功耗主要由晶體管的偏置電流和漏電流產(chǎn)生; AD623
·動(dòng)態(tài)功耗主要取決于電源電壓和工作時(shí)鐘頻率。動(dòng)態(tài)功耗= Cv2fo萁中,C為CMOS
負(fù)載電容;y為電源電壓為時(shí)鐘頻率。
在CMOS邏輯電路以一定時(shí)鐘頻率運(yùn)行時(shí),靜態(tài)功耗與動(dòng)態(tài)功耗相比是可以忽略的。但在一些低功耗模式下,時(shí)鐘不再運(yùn)行,此時(shí)靜態(tài)功耗是主要的功耗源。
因此,功耗主要取決于如下條件。
·微控制器單元( MCU)的芯片面積:所采用的工藝、晶體管的數(shù)量、片上集成和使用的模擬功能/外設(shè)。
·MCU電源電壓:CMOS邏輯電路中消耗的電流與電源電壓的平方成正比。因此,可以通過降低供電電壓來降低功耗。
·時(shí)鐘頻率:在不要求進(jìn)行高速處理的應(yīng)用中,降低時(shí)鐘頻率可以降低功耗。
·激活的外設(shè)數(shù)目或使用的MCU功能數(shù)目(CSS、BOR、PVD……):激活的外設(shè)數(shù)目越多,或使用的MCU功能數(shù)目越多,則功耗越大。
·工作模式:功耗會(huì)隨著應(yīng)用所處的不同功耗模式而改變(CPU開啟/關(guān)閉,晶振開啟/關(guān)閉,等等)。
對(duì)于采用電池供電的系統(tǒng)來說,功耗是非常重要的指標(biāo)。通常,要求系統(tǒng)的平均功耗小于某個(gè)目標(biāo)值來保證一個(gè)適當(dāng)?shù)碾姵乩m(xù)航時(shí)間。這意味著系統(tǒng)可以在短時(shí)間內(nèi)功耗較大,而把平均功耗維持在目標(biāo)值以下。
在互補(bǔ)金屬氧化物半導(dǎo)體( CMOS)數(shù)字邏輯電路中,功耗為靜態(tài)功耗和動(dòng)態(tài)功耗之和,其中:
·靜態(tài)功耗主要由晶體管的偏置電流和漏電流產(chǎn)生; AD623
·動(dòng)態(tài)功耗主要取決于電源電壓和工作時(shí)鐘頻率。動(dòng)態(tài)功耗= Cv2fo萁中,C為CMOS
負(fù)載電容;y為電源電壓為時(shí)鐘頻率。
在CMOS邏輯電路以一定時(shí)鐘頻率運(yùn)行時(shí),靜態(tài)功耗與動(dòng)態(tài)功耗相比是可以忽略的。但在一些低功耗模式下,時(shí)鐘不再運(yùn)行,此時(shí)靜態(tài)功耗是主要的功耗源。
因此,功耗主要取決于如下條件。
·微控制器單元( MCU)的芯片面積:所采用的工藝、晶體管的數(shù)量、片上集成和使用的模擬功能/外設(shè)。
·MCU電源電壓:CMOS邏輯電路中消耗的電流與電源電壓的平方成正比。因此,可以通過降低供電電壓來降低功耗。
·時(shí)鐘頻率:在不要求進(jìn)行高速處理的應(yīng)用中,降低時(shí)鐘頻率可以降低功耗。
·激活的外設(shè)數(shù)目或使用的MCU功能數(shù)目(CSS、BOR、PVD……):激活的外設(shè)數(shù)目越多,或使用的MCU功能數(shù)目越多,則功耗越大。
·工作模式:功耗會(huì)隨著應(yīng)用所處的不同功耗模式而改變(CPU開啟/關(guān)閉,晶振開啟/關(guān)閉,等等)。
對(duì)于采用電池供電的系統(tǒng)來說,功耗是非常重要的指標(biāo)。通常,要求系統(tǒng)的平均功耗小于某個(gè)目標(biāo)值來保證一個(gè)適當(dāng)?shù)碾姵乩m(xù)航時(shí)間。這意味著系統(tǒng)可以在短時(shí)間內(nèi)功耗較大,而把平均功耗維持在目標(biāo)值以下。
·靜態(tài)功耗主要由晶體管的偏置電流和漏電流產(chǎn)生; AD623
·動(dòng)態(tài)功耗主要取決于電源電壓和工作時(shí)鐘頻率。動(dòng)態(tài)功耗= Cv2fo萁中,C為CMOS
負(fù)載電容;y為電源電壓為時(shí)鐘頻率。
在CMOS邏輯電路以一定時(shí)鐘頻率運(yùn)行時(shí),靜態(tài)功耗與動(dòng)態(tài)功耗相比是可以忽略的。但在一些低功耗模式下,時(shí)鐘不再運(yùn)行,此時(shí)靜態(tài)功耗是主要的功耗源。
因此,功耗主要取決于如下條件。
·微控制器單元( MCU)的芯片面積:所采用的工藝、晶體管的數(shù)量、片上集成和使用的模擬功能/外設(shè)。
·MCU電源電壓:CMOS邏輯電路中消耗的電流與電源電壓的平方成正比。因此,可以通過降低供電電壓來降低功耗。
·時(shí)鐘頻率:在不要求進(jìn)行高速處理的應(yīng)用中,降低時(shí)鐘頻率可以降低功耗。
·激活的外設(shè)數(shù)目或使用的MCU功能數(shù)目(CSS、BOR、PVD……):激活的外設(shè)數(shù)目越多,或使用的MCU功能數(shù)目越多,則功耗越大。
·工作模式:功耗會(huì)隨著應(yīng)用所處的不同功耗模式而改變(CPU開啟/關(guān)閉,晶振開啟/關(guān)閉,等等)。
對(duì)于采用電池供電的系統(tǒng)來說,功耗是非常重要的指標(biāo)。通常,要求系統(tǒng)的平均功耗小于某個(gè)目標(biāo)值來保證一個(gè)適當(dāng)?shù)碾姵乩m(xù)航時(shí)間。這意味著系統(tǒng)可以在短時(shí)間內(nèi)功耗較大,而把平均功耗維持在目標(biāo)值以下。
熱門點(diǎn)擊
- 繼電器驅(qū)動(dòng)電路中的二極管保護(hù)電路
- ADSP-BF561處理器與32位SDRAM
- 電子電路焊接基本知識(shí)
- 放大器組成及各元件的作用
- 穩(wěn)壓二極管種類和外形特征
- 負(fù)反饋放大器的四種基本類型
- 影響器件功耗的主要因素
- 石英晶體——門電路多諧振蕩器
- LED電平指示器種類
- 穿心電容電路
推薦技術(shù)資料
- 自制智能型ICL7135
- 表頭使ff11CL7135作為ADC,ICL7135是... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究