右移位寄存器
發(fā)布時(shí)間:2012/12/9 13:21:31 訪問(wèn)次數(shù):2292
右移位寄存器電路不僅能夠75NF75寄存輸入數(shù)碼,而且能夠?qū)斎霐?shù)碼進(jìn)行向右的移位。圖8-80所示是右移位寄存器電路。電路中,4個(gè)D觸發(fā)器串聯(lián)使用,其中D4是最高位,Dl是最低位,這里D4是寄存器的數(shù)碼輸入端。從圖中可看出,高位的D觸發(fā)器輸出端Q接到低一位的D觸發(fā)器輸入端D,每一個(gè)D觸發(fā)器的RD端相連接,這是寄存器置0端。CP端是移位脈沖輸入端,Q4~Ql是寄存器的并行輸出端,另外Ql可作為這一寄存器的串行輸出端。
1.電路工作原理分析
使用這種右移位寄存器之前,先給RD端置負(fù)脈沖,使寄存器置0,即Q4、Ql都輸出0。這里設(shè)輸入數(shù)碼是1101,注意輸入數(shù)碼各位情況如下所示:
2.串行輸入概念
從上面的電路分析可知,輸入端的輸入數(shù)碼1101是通過(guò)CP的作用,一個(gè)數(shù)碼一個(gè)數(shù)碼地輸入。通過(guò)4個(gè)CP的作用才將1101數(shù)碼輸入,這種輸入方式稱(chēng)為串行輸入。
3.并行輸入概念
與串行輸入方式不同的是并行輸入方式,如將一個(gè)四位數(shù)碼1101 -次性同步輸入到一個(gè)寄存器電路中,這種輸入方式稱(chēng)為并行輸入方式。
4.串行輸出概念
在上面的右移位寄存器電路中,Ql是串行輸出端,從上面介紹中已知,當(dāng)?shù)谒膫(gè)CP作用后,Ql=l,如果有第五個(gè)CP作用,則Ql輸出的1要移出(輸出)而變成Ql=0,再有一個(gè)CP作用Ql輸出端的0也要移出。這種一個(gè)數(shù)碼一個(gè)數(shù)碼的輸出稱(chēng)為串行輸出。
5.并行輸入概念
前面的數(shù)碼寄存器中,輸入數(shù)碼是從IO~13端輸入的,各輸入端數(shù)碼是同步輸入到寄存器電路中的,這種輸入方式稱(chēng)為并行輸入方式。
6.并行輸出概念
右移位寄存器中,Q4~Ql這4個(gè)輸出端是并行的,這4個(gè)輸出端的輸出狀態(tài)在同一個(gè)
CP作用下是同步變化(輸出)的,這種輸出方
式稱(chēng)為并行輸出方式。
上面介紹的右移位寄存器具有一個(gè)輸入方式、兩個(gè)輸出方式,所以稱(chēng)為串行輸入、串行輸出、并行輸出右移位寄存囂。
1.電路工作原理分析
使用這種右移位寄存器之前,先給RD端置負(fù)脈沖,使寄存器置0,即Q4、Ql都輸出0。這里設(shè)輸入數(shù)碼是1101,注意輸入數(shù)碼各位情況如下所示:
2.串行輸入概念
從上面的電路分析可知,輸入端的輸入數(shù)碼1101是通過(guò)CP的作用,一個(gè)數(shù)碼一個(gè)數(shù)碼地輸入。通過(guò)4個(gè)CP的作用才將1101數(shù)碼輸入,這種輸入方式稱(chēng)為串行輸入。
3.并行輸入概念
與串行輸入方式不同的是并行輸入方式,如將一個(gè)四位數(shù)碼1101 -次性同步輸入到一個(gè)寄存器電路中,這種輸入方式稱(chēng)為并行輸入方式。
4.串行輸出概念
在上面的右移位寄存器電路中,Ql是串行輸出端,從上面介紹中已知,當(dāng)?shù)谒膫(gè)CP作用后,Ql=l,如果有第五個(gè)CP作用,則Ql輸出的1要移出(輸出)而變成Ql=0,再有一個(gè)CP作用Ql輸出端的0也要移出。這種一個(gè)數(shù)碼一個(gè)數(shù)碼的輸出稱(chēng)為串行輸出。
5.并行輸入概念
前面的數(shù)碼寄存器中,輸入數(shù)碼是從IO~13端輸入的,各輸入端數(shù)碼是同步輸入到寄存器電路中的,這種輸入方式稱(chēng)為并行輸入方式。
6.并行輸出概念
右移位寄存器中,Q4~Ql這4個(gè)輸出端是并行的,這4個(gè)輸出端的輸出狀態(tài)在同一個(gè)
CP作用下是同步變化(輸出)的,這種輸出方
式稱(chēng)為并行輸出方式。
上面介紹的右移位寄存器具有一個(gè)輸入方式、兩個(gè)輸出方式,所以稱(chēng)為串行輸入、串行輸出、并行輸出右移位寄存囂。
右移位寄存器電路不僅能夠75NF75寄存輸入數(shù)碼,而且能夠?qū)斎霐?shù)碼進(jìn)行向右的移位。圖8-80所示是右移位寄存器電路。電路中,4個(gè)D觸發(fā)器串聯(lián)使用,其中D4是最高位,Dl是最低位,這里D4是寄存器的數(shù)碼輸入端。從圖中可看出,高位的D觸發(fā)器輸出端Q接到低一位的D觸發(fā)器輸入端D,每一個(gè)D觸發(fā)器的RD端相連接,這是寄存器置0端。CP端是移位脈沖輸入端,Q4~Ql是寄存器的并行輸出端,另外Ql可作為這一寄存器的串行輸出端。
1.電路工作原理分析
使用這種右移位寄存器之前,先給RD端置負(fù)脈沖,使寄存器置0,即Q4、Ql都輸出0。這里設(shè)輸入數(shù)碼是1101,注意輸入數(shù)碼各位情況如下所示:
2.串行輸入概念
從上面的電路分析可知,輸入端的輸入數(shù)碼1101是通過(guò)CP的作用,一個(gè)數(shù)碼一個(gè)數(shù)碼地輸入。通過(guò)4個(gè)CP的作用才將1101數(shù)碼輸入,這種輸入方式稱(chēng)為串行輸入。
3.并行輸入概念
與串行輸入方式不同的是并行輸入方式,如將一個(gè)四位數(shù)碼1101 -次性同步輸入到一個(gè)寄存器電路中,這種輸入方式稱(chēng)為并行輸入方式。
4.串行輸出概念
在上面的右移位寄存器電路中,Ql是串行輸出端,從上面介紹中已知,當(dāng)?shù)谒膫(gè)CP作用后,Ql=l,如果有第五個(gè)CP作用,則Ql輸出的1要移出(輸出)而變成Ql=0,再有一個(gè)CP作用Ql輸出端的0也要移出。這種一個(gè)數(shù)碼一個(gè)數(shù)碼的輸出稱(chēng)為串行輸出。
5.并行輸入概念
前面的數(shù)碼寄存器中,輸入數(shù)碼是從IO~13端輸入的,各輸入端數(shù)碼是同步輸入到寄存器電路中的,這種輸入方式稱(chēng)為并行輸入方式。
6.并行輸出概念
右移位寄存器中,Q4~Ql這4個(gè)輸出端是并行的,這4個(gè)輸出端的輸出狀態(tài)在同一個(gè)
CP作用下是同步變化(輸出)的,這種輸出方
式稱(chēng)為并行輸出方式。
上面介紹的右移位寄存器具有一個(gè)輸入方式、兩個(gè)輸出方式,所以稱(chēng)為串行輸入、串行輸出、并行輸出右移位寄存囂。
1.電路工作原理分析
使用這種右移位寄存器之前,先給RD端置負(fù)脈沖,使寄存器置0,即Q4、Ql都輸出0。這里設(shè)輸入數(shù)碼是1101,注意輸入數(shù)碼各位情況如下所示:
2.串行輸入概念
從上面的電路分析可知,輸入端的輸入數(shù)碼1101是通過(guò)CP的作用,一個(gè)數(shù)碼一個(gè)數(shù)碼地輸入。通過(guò)4個(gè)CP的作用才將1101數(shù)碼輸入,這種輸入方式稱(chēng)為串行輸入。
3.并行輸入概念
與串行輸入方式不同的是并行輸入方式,如將一個(gè)四位數(shù)碼1101 -次性同步輸入到一個(gè)寄存器電路中,這種輸入方式稱(chēng)為并行輸入方式。
4.串行輸出概念
在上面的右移位寄存器電路中,Ql是串行輸出端,從上面介紹中已知,當(dāng)?shù)谒膫(gè)CP作用后,Ql=l,如果有第五個(gè)CP作用,則Ql輸出的1要移出(輸出)而變成Ql=0,再有一個(gè)CP作用Ql輸出端的0也要移出。這種一個(gè)數(shù)碼一個(gè)數(shù)碼的輸出稱(chēng)為串行輸出。
5.并行輸入概念
前面的數(shù)碼寄存器中,輸入數(shù)碼是從IO~13端輸入的,各輸入端數(shù)碼是同步輸入到寄存器電路中的,這種輸入方式稱(chēng)為并行輸入方式。
6.并行輸出概念
右移位寄存器中,Q4~Ql這4個(gè)輸出端是并行的,這4個(gè)輸出端的輸出狀態(tài)在同一個(gè)
CP作用下是同步變化(輸出)的,這種輸出方
式稱(chēng)為并行輸出方式。
上面介紹的右移位寄存器具有一個(gè)輸入方式、兩個(gè)輸出方式,所以稱(chēng)為串行輸入、串行輸出、并行輸出右移位寄存囂。
上一篇:左移位寄存器
熱門(mén)點(diǎn)擊
- 混色方法
- 靜噪原理分析
- 高放AGC電路
- 右移位寄存器
- 測(cè)量推動(dòng)管靜態(tài)工作電流及故障對(duì)策
- 與門(mén)譯碼器
- 電阻器的主要參數(shù)
- 集成運(yùn)放構(gòu)成的緩沖移相振蕩器
- 橋堆構(gòu)成的正極性橋式整流
- 降壓電路分析和故障分析小結(jié)
推薦技術(shù)資料
- 超低功耗角度位置傳感器參數(shù)技術(shù)
- 四路輸出 DC/DC 降壓電源
- 降壓變換器和升降壓變換器優(yōu)特點(diǎn)
- 業(yè)界首創(chuàng)可在線編程電源模塊 m
- 可編程門(mén)陣列 (FPGA)智能 電源解決方案
- 高效先進(jìn)封裝工藝
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究