FET電壓的加法
發(fā)布時(shí)間:2013/2/3 22:07:54 訪問次數(shù):669
FET電壓的加法。為了使FET工作,必須在JANTX2N3700各電極上加電壓。對(duì)于N型溝道,結(jié)型及耗盡型如圖2. 36 (a)所示,漏極D對(duì)源極S的電位為正,G對(duì)S的電位為負(fù)。增強(qiáng)型如圖2. 36(b)所示,D、G對(duì)S的電位均為正。對(duì)于P型溝道,加上與N型溝道時(shí)極性相反的電壓。此外,耗盡型的情況,有時(shí)N型溝道、P型溝道都使G、S成為同電位使用。
(a)結(jié)型(N型溝道,耗盡型接法也一樣) (b)增強(qiáng)型(N型溝道)
圖2. 36 FET電壓的加法
FET的用途。晶體管的輸入阻抗大致為幾十kQ,而FET的輸入阻抗則為幾
Mfl以上。因此,F(xiàn)ET具有輸入阻抗非常高的特征,用于需要高輸入阻抗的測(cè)量?jī)x器或電容式話筒等輸入部分的放大電路中。由于柵壓的作用,F(xiàn)ET還具有導(dǎo)通狀態(tài)或截止?fàn)顟B(tài)的開關(guān)作用,因此用于計(jì)算機(jī)的邏輯電路中。
FET電壓的加法。為了使FET工作,必須在JANTX2N3700各電極上加電壓。對(duì)于N型溝道,結(jié)型及耗盡型如圖2. 36 (a)所示,漏極D對(duì)源極S的電位為正,G對(duì)S的電位為負(fù)。增強(qiáng)型如圖2. 36(b)所示,D、G對(duì)S的電位均為正。對(duì)于P型溝道,加上與N型溝道時(shí)極性相反的電壓。此外,耗盡型的情況,有時(shí)N型溝道、P型溝道都使G、S成為同電位使用。
(a)結(jié)型(N型溝道,耗盡型接法也一樣) (b)增強(qiáng)型(N型溝道)
圖2. 36 FET電壓的加法
FET的用途。晶體管的輸入阻抗大致為幾十kQ,而FET的輸入阻抗則為幾
Mfl以上。因此,F(xiàn)ET具有輸入阻抗非常高的特征,用于需要高輸入阻抗的測(cè)量?jī)x器或電容式話筒等輸入部分的放大電路中。由于柵壓的作用,F(xiàn)ET還具有導(dǎo)通狀態(tài)或截止?fàn)顟B(tài)的開關(guān)作用,因此用于計(jì)算機(jī)的邏輯電路中。
熱門點(diǎn)擊
- 電流、電壓與電動(dòng)勢(shì)之間的關(guān)系
- 發(fā)光二極管的符號(hào)
- 硅或鍺晶體的共價(jià)健結(jié)構(gòu)
- 穩(wěn)壓二極管外形特征
- 通孔式(插針式)極性電容器的識(shí)別
- 高阻型雙運(yùn)放
- 硅與鍺
- 帶阻尼管的行管檢測(cè)方法解說
- 四聲道放音磁頭電路解說
- 低噪聲四運(yùn)放
推薦技術(shù)資料
- 自制經(jīng)典的1875功放
- 平時(shí)我也經(jīng)常逛一些音響DIY論壇,發(fā)現(xiàn)有很多人喜歡LM... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究