TMS320C54x DSP的視頻圖像采集接口設(shè)計
發(fā)布時間:2008/5/26 0:00:00 訪問次數(shù):600
tms320c54x dsp的視頻圖像采集接口設(shè)計 摘要:介紹一種基于dsp的黑白電視信號采集電路。電路由通信視頻a/d轉(zhuǎn)換器構(gòu)成,dsp啟動a/d轉(zhuǎn)換并讀取a/d轉(zhuǎn)換結(jié)果。電路結(jié)構(gòu)簡潔、成本低、容易實現(xiàn),能滿足黑白電視信號采集的需要。 關(guān)鍵詞:視頻圖像采集 a/d轉(zhuǎn)換 dsp tms320c54x 引言 視頻圖像采集的方法很多,基本上可分為2大類:自動圖像采集和基于處理的圖像采集。前者采用專用圖像采集芯片,自動完成圖像的采集、幀存儲器地址生成以及圖像數(shù)據(jù)的刷新;除了要對采集模式進行設(shè)定外,主處理器不參與采集過程。這種方法的特點是采集不占用cpu的時間,實時性好,適合活動圖像的采集,但電路較復(fù)雜、成本高。后者采用通用視頻a/d轉(zhuǎn)換器實現(xiàn)圖像的采集,不能完成圖像的自動采集,整個采集過程在cpu的控制下完成,由cpu啟動a/d轉(zhuǎn)換,讀取a/d轉(zhuǎn)換數(shù)據(jù),將數(shù)據(jù)存入幀存儲器。其特點是數(shù)據(jù)采集占用cpu的時間,對處理器的速度要求高,但電路簡單、成本低、易于實現(xiàn),能夠滿足某些圖像采集系統(tǒng)的需要。下面以ti公司的tms320vc5402(以下簡稱c5402)dsp[1]為例,介紹基于數(shù)據(jù)信號處理器(dsp)的視頻圖像采集電路和采集方法。
1 電路原理 采集電路如圖1所示,由視頻緩沖器、視頻a/d轉(zhuǎn)換器和視頻同步分離電路等組成。 1.1 視頻緩沖器 來自攝像機的標(biāo)準(zhǔn)黑白全電視信號的幅度峰-峰值為1v,要送往a/d轉(zhuǎn)換器和行、場同步分離電路,而a/d轉(zhuǎn)換器的滿量程為2v,因此,視頻緩沖器要對全電視信號進行阻抗匹配和電壓放大,并能對全電視信號進行黑電平調(diào)整。圖1中,u8構(gòu)成視頻緩沖器,增益為+2;調(diào)整電阻w1可以調(diào)整輸出信號的直流電平;r16是輸入匹配電阻,阻值大小由信號源決定,本電路中為75ω。 1.2 a/d轉(zhuǎn)換器 a/d轉(zhuǎn)換器采用ti公司的tlc5510芯片。tlc5510為5v電源、8bit、20msps的高速并行a/d轉(zhuǎn)換器,最大量程為2v。 tlc5510的參考電壓可由其內(nèi)部的3個電阻r1、rref、r2設(shè)定,如圖2所示。按圖2連接,將參考低電壓設(shè)定為0.6v,參考高電壓設(shè)定為2.6v,電阻rref上的2v壓降即為滿足程電壓。當(dāng)輸入電壓為0.6v時,a/d轉(zhuǎn)換的輸出數(shù)據(jù)為0;當(dāng)輸出電壓為2.6v時,a/d轉(zhuǎn)換的輸出數(shù)據(jù)為255。 tlc5510有1個轉(zhuǎn)換時鐘輸入端(clk)和1個片選端(oe)。clk的下降沿啟動a/d轉(zhuǎn)換,1次a/d轉(zhuǎn)換需要2.5個clk周期,即第1個clk的下降沿啟動a/d轉(zhuǎn)換后,要等第3個clk的上升沿出現(xiàn)時,第1個a/d轉(zhuǎn)換數(shù)據(jù)才會準(zhǔn)備好。當(dāng)片選信號(oe)為低電平時,a/d轉(zhuǎn)換數(shù)據(jù)輸出到外部數(shù)據(jù)總線上,供dsp讀取。 1.3 采集電路的dsp的連接 采集電路與c5402的連接如圖3所示。其中,u19是16位寬度的高速總線收發(fā)器,并具有電平轉(zhuǎn)換的功能,將5v的奇偶場信號、復(fù)位同步信號和a/d轉(zhuǎn)換器輸出的數(shù)字信號轉(zhuǎn)換為c5402能接受的3.3v信號。 仔細(xì)分析了tlc5510的工作原理和c5402的讀/寫時序[1]后,沒有將tlc5510作為c5402的擴展i/o口,而是將tlc5510作c5402的一個擴展的外部存儲單元。用該單元的讀選通信號(adr)與tlc5510的clk和oe相連(如圖3所示),這樣c5402讀tlc5510時,1條讀數(shù)指令完成2個操作:啟動a/d轉(zhuǎn)換并讀取a/d轉(zhuǎn)換數(shù)據(jù)。不過當(dāng)前的a/d轉(zhuǎn)換結(jié)果要等到第4次讀該端口時才能得到,a/d轉(zhuǎn)換的時序如圖4所示。讀選通信號(adr)是由高速譯碼器(74ahct138)經(jīng)過一級譯碼得到。這種設(shè)計方案既簡化了線路,又簡化了數(shù)據(jù)采集的程序設(shè)計,減少了dsp參與a/d轉(zhuǎn)換的時間。實驗證明該設(shè)計方案性能優(yōu)越——dsp在采集圖像數(shù)據(jù)時只要直接讀tlc5510就可以了。 1.4 同步分離電路 同步分離電路
tms320c54x dsp的視頻圖像采集接口設(shè)計 摘要:介紹一種基于dsp的黑白電視信號采集電路。電路由通信視頻a/d轉(zhuǎn)換器構(gòu)成,dsp啟動a/d轉(zhuǎn)換并讀取a/d轉(zhuǎn)換結(jié)果。電路結(jié)構(gòu)簡潔、成本低、容易實現(xiàn),能滿足黑白電視信號采集的需要。 關(guān)鍵詞:視頻圖像采集 a/d轉(zhuǎn)換 dsp tms320c54x 引言 視頻圖像采集的方法很多,基本上可分為2大類:自動圖像采集和基于處理的圖像采集。前者采用專用圖像采集芯片,自動完成圖像的采集、幀存儲器地址生成以及圖像數(shù)據(jù)的刷新;除了要對采集模式進行設(shè)定外,主處理器不參與采集過程。這種方法的特點是采集不占用cpu的時間,實時性好,適合活動圖像的采集,但電路較復(fù)雜、成本高。后者采用通用視頻a/d轉(zhuǎn)換器實現(xiàn)圖像的采集,不能完成圖像的自動采集,整個采集過程在cpu的控制下完成,由cpu啟動a/d轉(zhuǎn)換,讀取a/d轉(zhuǎn)換數(shù)據(jù),將數(shù)據(jù)存入幀存儲器。其特點是數(shù)據(jù)采集占用cpu的時間,對處理器的速度要求高,但電路簡單、成本低、易于實現(xiàn),能夠滿足某些圖像采集系統(tǒng)的需要。下面以ti公司的tms320vc5402(以下簡稱c5402)dsp[1]為例,介紹基于數(shù)據(jù)信號處理器(dsp)的視頻圖像采集電路和采集方法。
1 電路原理 采集電路如圖1所示,由視頻緩沖器、視頻a/d轉(zhuǎn)換器和視頻同步分離電路等組成。 1.1 視頻緩沖器 來自攝像機的標(biāo)準(zhǔn)黑白全電視信號的幅度峰-峰值為1v,要送往a/d轉(zhuǎn)換器和行、場同步分離電路,而a/d轉(zhuǎn)換器的滿量程為2v,因此,視頻緩沖器要對全電視信號進行阻抗匹配和電壓放大,并能對全電視信號進行黑電平調(diào)整。圖1中,u8構(gòu)成視頻緩沖器,增益為+2;調(diào)整電阻w1可以調(diào)整輸出信號的直流電平;r16是輸入匹配電阻,阻值大小由信號源決定,本電路中為75ω。 1.2 a/d轉(zhuǎn)換器 a/d轉(zhuǎn)換器采用ti公司的tlc5510芯片。tlc5510為5v電源、8bit、20msps的高速并行a/d轉(zhuǎn)換器,最大量程為2v。 tlc5510的參考電壓可由其內(nèi)部的3個電阻r1、rref、r2設(shè)定,如圖2所示。按圖2連接,將參考低電壓設(shè)定為0.6v,參考高電壓設(shè)定為2.6v,電阻rref上的2v壓降即為滿足程電壓。當(dāng)輸入電壓為0.6v時,a/d轉(zhuǎn)換的輸出數(shù)據(jù)為0;當(dāng)輸出電壓為2.6v時,a/d轉(zhuǎn)換的輸出數(shù)據(jù)為255。 tlc5510有1個轉(zhuǎn)換時鐘輸入端(clk)和1個片選端(oe)。clk的下降沿啟動a/d轉(zhuǎn)換,1次a/d轉(zhuǎn)換需要2.5個clk周期,即第1個clk的下降沿啟動a/d轉(zhuǎn)換后,要等第3個clk的上升沿出現(xiàn)時,第1個a/d轉(zhuǎn)換數(shù)據(jù)才會準(zhǔn)備好。當(dāng)片選信號(oe)為低電平時,a/d轉(zhuǎn)換數(shù)據(jù)輸出到外部數(shù)據(jù)總線上,供dsp讀取。 1.3 采集電路的dsp的連接 采集電路與c5402的連接如圖3所示。其中,u19是16位寬度的高速總線收發(fā)器,并具有電平轉(zhuǎn)換的功能,將5v的奇偶場信號、復(fù)位同步信號和a/d轉(zhuǎn)換器輸出的數(shù)字信號轉(zhuǎn)換為c5402能接受的3.3v信號。 仔細(xì)分析了tlc5510的工作原理和c5402的讀/寫時序[1]后,沒有將tlc5510作為c5402的擴展i/o口,而是將tlc5510作c5402的一個擴展的外部存儲單元。用該單元的讀選通信號(adr)與tlc5510的clk和oe相連(如圖3所示),這樣c5402讀tlc5510時,1條讀數(shù)指令完成2個操作:啟動a/d轉(zhuǎn)換并讀取a/d轉(zhuǎn)換數(shù)據(jù)。不過當(dāng)前的a/d轉(zhuǎn)換結(jié)果要等到第4次讀該端口時才能得到,a/d轉(zhuǎn)換的時序如圖4所示。讀選通信號(adr)是由高速譯碼器(74ahct138)經(jīng)過一級譯碼得到。這種設(shè)計方案既簡化了線路,又簡化了數(shù)據(jù)采集的程序設(shè)計,減少了dsp參與a/d轉(zhuǎn)換的時間。實驗證明該設(shè)計方案性能優(yōu)越——dsp在采集圖像數(shù)據(jù)時只要直接讀tlc5510就可以了。 1.4 同步分離電路 同步分離電路
熱門點擊
- TMS320C54x與80386EX接口技術(shù)
- TMS320C6000 TM擴展總線與MPC
- 基于DSP的DMA控制技術(shù)
- ISP型PLD的圖像處理系統(tǒng)硬件設(shè)計
- TMS320C54x DSP的視頻圖像采集接
- USB安全鑰功能擴展與優(yōu)化設(shè)計
- TMS320VC5402 DSP的并行I/O
推薦技術(shù)資料
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究