時基集成電路的引腳功能
發(fā)布時間:2013/4/7 19:18:14 訪問次數(shù):1184
單時基集成電路一般為8腳雙0805 106M 6.3V列直插式封裝。第2腳為置“1”端丐,當(dāng)虧≤÷V cc時使電路輸出端u。為“1”。第6腳為置“o”端R,當(dāng)R≥號V cc時使電路輸出端u。為“o”。第3腳為輸出端u。,輸出端與輸入端為反相關(guān)系。第7腳為放電端,當(dāng)U。=0時7腳導(dǎo)通。第4腳為復(fù)位端MR,當(dāng)MR=O時,U02 0。
雙時基集成電路一般為1 4腳雙列直插式封裝。時基集成電路各引腳功能見表1-3。
555時基集成電路的特點是將模擬電路與數(shù)字電路巧妙地結(jié)合在一起,從而可實現(xiàn)多種用速。
圖1-14所示為555時基集成電路內(nèi)部電路方框圖。電阻只,、尺扒R3組成分壓網(wǎng)絡(luò),為A、A2兩個電壓比較器提供吾Vcc和÷Vcc的基準(zhǔn)電壓。兩個比較器的輸出分別作為RS觸發(fā)器的置“O”信號和置“1”信號。輸出驅(qū)動級和放電管VT受RS觸發(fā)器控制。由于分壓網(wǎng)絡(luò)的三個電阻。均為5 kfl,所以該集成電路被稱為555時基電路。
555時基集成電路的工作原理是:
當(dāng)置“o”輸入端R≥吾Ve。時(百>÷V),上限比較器A1輸出為“1”使電路輸出端U。為“0”,放電管VT導(dǎo)通,DISC端為“0”。
當(dāng)置“1”輸入端丐≤÷V。。時(R<詈V),下限比較器A。輸出為“1”使電路輸出端U。為“1”,放電管VT截止,DISC端為“1”。
單時基集成電路一般為8腳雙0805 106M 6.3V列直插式封裝。第2腳為置“1”端丐,當(dāng)虧≤÷V cc時使電路輸出端u。為“1”。第6腳為置“o”端R,當(dāng)R≥號V cc時使電路輸出端u。為“o”。第3腳為輸出端u。,輸出端與輸入端為反相關(guān)系。第7腳為放電端,當(dāng)U。=0時7腳導(dǎo)通。第4腳為復(fù)位端MR,當(dāng)MR=O時,U02 0。
雙時基集成電路一般為1 4腳雙列直插式封裝。時基集成電路各引腳功能見表1-3。
555時基集成電路的特點是將模擬電路與數(shù)字電路巧妙地結(jié)合在一起,從而可實現(xiàn)多種用速。
圖1-14所示為555時基集成電路內(nèi)部電路方框圖。電阻只,、尺扒R3組成分壓網(wǎng)絡(luò),為A、A2兩個電壓比較器提供吾Vcc和÷Vcc的基準(zhǔn)電壓。兩個比較器的輸出分別作為RS觸發(fā)器的置“O”信號和置“1”信號。輸出驅(qū)動級和放電管VT受RS觸發(fā)器控制。由于分壓網(wǎng)絡(luò)的三個電阻。均為5 kfl,所以該集成電路被稱為555時基電路。
555時基集成電路的工作原理是:
當(dāng)置“o”輸入端R≥吾Ve。時(百>÷V),上限比較器A1輸出為“1”使電路輸出端U。為“0”,放電管VT導(dǎo)通,DISC端為“0”。
當(dāng)置“1”輸入端丐≤÷V。。時(R<詈V),下限比較器A。輸出為“1”使電路輸出端U。為“1”,放電管VT截止,DISC端為“1”。
上一篇:時基集成電路的參數(shù)
上一篇:觸摸開關(guān)電路
熱門點擊
推薦技術(shù)資料
- DFRobot—玩的就是
- 如果說新車間的特點是“靈動”,F(xiàn)QPF12N60C那么... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究