揭秘HDTV的“內(nèi)芯”世界-分量模擬接口AD9883A
發(fā)布時間:2008/5/27 0:00:00 訪問次數(shù):610
    
    ad9883a是專為個人電腦和工作站的rgb圖像信號采集而設(shè)計的接口芯片,廣泛應(yīng)用于各類高清crt、平板電視、微顯背投和投影儀等系統(tǒng)。
    ad9883a特性
    ad9883a內(nèi)部包含具有300mhz輸入帶寬的8位140msps adc、pll和可編程的增益、復(fù)位、嵌位控制,用戶只需要提供3.3v的電源、模擬輸入、hsync和coast信號。140msps的采樣轉(zhuǎn)換率最高支持1280×1024(75hz刷新)分辨率的信號。
    ad9883a包含所需的輸入緩沖器,信號直流恢復(fù)(采樣)、復(fù)位、增益(亮度和對比度)調(diào)整、像素時鐘發(fā)生器、采樣相位控制和輸出數(shù)據(jù)格式化,所有的控制都可以由雙線制串行總線控制。由于電路設(shè)計更簡潔,芯片受物理和電子環(huán)境的影響很小。其典型功率為500mw,使用溫度范圍為0~70℃。
    ad9883a所有的數(shù)字輸入為3.3v cmos電平,但5v的輸入電平也不會對芯片造成任何損壞。ad9883a 有紅、綠和藍三個高阻抗模擬輸入腳,它們的有效信號電平為0.5~1.0vp-p,信號一般先通過dvi連接器、15針d型連接器、rca同軸連接端子或bnc連接器。ad9883a的內(nèi)部功能如圖1所示,它在pcb上的位置應(yīng)盡量接近實際輸入,信號必須通過適配電阻(一般為75ω)連到芯片。
    
    
    
    ad9883a特殊引腳功能要點
    輸出
    hsout:輸出行同步經(jīng)過相位調(diào)整的副本,極性和幅度可通過串行總線寄存器控制。行同步取決于串行數(shù)據(jù)的不斷調(diào)整。
    vsout:輸出視頻場同步經(jīng)過相位調(diào)整的副本,輸出極性由串行總線寄存器位控制。它在所有模式圖像傳輸?shù)倪^程中有效。
    sogout:該腳從綠色幅度限制比較器或未處理的行同步副本輸出。
    red/green/blue:對應(yīng)r/cr、g/y、b/cb數(shù)據(jù)輸出,最高位為msb。從像素采樣到輸出的延時是固定的。
    datack:該引腳通常為輸出數(shù)據(jù)和hsout的外部邏輯提供主時鐘輸出信號,它由內(nèi)部時鐘產(chǎn)生,并與內(nèi)部取樣時鐘同步。
    輸入
    rain/gain/bain:r/pr/cr、g/y、b/pb/cb模擬圖像信號的高阻抗,獨立輸入。
    hsync:該引腳接受一個邏輯信號,用于參考建立行時序,并為圖像時鐘產(chǎn)生器提供參考頻率。其輸入還包含噪聲抑制施密特觸發(fā)器,輸入極限位1.5v。
    sogin:嵌入同步提供一個輔助處理信號。該引腳連到一個帶有內(nèi)部閾值的高速比較器,閾值可由程序控制,以10mv為步長,從輸入信號波谷上方10~300mv,缺省閾值為150mv。
    clamp:在嵌位功能腳設(shè)置為1時有效。當禁止時,該引腳被忽略,嵌位時序由內(nèi)部計時器延時決定。不用時,該引腳必須接到地,并且通過程序?qū)⒃摴δ茉O(shè)置為0。
    coast:用于在停止行同步輸入時繼續(xù)產(chǎn)生一個和當前頻率相位一致的圖像時鐘信號,該引腳信號一般不由pc產(chǎn)生,不用時必須接地,并且通過程序?qū)⒃摴δ茉O(shè)置為1;或接高電平(通過10kω的電阻上拉到vd)并通過程序?qū)⒃摴δ茉O(shè)置為0,上電時該功能設(shè)置缺省值為1。
    電源
    vdd:大量的輸出引腳(共25個)高速(高達110 mhz)觸發(fā)會產(chǎn)生電源干擾,將這些引腳的電源和vdd分離可以將敏感的模擬電路干擾降到最小。如果ad9883a使用較低的邏輯電平,vdd可以連接2.5v的兼容電源。
    ref bypass:內(nèi)部1.25v參考分壓電路,它必須通過0.1μf的電容連到地,精確度為4%,溫度系數(shù)為50ppm/℃,對于ad9883a的大部分應(yīng)用是足夠的,如果需要更高精確度,可以提供一個外部參考。
    midscv:內(nèi)部中級電壓參考旁路,必須通過0.1μf的電容連到地,這個精確電壓隨綠色增益改變,相位時鐘發(fā)生器pll需要外部濾波,可將噪聲和寄生效應(yīng)降到最小。
    pll設(shè)置
    ad9883a的片上pll可基于行同步頻率產(chǎn)生像素時鐘,可編程注冊器可提供最優(yōu)的pll性能,主要用于定義vco范圍注冊器、充電脈沖電流注冊器和pll分頻注冊器;谛型筋l率設(shè)計像素時鐘頻率(采樣頻率)和回路濾波電容,ad9883a的pll回路濾波設(shè)計如圖2所示。
    
    
    
     圖2 pll回路濾波設(shè)計圖
    
    ad9883a是專為個人電腦和工作站的rgb圖像信號采集而設(shè)計的接口芯片,廣泛應(yīng)用于各類高清crt、平板電視、微顯背投和投影儀等系統(tǒng)。
    ad9883a特性
    ad9883a內(nèi)部包含具有300mhz輸入帶寬的8位140msps adc、pll和可編程的增益、復(fù)位、嵌位控制,用戶只需要提供3.3v的電源、模擬輸入、hsync和coast信號。140msps的采樣轉(zhuǎn)換率最高支持1280×1024(75hz刷新)分辨率的信號。
    ad9883a包含所需的輸入緩沖器,信號直流恢復(fù)(采樣)、復(fù)位、增益(亮度和對比度)調(diào)整、像素時鐘發(fā)生器、采樣相位控制和輸出數(shù)據(jù)格式化,所有的控制都可以由雙線制串行總線控制。由于電路設(shè)計更簡潔,芯片受物理和電子環(huán)境的影響很小。其典型功率為500mw,使用溫度范圍為0~70℃。
    ad9883a所有的數(shù)字輸入為3.3v cmos電平,但5v的輸入電平也不會對芯片造成任何損壞。ad9883a 有紅、綠和藍三個高阻抗模擬輸入腳,它們的有效信號電平為0.5~1.0vp-p,信號一般先通過dvi連接器、15針d型連接器、rca同軸連接端子或bnc連接器。ad9883a的內(nèi)部功能如圖1所示,它在pcb上的位置應(yīng)盡量接近實際輸入,信號必須通過適配電阻(一般為75ω)連到芯片。
    
    
    
    ad9883a特殊引腳功能要點
    輸出
    hsout:輸出行同步經(jīng)過相位調(diào)整的副本,極性和幅度可通過串行總線寄存器控制。行同步取決于串行數(shù)據(jù)的不斷調(diào)整。
    vsout:輸出視頻場同步經(jīng)過相位調(diào)整的副本,輸出極性由串行總線寄存器位控制。它在所有模式圖像傳輸?shù)倪^程中有效。
    sogout:該腳從綠色幅度限制比較器或未處理的行同步副本輸出。
    red/green/blue:對應(yīng)r/cr、g/y、b/cb數(shù)據(jù)輸出,最高位為msb。從像素采樣到輸出的延時是固定的。
    datack:該引腳通常為輸出數(shù)據(jù)和hsout的外部邏輯提供主時鐘輸出信號,它由內(nèi)部時鐘產(chǎn)生,并與內(nèi)部取樣時鐘同步。
    輸入
    rain/gain/bain:r/pr/cr、g/y、b/pb/cb模擬圖像信號的高阻抗,獨立輸入。
    hsync:該引腳接受一個邏輯信號,用于參考建立行時序,并為圖像時鐘產(chǎn)生器提供參考頻率。其輸入還包含噪聲抑制施密特觸發(fā)器,輸入極限位1.5v。
    sogin:嵌入同步提供一個輔助處理信號。該引腳連到一個帶有內(nèi)部閾值的高速比較器,閾值可由程序控制,以10mv為步長,從輸入信號波谷上方10~300mv,缺省閾值為150mv。
    clamp:在嵌位功能腳設(shè)置為1時有效。當禁止時,該引腳被忽略,嵌位時序由內(nèi)部計時器延時決定。不用時,該引腳必須接到地,并且通過程序?qū)⒃摴δ茉O(shè)置為0。
    coast:用于在停止行同步輸入時繼續(xù)產(chǎn)生一個和當前頻率相位一致的圖像時鐘信號,該引腳信號一般不由pc產(chǎn)生,不用時必須接地,并且通過程序?qū)⒃摴δ茉O(shè)置為1;或接高電平(通過10kω的電阻上拉到vd)并通過程序?qū)⒃摴δ茉O(shè)置為0,上電時該功能設(shè)置缺省值為1。
    電源
    vdd:大量的輸出引腳(共25個)高速(高達110 mhz)觸發(fā)會產(chǎn)生電源干擾,將這些引腳的電源和vdd分離可以將敏感的模擬電路干擾降到最小。如果ad9883a使用較低的邏輯電平,vdd可以連接2.5v的兼容電源。
    ref bypass:內(nèi)部1.25v參考分壓電路,它必須通過0.1μf的電容連到地,精確度為4%,溫度系數(shù)為50ppm/℃,對于ad9883a的大部分應(yīng)用是足夠的,如果需要更高精確度,可以提供一個外部參考。
    midscv:內(nèi)部中級電壓參考旁路,必須通過0.1μf的電容連到地,這個精確電壓隨綠色增益改變,相位時鐘發(fā)生器pll需要外部濾波,可將噪聲和寄生效應(yīng)降到最小。
    pll設(shè)置
    ad9883a的片上pll可基于行同步頻率產(chǎn)生像素時鐘,可編程注冊器可提供最優(yōu)的pll性能,主要用于定義vco范圍注冊器、充電脈沖電流注冊器和pll分頻注冊器;谛型筋l率設(shè)計像素時鐘頻率(采樣頻率)和回路濾波電容,ad9883a的pll回路濾波設(shè)計如圖2所示。
    
    
    
     圖2 pll回路濾波設(shè)計圖
熱門點擊
- 用單片機控制字符型液晶顯示器TC1602A
- 永光化學(xué)深耕彩色光阻劑領(lǐng)域
- 利用16C554實現(xiàn)主從式單片機遠距離通信擴
- 采用三個放大器芯片組成的光功率自動控制電路
- IMP803高電壓電致發(fā)光燈驅(qū)動器原理與應(yīng)用
- uPD16312在DVD視盤機VFD顯示電路
- ADI公司發(fā)布具有無與倫比性能的XFP芯片組
- 基于THOMSON CD-DVD模塊的音響系
- 光傳輸模塊產(chǎn)業(yè)發(fā)展現(xiàn)況
- TEC9503 AM/FM接收頻率顯示模塊及
推薦技術(shù)資料
- 硬盤式MP3播放器終級改
- 一次偶然的機會我結(jié)識了NE0 2511,那是一個遠方的... [詳細]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究
深圳服務(wù)熱線:13692101218 13751165337
粵ICP備09112631號-6(miitbeian.gov.cn)

深圳市碧威特網(wǎng)絡(luò)技術(shù)有限公司
付款方式